秒脉冲电路及其参数见附图
- 格式:doc
- 大小:52.50 KB
- 文档页数:2
秒脉冲:为检测电表的时钟准确度,表内的时钟每过一秒就发一个电平,输给外部的标准表进行校对,这个电平叫秒脉冲。
18. RS485通讯:RS485是电子工业协会和远程通讯工业协会制定的双工通讯接口标准。
集中抄表装置和多功能表均有应用。
485接口为不同产品如集中器和多功能表之间的通信通道。
所以485就是按照一定的协约方式和表进行通讯的一种手段。
广播校时:用一所有表计都可通讯的通讯地址,按规约(485或红外)要求对所有表计的时间进行校准。
27. 脉冲常数:电量采集脉冲数与千瓦时的比值(imp/kwh)28. 平衡负载:在三相电压对称情况下,电表任一电流线路都有相同电流。
29. 安全认证:为保证带通讯口的电能口的安全性,防止不法分子利用高科技手段对电能表在通讯口上非法修改设置,从而达到窃电的目的,安全认证通过在芯片中烧入安全认证的程序实现的。
表计进入运行状态后,表内参数就不可更改。
它主要在防止电量清零,底度电量设置,时段设置,时钟校准等四个方面区别于其他的普通表。
30.冲表:把表从运行状态或封闭状态恢复到实验室状态的过程。
表计常见基本单位1.脉冲常数imp/kwh2.电压v 伏kv 千伏3.电流 A 安培uA 微安4.时间s秒h小时5.有功电量kWh 千瓦时6.无功电量kvarh 千乏时7.频率H z 赫兹kHz千赫兹Mhz 兆赫兹8.功率W 瓦kW 千瓦9.电阻Ω 欧姆kΩ 千欧MΩ兆欧10.电容F法拉uF 微法pF 皮法1F=106uF=1012pF=109nF11.电感H亨12. 温度℃摄氏度无功电量:供电局向用户输送的电量与用户实际消耗的电量的差额。
有功电量:用户使用电力时,实际消耗的电量。
正向有功:用电设备实际消耗的电量(它是计量的必要条件,既有电压,又有电流)。
7. 反向有功:用户向电网输入的能量。
(用户自己有发电设备,平时从电网中吸收能量,在用电紧张时,自己发电向电网输送能量)8. 正向无功:电网输给用户的总能量与用电设备实际消耗的部分的差额。
电子课程设计报告发射器控制器系名专业年级姓名指导教师2010年10月10 日目录一、课程设计目的描述及要求 (2)二、设计总框图 (2)三、各单元电路的设计方案及原理说明 (2)四、元件型号芯片介绍 (4)五、系统总体电路图 (6)六、调试步骤和测试结果 (7)七、总结 (7)1.课程设计目的:设计一个采用中小规模集成电路构成的电子秒表 2.课程设计题目的描述和要求设计一个采用中小规模集成电路构成的电子秒表,具体指标如下: 1.准确计时,计数分辨率为1S 。
2.秒表由2位数码管显示,计时周期为60S ,显示满刻度为59S 。
3.课程设计报告内容根据设计任务要求,电子秒表的工作原理框图如图1所示。
主要包括三大部分:脉冲信号发生器 倒计时器 时间显示器。
由定时器NE555构成的多谐振荡器产生秒脉冲,两块74LS192芯片级联成60进制倒计时器,计时器输出的数据通过译码器和数码管显示出来。
(1) 总方框图3.各单元电路的设计方案及原理说明3.1 秒脉冲系统所需要的秒脉冲由定时器NE555所构成的多谐振荡器提供,多谐振荡器如图1—1(a )所示,图中NE555外引线排列如图1—1(b )所示。
其中1脚是电路地GND ;8脚是正电源端Ucc ,工作电压范围为5~18V ;2脚是低触发端TR ;3脚是输出端OUT ;4脚是主复位端R ;5脚是控制电压端Uc ;6脚是高触发端TH ;7脚放电端DISC 。
R1、R2和C 为定时电阻和电容,C1为电压控制端稳定电容。
在信号的输出端产生矩形脉冲,其振荡频率为 f=1.44/( R1+2R2)C 。
秒脉冲(脉冲信号发生器) →计数器(倒计时器)(个位)→ 译码器时间显示器(数码管)→ 时间显示器(数码管)译码器计数器(倒计时器)(十位)→→↓TH Uc集成电路5553.2倒计时器倒计时器由两位4位十进制可逆同步计数器(双时钟)74LS192、非门和或门构成。
其组成如图所示,其中 74LS192是上升沿触发,CPU 为加计数时钟输入端;CPD 为减计数时钟输入端;LD 为异步预置端,低有效;CR 为异步清零端,高有效;CO 为进位输出端,当1001后输出低电平;BO 为借位输出端,当0000后输出低电平;D3D2D1D0为数据预置端;Q3Q2Q1Q0为数据输出端。
由石英钟表集成电路构成的
秒基准信号发生器
5G5544是国产石英钟表集成电路,国外型号为SM5544H。
它是由低压CMOS工艺制成的,功耗极微。
输出端能直接驱动永磁式步进电机,再配以齿轮传动机构和表针,制成石英钟。
5G5544的电源电压范围是+1.2~2V,典型值为+1.5V,工作电流仅2μA。
使用一节5号电池可连续工作一年以上。
频率稳定度可达5×10-7,年计时误差约为几十秒。
5G5544的时序波形如图2-3-5所示。
5G5544构成的秒信号发生器电路如图2-3-6所示。
采用32768Hz石英晶体,C是频率微调电容,用来校准时间。
5G5544的驱动信号输出级采用漏极开路的N沟道MOS管,需外接PNP晶体管进行功率放大。
VD1、VD2和3CG21就等效于二输入端或非门。
S为闹时开关,用来“定闹”。
当钟表时间与定闹时间一致时S闭合,从ALO端输出的闹铃脉冲经过VT2(3DG6)驱动压电陶瓷蜂鸣器BZ发声。
若为提高闹铃声,还可将BZ换成微型扬声器,VT2改用JE9014型晶体管。
2.3.3 秒脉冲产生电路模块设计2.3.3.1 电路模块的作用该模块的作用是将10kHz时钟信号经过10000分频得到1Hz的秒脉冲时钟信号,做为秒计数电路模块的输入时钟信号。
因此,该模块有2个端口,输入端口为clk_10kHz,输出端口为clk_1Hz。
2.3.3.2 设计思路输入的时钟信号频率为10kHz,周期为0.01ms;输出的时钟信号频率为1Hz,周期为1s;由此可看出,输出信号的频率比输入信号的频率降低了10000倍,因此周期提高了10000倍;因此在编写程序代码时,设计一个中间计数器jsq,目的是对输入信号进行计数;当计数器jsq从0计数到4999时,计数了5000次,输出信号持续为高电平;而当计数器jsq从5000计数到9999时,同样也计数了5000次,然后输出信号持续为低电平;由此可以得知输出的信号周期为输入信号的10000倍,从而实现了10000分频的目的,并使得输出信号的占空比为50%。
2.3.3.3 程序代码及代码解析1. 模块声明module FDIV(clk_1Hz,clk_10kHz); /*模块声明*/。
endmodule模块名:FDIV;两个端口:clk_1Hz和clk_10kHz2. 端口定义:注意输入信号和输出信号的位宽input clk_10kHz; /*输入端口定义*/output clk_1Hz; /*输出端口定义*/3. 数据类型说明reg clk_1Hz; /* clk_1Hz为寄存器型变量*/reg[13:0] jsq; /*jsq为中间计数器变量*/由于电路中需要一个计数器来计数,因此定义了一个中间变量jsq,且数据类型为寄存器型(reg型),该计数器能从0计数到9999(10000次),故位宽为14位。
4. 逻辑功能描述(1)代码一:always @(posedge clk_10kHz)beginif(jsq<4999)begin jsq<=jsq+1;clk_1Hz<=1; endelse if(jsq==9999)begin jsq<=0; clk_1Hz<= 0; endelse begin jsq<=jsq+1; clk_1Hz<= 0; endend代码解析:每当输入信号clk_10kHz 的上升沿到来时,执行always 中的begin -end 块内语句。
用555制作秒脉冲诸多方法介绍1.秒信号的发生电路秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。
需要的芯片有集成电路555定时器,还有电阻和电容。
下图为其电路图:图3-1 秒信号发生电路振荡电路是数字钟的核心部分,它的频率和稳定性直接关系到表的精度。
因此选择555定时器构成的多谐振荡器,其中电容C1为47微法,C2为0.01微法,两个电阻R1=R2=10K欧姆。
此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:f=1.43/[(R1+2R2)C](3-1)由公式(3-1)代入R1 ,R2和C的值得,f=1Hz。
即其输出频率为1Hz的矩形波信号2. 用555制作秒脉冲输出频率为1Hz,占空比为50%.由于CD4060在MULTISIM中仿真不了,所以本设计采用三片74HC161和一片74HC160IC级联,构成2^15分频器。
单元电路连接如下图所示:3、基于NE555的秒方波发生器的设计用NE555芯片以及外围电路搭建成一个多谐振荡器,通过设计外围电路的参数输出方波频率为1Hz,故称为秒方波发生器。
由于脉冲的占空比对系统的影响不大,故把占空比设计为1/3。
输出方波用作计数器及D触发器的clk信号。
NE555定时器引脚图如图1所示,脉冲频率公式:f=1/(R1+2R2)C㏑2选择R1=47K,R2=47K,RV1=2K,C=10μF,形成电路图如图2所示:图6A2555_VIRTUAL GNDDIS OUTRST VCCTHR CONTRI C5330nFC610uFR1747kΩR1847kΩR192kΩKey=A50%VCC98765图7秒脉冲发生器13 瓷片电容 0.01uF 2 14点解电容10uF12.1振荡器电路2.1.1 用555作振荡器采用集成电路555定时器与RC 组成的多谐振荡器。
输出的脉冲频率为=2)2+(1=121In C R R f 1KHz ,周期T =1=f S 1ms 。
题目秒脉冲发生器摘要555定时器是美国Signetics公司1972年研制的用于取代机械式定时器的中规模集成电路,因输入端设计有三个5千欧的电阻而成名。
此电路后来竟风靡世界。
目前,流行的产品有4个:BJT两个:555,666(含两个555);COMOS两个:7555,7556(含两个7555)555定时器是一种通用的集模拟与逻辑功能为一体的中规模集成电路。
利用这种集成单片,只要适当配接少量元件,可以很方便地构成脉冲产生和变换电路及具有其他定时功能的电路,在电子系统,电子玩具,家用电器等方面都有广泛的应用555定时器可以说是模拟电路与数字电路结合的典范。
我们的这个课程设计也应用到了555定时器产生秒脉冲的功能。
关键词555定时器;脉冲;LED灯;电路;电路图目录(一)设计目的 (4)(二)设计要求 (4)(三)设计内容 (5)1实验原理 (5)2电路原理图 (5)3实验器材 (6)4实验步骤 (6)(四)仿真结果 (7)(五)焊接好的成品图 (8)(六)成品性能检测 (9)(七)总结 (10)(一)设计目的1. 培养理论联系实际的真确设计思想,训练综合运用已学过的理论和生产实际知识去分析和解决工程实际问题的能力。
2. 学习较复杂的电子系统设计的一般方法,了解和掌握模拟、数字电路等知识解决电子信息方面常见实际问题的能力,由学生自行设计、自行制作和自行调试。
3. 有利于我们逻辑思维的锻炼,程序设计能直接有效地训练学生的创新思维、培养分析问题、解决问题能力。
即使是一个简单的程序,依然需要学生有条不理的构思。
4. 有利于培养学生严谨认真的学习态度和创新能力。
5. 熟悉一些基本器件的应用。
6. 熟悉多功能板的焊接工艺技术和电子线路系统的装调技术。
(二)设计要求设计一个带555定时器的秒脉冲发生器,通过555定时器产生单位秒脉冲,并将其输出端接到一个LED灯泡上,我们通过观察LED灯泡的状态,可以看到它不停地闪烁,进行明暗两种状态的交替变化,交替时间大约为0.75s。
第二章:单元电路设计2.1、脉冲信号发生器:本设计采用555定时器组成秒脉冲信号发生器。
555定时器是一种用途广泛的数字-模拟混合中规模集成电路,在波形的产生与变换、控制与检测、家用电器以及电子玩具等领域等许多领域中得到了应用。
555定时器功能多样,应用广泛,只要外部配上几个阻容元器件即可构成单稳态触发器、施密特触发器、多谐振荡器等电路。
图2-1是555 定时器电路结构简化原理图和引脚标识。
由电路原理图图2-1可见,该集成电路的内部包括:两个电压比较器C1、C2,三个等值串联电阻分压电路,一个基本RS 触发器,一个放电管T及缓冲器G4组成。
它提供两个基D准电压Vcc/3和2Vcc/3。
图2-1 555定时器电路结构图多谐振荡器是能产生矩形波的一种自激振荡器电路,由于矩形波中除基波外还含有丰富的高次谐波,故称为多谐振荡器。
多谐振荡器没有稳态,只有两个暂稳态,在自身因素的作用下,电路就在两个暂稳态之间来回转换,故又称它为无稳态电路。
由555定时器构成的多谐振荡器如图2-2所示,R1,R2和C是外接定时元件,电路中将高电平触发端(6脚)和低电平触发端(2脚)并接后接到R2和C的连接处,将放电端(7脚)接到R1,R2的连接处。
由于接通电源瞬间,电容C来不及充电,电容器两端电压uc的初始值为0V,小于(1/3)Vcc,故高电平触发端与低电平触发端均为低电平,输出uo为高电平,放电管T截止。
这时,电源经R1,R2对电容C充电,使电压uc按指数规D律上升,当uc上升到(2/3)Vcc时,输出uo为低电平,放电管T导通,电容DC通过R2到地放电,uc开始下降,当uc降到Ucc/3时,输出uo又翻回到1状态。
放电管T截止,电容C又开始充电。
如此周而复始,就可在3脚输出矩形D波信号。
电路一旦起振后,uc电压总是在(1/3~2/3)Vcc 之间变化。
图2-3所示为工作波形。
把uc从(1/3)Vcc上升到(2/3)Vcc这段时间内电路的状态称为第一暂稳态,从(2/3)Vcc下降到(1/3)Vcc这段时间内电路的状态称为第二暂稳态。
1.秒信号的发生电路秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。
需要的芯片有集成电路555定时器,还有电阻和电容。
下图为其电路图:图3-1 秒信号发生电路振荡电路是数字钟的核心部分,它的频率和稳定性直接关系到表的精度。
因此选择555定时器构成的多谐振荡器,其中电容C1为47微法,C2为0.01微法,两个电阻R1=R2=10K欧姆。
此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:f=1.43/[(R1+2R2)C] (3-1)由公式(3-1)代入R1 ,R2和C的值得,f=1Hz。
即其输出频率为1Hz的矩形波信号2. 用555制作秒脉冲输出频率为1Hz,占空比为50%.由于CD4060在MULTISIM中仿真不了,所以本设计采用三片74HC161和一片74HC160IC级联,构成2^15分频器。
单元电路连接如下图所示:3、基于NE555的秒方波发生器的设计用NE555芯片以及外围电路搭建成一个多谐振荡器,通过设计外围电路的参数输出方波频率为1Hz,故称为秒方波发生器。
由于脉冲的占空比对系统的影响不大,故把占空比设计为1/3。
输出方波用作计数器及D触发器的clk信号。
NE555定时器引脚图如图1所示,脉冲频率公式:f=1/(R1+2R2)C㏑2选择R1=47K,R2=47K,RV1=2K,C=10μF,形成电路图如图2所示:图6A2555_VIRTUAL GNDDIS OUTRST VCCTHR CONTRI C5330nFC610uFR1747kΩR1847kΩR192kΩKey=A50%VCC98765图7秒脉冲发生器13 瓷片电容 0.01uF 2 14 点解电容 10uF 12.1振荡器电路2.1.1 用555作振荡器采用集成电路555定时器与RC 组成的多谐振荡器。
输出的脉冲频率为=2)2+(1=121In C R R f 1KHz ,周期T =1=f S 1ms 。
设计题目:秒脉冲发生器的设计设计小组:第三组1 秒脉冲发生器整体设计方案1.1秒脉冲发生设计方案概述秒脉冲发生器是由100HZ时钟产生电路和分频电路两部分构成,其中100HZ时钟产生电路主要由555定时器组成的时钟电路,主要用来产生100HZ的脉冲信号;分频电路主要由74LS192组成的100进制计数器电路,主要用于将100HZ 脉冲信号分成1HZ脉冲信号。
该方案通过了Multisim软件仿真,并得到了1HZ的脉冲信号,基本实现了工程训练的要求。
1.2 秒脉冲发生器整体设计电路设计图图1 秒脉冲发生器整体设计电路设计图1.3 秒脉冲发生器整体设计电路仿真图图2 秒脉冲发生器整体设计电路仿真图2 各分电路的元件介绍及设计方案2.1 100HZ时钟产生电路图3 100HZ时钟产生电路2.1.1元件介绍555芯片引脚图及引脚描述:555的8脚是集成电路工作电压输入端,电压为5~18V,以UCC表示;从分压器上看出,上比较器A1的5脚接在R1和R2之间,所以5脚的电压固定在2UCC/3上;下比较器A2接在R2与R3之间,A2的同相输入端电位被固定在UCC/3上。
1脚为地。
2脚为触发输入端;3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器6脚和下比较器2脚的控制。
当触发器接受上比较器A1从R脚输入的高电平时,触发器被置于复位状态,3脚输出低电平;2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。
6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入电压大于2 Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。
3脚在高电位接近电源电压Ucc,输出电流最大可打200mA。
4脚是复位端,当4脚电位小于0.4V时,不管2、6脚状态如何,输出端3脚都输出低电平。
5脚是控制端。
7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。
1.秒信号的发生电路秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。
需要的芯片有集成电路555定时器,还有电阻和电容。
下图为其电路图:图 3-1 秒信号发生电路振荡电路是数字钟的核心部分,它的频率和稳定性直接关系到表的精度。
因此选择555定时器构成的多谐振荡器,其中电容C1为47微法,C2为0.01微法,两个电阻R1=R2=10K欧姆。
此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:f=1.43/[(R1+2R2)C] (3-1)由公式(3-1)代入R1 ,R2和C的值得,f=1Hz。
即其输出频率为1Hz的矩形波信号2. 用555制作秒脉冲输出频率为1Hz,占空比为50%.由于CD4060在MULTISIM中仿真不了,所以本设计采用三片74HC161和一片74HC160IC级联,构成2^15分频器。
单元电路连接如下图所示:3、基于NE555的秒方波发生器的设计用NE555芯片以及外围电路搭建成一个多谐振荡器,通过设计外围电路的参数输出方波频率为1Hz,故称为秒方波发生器。
由于脉冲的占空比对系统的影响不大,故把占空比设计为1/3。
输出方波用作计数器及D触发器的clk信号。
NE555定时器引脚图如图1所示,脉冲频率公式:f=1/(R1+2R2)C㏑2选择R1=47K,R2=47K,RV1=2K,C=10μF,形成电路图如图2所示:图6A2555_VIRTUAL GNDDIS OUTRST VCCTHR CONTRI C5330nFC610uFR1747kΩR1847kΩR192kΩKey=A50%VCC98765图7秒脉冲发生器13 瓷片电容 0.01uF 2 14 点解电容 10uF 12.1振荡器电路2.1.1 用555作振荡器采用集成电路555定时器与RC 组成的多谐振荡器。
输出的脉冲频率为=2)2+(1=121In C R R f 1KHz ,周期T =1=f S 1ms 。
24秒倒计时电路的简单制作本设计采用555作为振荡电路,由74LSl92、74LS48和七段共阴LED数码管构成计时电路,具有计时器直接复位、启动、暂停、连续计时和报警功能。
该电路制作、调试简单,采用普通器件,一装即成。
一、电路组成电路由秒脉冲发生器、计数器、译码器、显示电路、报警电路和辅助控制电路五部分组成,见右图。
其整机电路如下图所示,印制板电路如左图所示。
1.秒脉冲发生器秒脉冲产生电路由555定时嚣和外接元件R1、R2、C构成多谐振荡器。
输出脉冲的频率为:经过计算得到f≈1Hz即1秒。
2.计数器计数器由两片74LS192同步十进制可逆计数器构成。
利用减计数Rd=0,反向=0,CPd=1,实现计数器按8421码递减进行减计数。
利用借位输出端反向BO与下一级的CPd连接,实现计数器之间的级联。
利用预置数反向LD端实现异步置数。
当Rd=0,且反向LD=0时,不管CPu和CPd时钟输入端的状态如何,将使计数器的输出等于并行输人数据,即Q3Q2Q1Q0=D3D2D1D0。
3.译码及显示电路本电路由译码驱动74LS48和7段共阴数码管组成。
74LS48译码驱动器具有以下特点:内部上拉输出驱动,有效高电平输出,内部有升压电阻而无需外接电阻。
4.控制电路完成计数器的复位、启动计数、暂停/继续计数、声光报警等功能。
控制电路由IC5组成。
IC5B受计数器的控制。
IC5C、IC5D组成RS触发器,实现计数器的复位、计数和保持“24”、以及声、光报警的功能。
(1)K1:启动按钮。
K1处于断开位置时,当计数器递减计数到零时,控制电路发出声、光报警信号,计数器保持“24”状态不变,处于等待状态。
当K1闭合时,计数器开始计数。
(2)K2:手动复位按钮。
当接下K2时,不管计数器工作于什么状态,计数器立即复位到预置数值,即“24”。
当松开K2时,计数器从24开始计数。
(3)K3:暂停按钮。
当“暂停/连续”开关处于“暂停”时,计数器暂停计数,显示器保持不变,当此开关处于“连续”开关,计数器继续累计计数。
实用的数字式按时服药提醒电路本文数字式按时服药提醒器为全数字电路结构,其中时钟信号电路为专用秒信号发生器,采用晶体振荡器,频率稳定,并带闹钟信号,工作时间设定为1—8小时,其八挡可选择,到时由扬声器报警,提醒病人按时服药。
一、电路组成整机电路如附图所示。
1、IC1为秒脉冲信号发生器,(7)、(8)脚按晶振,c5和C6为校正电容组成秒脉冲振荡电路,第(3)、(4)脚输出秒脉冲信号经D1和D2隔离送入下级,其中,第(2)脚低电平时,由第(6)脚输出频率为lkHz、占空比15%-85%变化启动闹钟信号,经BG1放大,推动扬声器Y发音。
2、IC2光电耦合器由(1)、(2)脚接收秒脉冲信号,经(4)、(5)脚光电三极管放大,从第(4)脚输出,作为下一级基准信号。
3、IC3=进制计数/分频器,IC4为两输入或非门,其中IC4的I、Ⅱ组成R-S触发器,由步级输入的秒信号分别送人IC3的(10)脚与IC4的(1)脚,其中IC3的(1)、(3)、(14)、(15)脚与由二极管D5~D8及电阻R4组成的与门连接,将输入秒信号进行分频(3600).在IC4的(3)脚输出“一小时”信号,供下级时间选择与时间显示电路工作。
4、IC5十进制计数,分配器从IC5的⑩脚输入“一小时”信号,然而在(2)、(4)、(7)、(10)、(1)、(5)、(6)、(7)脚分别输出1~8小时信号,与开关S2连接至(13)脚锁定,同时经IC4或非门Ⅲ反桐,启动闹钟信号报警。
5、IC6十进制计数,7段译码器由(1)脚输入“一小时”信号,输出端(10)、(12)、(13)、(9)、(11)、(6)、(7)脚连接数码发光二极管,显示工作时间l-8小时。
(2)脚锁定高电平有效,(15)脚复位与开关Sl连接。
二、工作原理由IC1产生的脉冲信号,经IC2隔离放大,然后送人由IC3与IC4组成的分频器输出(3600秒)“一小时”基准信号:一路送人IC5选择与决定报警时间,另一路送AIC6显示电路即数码LED指示工作时间。
精密秒脉冲发生器电路第一种:使用价格低廉的32768HZ晶体,配上HC4060电路,自身工作电压 2 - 6V,静态电流仅仅 20uA 左右。
没有任何分频和其他多余器件,如果集成电路采用贴片封装,体积将非常小。
本身具有天然的秒闪烁脉冲信号。
也可以配套CD4060电路,但是电压范围为 3 - 18V,静态电流随电压提高而上升,在 5V 供电时,静态电流约 0.25 - 5uA,主要考虑的是在 3.0V电池供电时的停振问题。
而HC4060电路工作电压可以低一些。
(本电路还可以输出其他标准频率的参考信号,印刷板上预留了 5 种频率输出信号的焊盘)。
主要参数:供电:DC5V. 月误差:≤ 15S。
提示:输出应该外加高输入阻抗的缓冲级。
第二种:是高频高精度晶体振荡电路,也叫“高频石英钟电路”,由于原来是驱动步进电机的,所以其输出间隔是 2*0.5HZ/S,我们仅仅使用单边电路,可以得到 30 个脉冲/S。
其供电电压仅仅 1.5V,神奇的低!工作电流不到 1uA,输出电压也很低,因此,使用分立的 PNP 三极管把电平提高到任意值。
需要注意:1.5V 电源的正端子,应该就是 5V 电源的正端子。
市场上已经较难购买到5512F电路了。
上面的电路无需太多调整,本身就有非常准确的精度。
如果与单片机配套,单片机需要干的事情仅仅就是计数而已。
对5512F电路,单片机还需要生成一个秒脉冲输出信号。
(0.5S 的高低交替电平输出)。
主要参数:供电:DC5V. 月误差:≤ 6S。
提示:输出应该外加高输入阻抗的缓冲级。
第三种:CD4060组成的精确秒脉冲电路发生器电路主要参数:供电:DC5V. 月误差:≤ 15S。
秒脉冲发生电路如下图所示,使用价格低廉的 32768HZ 晶体,配上 HC4060 电路,自身工作电压 2 - 6V,静态电流仅仅 20uA 左右。
没有任何分频和其他多余器件,如果集成电路采用贴片封装,体积将非常小。