stm32F103寄存器整理列表
- 格式:xls
- 大小:556.50 KB
- 文档页数:132
CRC寄存器(一种算法,用以确认发送过程中是否出错)数据寄存器:CRC_DR可读写,复位值:0xFFFF FFFF;独立数据寄存器:CRC_IDR临时存放任何8位数据;控制寄存器:CRC_CR只零位可用,用于复位CRC,对其写1复位,由硬件清零;PWR电源控制(控制和管理电源)电源控制寄存器:PWR_CR控制选择系统的电源电源控制/状态寄存器:PWR_CSR睡眠或待机模式电源控制BKP备份寄存器(用以控制和管理备份数据)备份数据寄存器x:BKP_DRx (x = 1 … 10) 10个16位数据寄存器用以存储用户数据RTC时钟校准寄存器:BKP_RTCCR控制实时时钟的运行备份控制寄存器:BKP_CR控制选择清除备份数据的类型备份控制/状态寄存器:BKP_CSR对侵入事件的控制RCC寄存器(时钟的选择、复位、分频)时钟控制寄存器(RCC_CR)各时钟状态显示时钟配置寄存器(RCC_CFGR)时钟分频时钟中断寄存器(RCC_CIR)控制就绪中断使能与否APB2外设复位寄存器(RCC_APB2RSTR) APB1外设复位寄存器(RCC_APB1RSTR) 复位APB各功能寄存器AHB外设时钟使能寄存器(RCC_AHBENR) AHB时钟使能控制APB2外设时钟使能寄存器(RCC_APB2ENR) APB1外设时钟使能寄存器(RCC_APB1ENR) APB1时钟使能控制备份域控制寄存器(RCC_BDCR)备份域时钟控制控制/状态寄存器(RCC_CSR)复位标志寄存器AHB外设时钟复位寄存器(RCC_AHBRSTR) 复位以太网MAC模块时钟配置寄存器2(RCC_CFGR2)时钟选择与分频GPIO寄存器(设置端口的功能)端口配置低寄存器(GPIOx_CRL) (x=A..E)端口配置高寄存器(GPIOx_CRH) (x=A..E)端口输入数据寄存器(GPIOx_IDR) (x=A..E)只读数据,读出IO口的状态端口输出数据寄存器(GPIOx_ODR) (x=A..E) 可读可写端口位设置/清除寄存器(GPIOx_BSRR) (x=A..E)端口位清除寄存器(GPIOx_BRR) (x=A..E)将某一端口清零端口配置锁定寄存器(GPIOx_LCKR) (x=A..E) 用于保护端口配值AFIO寄存器(将端口重映射到其它端口用以端口的第二功能)事件控制寄存器(AFIO_EVCR)选择时间输出端口与引脚复用重映射和调试I/O配置寄存器(AFIO_MAPR) 各寄存器功能引脚重映射选择外部中断配置寄存器1(AFIO_EXTICR1)外部中断配置寄存器2(AFIO_EXTICR2)外部中断配置寄存器3(AFIO_EXTICR3) 外部中断配置寄存器4(AFIO_EXTICR4) 外部中断引脚重映射选择EXTI 寄存器(外部中断控制器)中断屏蔽寄存器(EXTI_IMR)用于屏蔽或开放某一引脚的中断请求事件屏蔽寄存器(EXTI_EMR)用于屏蔽或开放某一引脚的事件上升沿触发选择寄存器(EXTI_RTSR) 禁止或允许某一引脚的上升沿触发下降沿触发选择寄存器(EXTI_FTSR) 禁止或允许某一引脚的下降沿触发软件中断事件寄存器(EXTI_SWIER) 控制某引脚的软件中断挂起寄存器(EXTI_PR)显示某线的引脚有无触发请求DMA寄存器(脱离cpu的传输模式)DMA中断状态寄存器(DMA_ISR)中断情况标志器DMA中断标志清除寄存器(DMA_IFCR) 手动清除标志位DMA通道x配置寄存器(DMA_CCRx)(x = 1…7)传输控制寄存器DMA通道x传输数量寄存器(DMA_CNDTRx)(x = 1…7)数据传输剩余数量存储器DMA通道x外设地址寄存器(DMA_CPARx)(x = 1…7)设置数据传输外设源或目标地址DMA通道x存储器地址寄存器(DMA_CMARx)(x = 1…7)设置存储器地址ADC寄存器(模数转换器)ADC状态寄存器(ADC_SR)AD转换标志寄存器ADC控制寄存器1(ADC_CR1)ADC控制寄存器2(ADC_CR2)设置AD转换的各种功能ADC采样时间寄存器1(ADC_SMPR1)ADC采样时间寄存器2(ADC_SMPR2)某通道选择固定的采样时间ADC注入通道数据偏移寄存器x (ADC_JOFRx)(x=1..4) 设置数据偏移量ADC看门狗高阀值寄存器(ADC_HTR)设置模拟看门狗的阀值高限ADC看门狗低阀值寄存器(ADC_LRT)设置模拟看门狗的阀值低限ADC规则序列寄存器1(ADC_SQR1)ADC规则序列寄存器2(ADC_SQR2)ADC规则序列寄存器3(ADC_SQR3)设置ADC顺序ADC注入序列寄存器(ADC_JSQR)ADC 注入数据寄存器x (ADC_JDRx) (x= 1..4)ADC数据结果寄存器ADC规则数据寄存器(ADC_DR)DAC寄存器(数模转换器)DAC控制寄存器(DAC_CR)DAC软件触发寄存器(DAC_SWTRIGR)DAC通道1的12位右对齐数据保持寄存器(DAC_DHR12R1) DAC通道1的12位左对齐数据保持寄存器(DAC_DHR12L1) DAC通道1的8位右对齐数据保持寄存器(DAC_DHR8R1) DAC通道2的12位右对齐数据保持寄存器(DAC_DHR12R2) DAC通道2的12位左对齐数据保持寄存器(DAC_DHR12L2) DAC通道2的8位右对齐数据保持寄存器(DAC_DHR8R2)双DAC的12位右对齐数据保持寄存器(DAC_DHR12RD)双DAC的12位左对齐数据保持寄存器(DAC_DHR12LD)双DAC的8位右对齐数据保持寄存器(DAC_DHR8RD) DAC通道1数据输出寄存器(DAC_DOR1)DAC通道2数据输出寄存器(DAC_DOR2)TIM1和TIM8寄存器(高级的定时计数寄存器)TIM1和TIM8控制寄存器1(TIMx_CR1)TIM1和TIM8控制寄存器2(TIMx_CR2)TIM1和TIM8从模式控制寄存器(TIMx_SMCR)TIM1和TIM8 DMA/中断使能寄存器(TIMx_DIER) TIM1和TIM8状态寄存器(TIMx_SR)TIM1和TIM8事件产生寄存器(TIMx_EGR)TIM1和TIM8捕获/比较模式寄存器1(TIMx_CCMR1) TIM1和TIM8捕获/比较模式寄存器2(TIMx_CCMR2) TIM1和TIM8捕获/比较使能寄存器(TIMx_CCER) TIM1和TIM8计数器(TIMx_CNT)TIM1和TIM8预分频器(TIMx_PSC)TIM1和TIM8自动重装载寄存器(TIMx_ARR)TIM1和TIM8重复计数寄存器(TIMx_RCR)TIM1和TIM8捕获/比较寄存器1(TIMx_CCR1)TIM1和TIM8捕获/比较寄存器2(TIMx_CCR2)TIM1和TIM8捕获/比较寄存器3(TIMx_CCR3)TIM1和TIM8捕获/比较寄存器(TIMx_CCR4)TIM1和TIM8刹车和死区寄存器(TIMx_BDTR)TIM1和TIM8 DMA控制寄存器(TIMx_DCR)TIM1和TIM8连续模式的DMA地址(TIMx_DMAR)TIMx寄存器(控制定时器)控制寄存器1(TIMx_CR1)控制寄存器2(TIMx_CR2)从模式控制寄存器(TIMx_SMCR)DMA/中断使能寄存器(TIMx_DIER)状态寄存器(TIMx_SR)事件产生寄存器(TIMx_EGR)捕获/比较模式寄存器1(TIMx_CCMR1)捕获/比较模式寄存器2(TIMx_CCMR2)捕获/比较使能寄存器(TIMx_CCER)计数器(TIMx_CNT)预分频器(TIMx_PSC)自动重装载寄存器(TIMx_ARR)捕获/比较寄存器1(TIMx_CCR1)捕获/比较寄存器2(TIMx_CCR2)捕获/比较寄存器3(TIMx_CCR3)捕获/比较寄存器4(TIMx_CCR4)DMA控制寄存器(TIMx_DCR)连续模式的DMA地址(TIMx_DMAR)TIM6和TIM7寄存器(基本定时计数器)TIM6和TIM7控制寄存器1(TIMx_CR1)TIM6和TIM7控制寄存器2(TIMx_CR2)TIM6和TIM7 DMA/中断使能寄存器(TIMx_DIER)TIM6和TIM7状态寄存器(TIMx_SR)TIM6和TIM7事件产生寄存器(TIMx_EGR)TIM6和TIM7计数器(TIMx_CNT)TIM6和TIM7预分频器(TIMx_PSC)TIM6和TIM7自动重装载寄存器(TIMx_ARR)RTC寄存器(实时时钟)RTC控制寄存器高位(RTC_CRH)RTC控制寄存器低位(RTC_CRL)16.4.3 RTC预分频装载寄存器(RTC_PRLH/RTC_PRLL) 16.4.4 RTC预分频器余数寄存器(RTC_DIVH / RTC_DIVL)RTC计数器寄存器(RTC_CNTH / RTC_CNTL) 16.4.6 RTC闹钟寄存器(RTC_ALRH/RTC_ALRL)IWDG寄存器(独立看门狗,用以监督系统硬件的正常运行)键寄存器(IWDG_KR)预分频寄存器(IWDG_PR)重装载寄存器(IWDG_RLR)状态寄存器(IWDG_SR)窗口看门狗(WWDG)寄存器(用以监督软件的正常运行)控制寄存器(WWDG_CR)配置寄存器(WWDG_CFR)状态寄存器(WWDG_SR)FSMC寄存器(可变静态存储控制器)NOR闪存和PSRAM控制器寄存器SRAM/NOR闪存片选控制寄存器1…4 (FSMC_BCR1…4)SRAM/NOR闪存片选时序寄存器1…4 (FSMC_BTR1…4) SRAM/NOR闪存写时序寄存器1…4 (FSMC_BWTR1…4)NAND闪存和PC卡控制器寄存器PC卡/NAND闪存控制寄存器2..4 (FSMC_PCR2..4) FIFO状态和中断寄存器2..4 (FSMC_SR2..4)通用存储空间时序寄存器 2..4 (FSMC_PMEM2..4)属性存储空间时序寄存器 2..4 (FSMC_PATT2..4)I/O空间时序寄存器4 (FSMC_PIO4)ECC结果寄存器2/3 (FSMC_ECCR2/3)SDIO寄存器(数据传输控制器)SDIO电源控制寄存器(SDIO_POWER) SDIO时钟控制寄存器(SDIO_CLKCR) SDIO参数寄存器(SDIO_ARG)SDIO命令寄存器(SDIO_CMD)SDIO命令响应寄存器(SDIO_RESPCMD) SDIO响应1..4寄存器(SDIO_RESPx) SDIO数据定时器寄存器(SDIO_DTIMER) SDIO数据长度寄存器(SDIO_DLEN)SDIO数据控制寄存器(SDIO_DCTRL SDIO数据计数器寄存器(SDIO_DCOUNT) SDIO状态寄存器(SDIO_STA)SDIO清除中断寄存器(SDIO_ICR)SDIO中断屏蔽寄存器(SDIO_MASK)SDIO FIFO计数器寄存器(SDIO_FIFOCNT) SDIO数据FIFO寄存器(SDIO_FIFO)USB寄存器(usb传输控制器)通用寄存器USB控制寄存器(USB_CNTR)USB中断状态寄存器(USB_ISTR)USB帧编号寄存器(USB_FNR)USB设备地址寄存器(USB_DADDR)USB分组缓冲区描述表地址寄存器(USB_BTABLE)端点寄存器USB 端点n寄存器(USB_EPnR), n=[0..7]缓冲区寄存器发送缓冲区地址寄存器n(USB_ADDRn_TX)发送数据字节数寄存器n(USB_COUNTn_TX)接收缓冲区地址寄存器n(USB_ADDRn_RX)接收数据字节数寄存器n(USB_COUNTn_RX)CAN 寄存器(邮箱控制寄存器)CAN控制和状态寄存器CAN主控制寄存器(CAN_MCR)CAN主状态寄存器(CAN_MSR)CAN发送状态寄存器(CAN_TSR)CAN接收FIFO 0寄存器(CAN_RF0R)CAN接收FIFO 1寄存器(CAN_RF1R)CAN中断使能寄存器(CAN_IER)CAN错误状态寄存器(CAN_ESR)CAN位时序寄存器(CAN_BTR)CAN邮箱寄存器发送邮箱标识符寄存器(CAN_TIxR) (x=0..2)发送邮箱数据长度和时间戳寄存器(CAN_TDTxR) (x=0..2)发送邮箱低字节数据寄存器(CAN_TDLxR) (x=0..2)发送邮箱高字节数据寄存器(CAN_TDHxR) (x=0..2)接收FIFO邮箱标识符寄存器(CAN_RIxR) (x=0..1)接收FIFO邮箱数据长度和时间戳寄存器(CAN_RDTxR) (x=0..1)接收FIFO邮箱低字节数据寄存器(CAN_RDLxR) (x=0..1)接收FIFO邮箱高字节数据寄存器(CAN_RDHxR) (x=0..1)CAN过滤器寄存器CAN 过滤器主控寄存器(CAN_FMR)CAN 过滤器模式寄存器(CAN_FM1R)CAN 过滤器位宽寄存器(CAN_FS1R)CAN 过滤器FIFO关联寄存器(CAN_FFA1R)CAN 过滤器激活寄存器(CAN_FA1R)CAN 过滤器组i的寄存器x (CAN_FiRx) (互联产品中i=0..27,其它产品中i=0..13;x=1..2)SPI和I2S寄存器(串行外设接口控制器)SPI控制寄存器1(SPI_CR1)SPI控制寄存器2(SPI_CR2)SPI 状态寄存器(SPI_SR)SPI 数据寄存器(SPI_DR)SPI CRC多项式寄存器(SPI_CRCPR)SPI Rx CRC寄存器(SPI_RXCRCR)SPI Tx CRC寄存器(SPI_TXCRCR)SPI_I2S配置寄存器(SPI_I2S_CFGR)SPI_I2S预分频寄存器(SPI_I2SPR)I2C寄存器(数据传输寄存器)控制寄存器1(I2C_CR1)控制寄存器2(I2C_CR2)自身地址寄存器1(I2C_OAR1)自身地址寄存器2(I2C_OAR2)数据寄存器(I2C_DR)状态寄存器1(I2C_SR1)状态寄存器2 (I2C_SR2)时钟控制寄存器(I2C_CCR)TRISE寄存器(I2C_TRISE)USART寄存器(通用同步异步收发器)状态寄存器(USART_SR)数据寄存器(USART_DR)波特比率寄存器(USART_BRR)控制寄存器1(USART_CR1)控制寄存器2(USART_CR2)控制寄存器3(USART_CR3)保护时间和预分频寄存器(USART_GTPR)OTG_FS控制和状态寄存器(数据传输控制器)OTG_FS全局寄存器OTG_FS控制和状态寄存器(OTG_FS_GOTGCTL)OTG_FS中断寄存器(OTG_FS_GOTGINT)OTG_FS AHB配置寄存器(OTG_FS_GAHBCFG)OTG_FS_USB配置寄存器(OTG_FS_GUSBCFG)OTG_FS复位寄存器(OTG_FS_GRSTCTL)OTG_FS控制器中断寄存器(OTG_FS_GINTSTS)OTG_FS中断屏蔽寄存器(OTG_FS_GINTMSK)OTG_FS接收状态调试读/OTG状态读和POP寄存器(OTG_FS_GRXSTSR / OTG_FS_GRXSTSP)OTG_FS接收FIFO长度寄存器(OTG_FS_GRXFSIZ)OTG_FS非周期性TX FIFO长度寄存器(OTG_FS_GNPTXFSIZ)OTG_FS非周期性TX FIFO/请求队列状态寄存器(OTG_FS_GNPTXSTS)OTG_FS通用控制器配置寄存器(OTG_FS_GCCFG)OTG_FS控制器ID寄存器(OTG_FS_CID)OTG_FS主机周期性发送FIFO长度寄存器(OTG_FS_HPTXFSIZ)OTG_FS设备IN端点发送FIFO长度寄存器(OTG_FS_DIEPTXFx)(其中x是FIFO的编号,x=1…4)主机模式下的寄存器OTG_FS主机模式配置寄存器(OTG_FS_HCFG)OTG_FS主机帧间隔寄存器(OTG_FS_HFIR)OTG_FS主机帧号/帧时间剩余寄存器(OTG_FS_HFNUM)OTG_FS主机周期性发送FIFO/请求队列寄存器(OTG_FS_HPTXSTS)OTG_FS主机所有通道中断寄存器(OTG_FS_HAINT)OTG_FS主机所有通道中断屏蔽寄存器(OTG_FS_HAINTMSK)OTG_FS主机端口控制和状态寄存器(OTG_FS_HPRT)OTG_FS主机通道x特性寄存器(OTG_FS_HCCHARx)(此处x代码通道号,x = 0...7)OTG_FS主机通道x中断寄存器(OTG_FS_HCINTx)(其中x代表通道号,x=0...7,)OTG_FS主机通道x中断屏蔽寄存器(OTG_FS_HCINTMSKx)(其中x为通道号,x=0...7) OTG_FS主机通道x传输长度寄存器(OTG_FS_HCTSIZx)(其中x为通道号,x=0...7)设备模式下的寄存器OTG_FS设备配置寄存器(OTG_FS_DCFG)OTG_FS设备控制寄存器(OTG_FS_DCTL)OTG_FS设备状态寄存器(OTG_FS_DSTS)OTG_FS设备IN端点通用中断屏蔽寄存器(OTG_FS_DIEPMSK)OTG_FS设备OUT端点通用中断屏蔽寄存器(OTG_FS_DOEPMSK)OTG_FS设备所有端点中断寄存器(OTG_FS_DAINT)OTG_FS所有端点中断屏蔽寄存器(OTG_FS_DAINTMSK)OTG_FS设备V BUS放电时间寄存器(OTG_FS_DVBUSDIS)OTG_FS设备V BUS脉冲时间寄存器(OTG_FS_DVBUSPULSE)OTG_FS设备IN端点FIFO空中断屏蔽寄存器(OTG_FS_DIEPEMPMSK)OTG_FS设备控制IN端点0控制寄存器(OTG_FS_DIEPCTL0)OTG设备端点x控制寄存器(OTG_FS_DIEPCTLx)(其中x为端点号,x=1…3)OTG_FS设备控制OUT端点0控制寄存器(OTG_FS_DOEPCTL0)OTG_FS设备OUT端点x控制寄存器(OTG_FS_DOEPCTLx)(其中x为端点号,x=1…3) OTG_FS设备端点x中断寄存器(OTG_FS_DIEPINTx)(其中x为端点号,x=0…3)OTG_FS设备端点x中断寄存器(OTG_FS_DOEPINTx)(其中x为端点号,x=0…3)OTG_FS设备IN端点0传输长度寄存器(OTG_FS_DIEPTSIZ0)OTG_FS设备OUT端点0传输长度寄存器(OTG_FS_DOEPTSIZ0)OTG_FS设备端点x传输长度寄存器(OTG_FS_DIEPTSIZx)(其中x为端点号,x=1…3) OTG_FS设备IN端点传输FIFO状态寄存器(OTG-FS_DTXFSTSx)(其中x为端点号,x=0…3)OTG_FS设备端点x传输长度寄存器(OTG_FS_DOEPTSIZx)(其中x为端点号,x=1…3) OTG_FS电源和时钟门控寄存器(OTG_FS_PCGCCTL)以太网寄存器(通信传输控制器)MAC寄存器以太网MAC设置寄存器(ETH_MACCR)以太网MAC帧过滤器寄存器(ETH_MACFFR)以太网MAC Hash列表高寄存器(ETH_MACHTHR)以太网MAC Hash列表低寄存器(ETH_MACHTLR)以太网MAC MII地址寄存器(ETH_MACMIIAR)以太网MAC MII数据寄存器(ETH_MACMIIDR)以太网MAC流控寄存器(ETH_MACFCR)以太网MAC VLAN标签寄存器(ETH_MACVLANTR)以太网MAC远程唤醒帧过滤器寄存器(ETH_MACRWUFFR)以太网MAC PMT控制和状态寄存器(ETH_MACPMTCSR)以太网MAC中断状态寄存器(ETH_MACSR)以太网MAC中断屏蔽寄存器(ETH_MAIMR)以太网MAC地址0高寄存器(ETH_MACA0HR)以太网MAC地址0低寄存器(ETH_MACA0LR)以太网MAC地址1高寄存器(ETH_MACA1HR)以太网MAC地址1低寄存器(ETH_MACA1LR)以太网MAC地址2高寄存器(ETH_MACA2HR)以太网MAC地址2低寄存器(ETH_MACA2LR)以太网MAC地址3高寄存器(ETH_MACA3HR)以太网MAC地址3低寄存器(ETH_MACA3LR)MMC寄存器以太网MMC控制寄存器(ETH_MMCCR)以太网MMC接收中断寄存器(ETH_MMCRIR)以太网MMC发送中断寄存器(ETH_MMCTIR)以太网MMC接收中断屏蔽寄存器(ETH_MMCRIMR)以太网MMC发送中断屏蔽寄存器(ETH_MMCTIMR)以太网MMC1次冲突后发送”好”帧的计数器寄存器(ETH_MMCTGFSCCR)以太网MMC1次以上冲突后发送”好”帧的计数器寄存器(ETH_MMCTGFMSCCR)以太网MMC发送”好”帧的计数器寄存器(ETH_MMCTGFCR)以太网MMC CRC错误接收帧计数器寄存器(ETH_ MMCRFCECR)以太网MMC对齐错误接收帧计数器寄存器(ETH_ MMCRFAECR)以太网MMC接收帧”好”单播帧计数器寄存器(ETH_ MMCRGUFCR)27.8.3。
CRC寄存器(一种算法,用以确认发送过程中是否出错)数据寄存器:CRC_DR可读写,复位值:0xFFFF FFFF;独立数据寄存器:CRC_IDR临时存放任何8位数据;控制寄存器:CRC_CR只零位可用,用于复位CRC,对其写1复位,由硬件清零;PWR电源控制(控制和管理电源)电源控制寄存器:PWR_CR控制选择系统的电源电源控制/状态寄存器:PWR_CSR睡眠或待机模式电源控制BKP备份寄存器(用以控制和管理备份数据)备份数据寄存器x:BKP_DRx (x = 1 …10) 10个16位数据寄存器用以存储用户数据RTC时钟校准寄存器:BKP_RTCCR控制实时时钟的运行备份控制寄存器:BKP_CR控制选择清除备份数据的类型备份控制/状态寄存器:BKP_CSR对侵入事件的控制RCC寄存器(时钟的选择、复位、分频)时钟控制寄存器(RCC_CR)各时钟状态显示时钟配置寄存器(RCC_CFGR)时钟分频时钟中断寄存器(RCC_CIR)控制就绪中断使能与否APB2外设复位寄存器(RCC_APB2RSTR) APB1外设复位寄存器(RCC_APB1RSTR)复位APB各功能寄存器AHB外设时钟使能寄存器(RCC_AHBENR) AHB时钟使能控制APB2外设时钟使能寄存器(RCC_APB2ENR) APB1外设时钟使能寄存器(RCC_APB1ENR) APB1时钟使能控制备份域控制寄存器(RCC_BDCR)备份域时钟控制控制/状态寄存器(RCC_CSR)复位标志寄存器AHB外设时钟复位寄存器(RCC_AHBRSTR)复位以太网MAC模块时钟配置寄存器2(RCC_CFGR2)时钟选择与分频.GPIO寄存器(设置端口的功能)端口配置低寄存器(GPIOx_CRL) (x=A..E)端口配置高寄存器(GPIOx_CRH) (x=A..E)端口输入数据寄存器(GPIOx_IDR) (x=A..E)只读数据,读出IO口的状态端口输出数据寄存器(GPIOx_ODR) (x=A..E)可读可写端口位设置/清除寄存器(GPIOx_BSRR) (x=A..E)端口位清除寄存器(GPIOx_BRR) (x=A..E)将某一端口清零端口配置锁定寄存器(GPIOx_LCKR) (x=A..E)用于保护端口配值AFIO寄存器(将端口重映射到其它端口用以端口的第二功能)事件控制寄存器(AFIO_EVCR)选择时间输出端口与引脚复用重映射和调试I/O配置寄存器(AFIO_MAPR)各寄存器功能引脚重映射选择外部中断配置寄存器1(AFIO_EXTICR1) 2(AFIO_EXTICR2)外部中断配置寄存器.外部中断配置寄存器3(AFIO_EXTICR3) 外部中断配置寄存器4(AFIO_EXTICR4) 外部中断引脚重映射选择EXTI 寄存器(外部中断控制器)中断屏蔽寄存器(EXTI_IMR)用于屏蔽或开放某一引脚的中断请求事件屏蔽寄存器(EXTI_EMR)用于屏蔽或开放某一引脚的事件上升沿触发选择寄存器(EXTI_RTSR)禁止或允许某一引脚的上升沿触发下降沿触发选择寄存器(EXTI_FTSR)禁止或允许某一引脚的下降沿触发软件中断事件寄存器(EXTI_SWIER)控制某引脚的软件中断挂起寄存器(EXTI_PR)显示某线的引脚有无触发请求DMA寄存器(脱离cpu的传输模式)DMA中断状态寄存器(DMA_ISR)中断情况标志器DMA中断标志清除寄存器(DMA_IFCR)手动清除标志位DMA通道x配置寄存器(DMA_CCRx)(x = 1…7)传输控制寄存器DMA通道x传输数量寄存器(DMA_CNDTRx)(x = 1…7) 数据传输剩余数量存储器DMA通道x外设地址寄存器(DMA_CPARx)(x = 1…7)设置数据传输外设源或目标地址DMA通道x存储器地址寄存器(DMA_CMARx)(x = 1…7) 设置存储器地址ADC寄存器(模数转换器)ADC状态寄存器(ADC_SR)AD转换标志寄存器ADC控制寄存器1(ADC_CR1)ADC控制寄存器2(ADC_CR2)设置AD转换的各种功能1(ADC_SMPR1)ADC采样时间寄存器ADC采样时间寄存器2(ADC_SMPR2)某通道选择固定的采样时间ADC注入通道数据偏移寄存器x (ADC_JOFRx)(x=1..4) 设置数据偏移量ADC看门狗高阀值寄存器(ADC_HTR)设置模拟看门狗的阀值高限ADC看门狗低阀值寄存器(ADC_LRT)设置模拟看门狗的阀值低限1(ADC_SQR1)ADC规则序列寄存器2(ADC_SQR2)规则序列寄存器ADC.ADC规则序列寄存器3(ADC_SQR3)设置ADC顺序(ADC_JSQR)ADC注入序列寄存器ADC 注入数据寄存器x (ADC_JDRx) (x= 1..4)ADC数据结果寄存器(ADC_DR)ADC规则数据寄存器DAC寄存器(数模转换器)(DAC_CR)控制寄存器DAC(DAC_SWTRIGR)软件触发寄存器DAC(DAC_DHR12R1)位右对齐数据保持寄存器的12通道DAC1(DAC_DHR12L1)位左对齐数据保持寄存器的12DAC通道1(DAC_DHR8R1)8位右对齐数据保持寄存器通道DAC1的(DAC_DHR12R2)12位右对齐数据保持寄存器DAC通道2的(DAC_DHR12L2)位左对齐数据保持寄存器2的12通道DAC (DAC_DHR8R2)位右对齐数据保持寄存器的8通道DAC2双DAC 的12位右对齐数据保持寄存器(DAC_DHR12RD)双DAC的12位左对齐数据保持寄存器(DAC_DHR12LD)双DAC的8位右对齐数据保持寄存器(DAC_DHR8RD)DAC通道1数据输出寄存器(DAC_DOR1)(DAC_DOR2)数据输出寄存器2通道DAC.TIM1和TIM8寄存器(高级的定时计数寄存器)1(TIMx_CR1)TIM8控制寄存器TIM1和2(TIMx_CR2)TIM8控制寄存器TIM1和(TIMx_SMCR)TIM8从模式控制寄存器TIM1和(TIMx_DIER)TIM8 DMA/中断使能寄存器TIM1和(TIMx_SR)状态寄存器和TIM1TIM8 (TIMx_EGR)事件产生寄存器TIM1和TIM81(TIMx_CCMR1)比较模式寄存器TIM8捕获/TIM1和2(TIMx_CCMR2)比较模式寄存器捕获/TIM1和TIM8(TIMx_CCER)比较使能寄存器捕获/TIM1和TIM8(TIMx_CNT)TIM8计数器TIM1和(TIMx_PSC)TIM8预分频器TIM1和(TIMx_ARR)自动重装载寄存器和TIM1TIM8(TIMx_RCR)重复计数寄存器TIM1和TIM81(TIMx_CCR1)比较寄存器捕获/TIM1和TIM82(TIMx_CCR2)/比较寄存器TIM1和TIM8捕获3(TIMx_CCR3)比较寄存器捕获/和TIM1TIM8(TIMx_CCR4)比较寄存器TIM8捕获/和TIM1(TIMx_BDTR)刹车和死区寄存器TIM8和TIM1.(TIMx_DCR)控制寄存器和TIM8 DMATIM1(TIMx_DMAR)DMA地址连续模式的TIM1和TIM8TIMx寄存器(控制定时器)1(TIMx_CR1)控制寄存器2(TIMx_CR2)控制寄存器(TIMx_SMCR)从模式控制寄存器(TIMx_DIER)中断使能寄存器DMA/(TIMx_SR)状态寄存器(TIMx_EGR)事件产生寄存器捕获/比较模式寄存器1(TIMx_CCMR1)捕获/比较模式寄存器2(TIMx_CCMR2)捕获/比较使能寄存器(TIMx_CCER)计数器(TIMx_CNT)预分频器(TIMx_PSC)自动重装载寄存器(TIMx_ARR)捕获/比较寄存器1(TIMx_CCR1)捕获/比较寄存器2(TIMx_CCR2)捕获/比较寄存器3(TIMx_CCR3)4(TIMx_CCR4)比较寄存器/捕获.DMA控制寄存器(TIMx_DCR)连续模式的DMA地址(TIMx_DMAR)TIM6和TIM7寄存器(基本定时计数器)TIM6和TIM7控制寄存器1(TIMx_CR1)TIM6和TIM7控制寄存器2(TIMx_CR2)TIM6和TIM7 DMA/中断使能寄存器(TIMx_DIER)TIM6和TIM7状态寄存器(TIMx_SR)TIM6和TIM7事件产生寄存器(TIMx_EGR)TIM6和TIM7计数器(TIMx_CNT)TIM6和TIM7预分频器(TIMx_PSC)TIM6和TIM7自动重装载寄存器(TIMx_ARR)RTC寄存器(实时时钟)RTC控制寄存器高位(RTC_CRH)RTC控制寄存器低位(RTC_CRL)16.4.3 RTC预分频装载寄存器(RTC_PRLH/RTC_PRLL) (RTC_DIVH / RTC_DIVL)预分频器余数寄存器16.4.4 RTC.RTC计数器寄存器(RTC_CNTH / RTC_CNTL)16.4.6 RTC闹钟寄存器(RTC_ALRH/RTC_ALRL) IWDG寄存器(独立看门狗,用以监督系统硬件的正常运行)键寄存器(IWDG_KR)预分频寄存器(IWDG_PR)重装载寄存器(IWDG_RLR)状态寄存器(IWDG_SR)窗口看门狗(WWDG)寄存器(用以监督软件的正常运行)控制寄存器(WWDG_CR)配置寄存器(WWDG_CFR)状态寄存器(WWDG_SR)FSMC寄存器(可变静态存储控制器)NOR闪存和PSRAM控制器寄存器1…4 (FSMC_BCR1…4)闪存片选控制寄存器SRAM/NOR.1…4 (FSMC_BTR1…4)SRAM/NOR闪存片选时序寄存器1…4 (FSMC_BWTR1…4)SRAM/NOR闪存写时序寄存器NAND闪存和PC卡控制器寄存器2..4 (FSMC_PCR2..4)/NAND闪存控制寄存器PC卡 2..4 (FSMC_SR2..4) FIFO状态和中断寄存器 2..4 (FSMC_PMEM2..4)通用存储空间时序寄存器2..4 (FSMC_PATT2..4)属性存储空间时序寄存器4 (FSMC_PIO4)I/O空间时序寄存器2/3 (FSMC_ECCR2/3)ECC结果寄存器(数据传输控制器)SDIO电源控制寄存器(SDIO_POWER)SDIO时钟控制寄存器(SDIO_CLKCR)SDIO参数寄存器(SDIO_ARG)SDIO命令寄存器(SDIO_CMD)SDIO命令响应寄存器(SDIO_RESPCMD) SDIO响应1..4寄存器(SDIO_RESPx) SDIO数据定时器寄存器(SDIO_DTIMER) SDIO数据长度寄存器(SDIO_DLEN)SDIO数据控制寄存器(SDIO_DCTRLSDIO数据计数器寄存器(SDIO_DCOUNT) SDIO状态寄存器(SDIO_STA)SDIO清除中断寄存器(SDIO_ICR)(SDIO_MASK)中断屏蔽寄存器SDIO.SDIO FIFO计数器寄存器(SDIO_FIFOCNT) SDIO数据FIFO寄存器(SDIO_FIFO)USB寄存器(usb传输控制器)(USB_CNTR)控制寄存器USB(USB_ISTR)中断状态寄存器USB(USB_FNR)帧编号寄存器USB(USB_DADDR)设备地址寄存器USB(USB_BTABLE)分组缓冲区描述表地址寄存器USB端点寄存器(USB_EPnR), n=[0..7]寄存器端点nUSB缓冲区寄存器n(USB_ADDRn_TX)发送缓冲区地址寄存器n(USB_COUNTn_TX)发送数据字节数寄存器n(USB_ADDRn_RX)接收缓冲区地址寄存器n(USB_COUNTn_RX)接收数据字节数寄存器CAN 寄存器(邮箱控制寄存器)CAN控制和状态寄存器(CAN_MCR)CAN主控制寄存器(CAN_MSR)主状态寄存器CAN(CAN_TSR)发送状态寄存器CAN(CAN_RF0R)接收FIFO 0寄存器CAN(CAN_RF1R)FIFO 1寄存器CAN接收(CAN_IER)中断使能寄存器CAN(CAN_ESR)错误状态寄存器CAN.(CAN_BTR)CAN位时序寄存器CAN邮箱寄存器(CAN_TIxR) (x=0..2)发送邮箱标识符寄存器(CAN_TDTxR) (x=0..2)发送邮箱数据长度和时间戳寄存器(CAN_TDLxR) (x=0..2)发送邮箱低字节数据寄存器(CAN_TDHxR) (x=0..2)发送邮箱高字节数据寄存器(CAN_RIxR) (x=0..1)邮箱标识符寄存器接收FIFO(CAN_RDTxR) (x=0..1)邮箱数据长度和时间戳寄存器接收FIFO(CAN_RDLxR) (x=0..1)邮箱低字节数据寄存器接收FIFO(CAN_RDHxR) (x=0..1)邮箱高字节数据寄存器接收FIFO CAN过滤器寄存器(CAN_FMR)CAN 过滤器主控寄存器(CAN_FM1R)CAN 过滤器模式寄存器(CAN_FS1R)CAN 过滤器位宽寄存器(CAN_FFA1R)FIFO关联寄存器CAN 过滤器(CAN_FA1R)CAN 过滤器激活寄存器x=1..2)0..13;,其它产品中i=过滤器组CAN i的寄存器x (CAN_FiRx) (互联产品中i=0..27SPI和IS寄存器2(串行外设接口控制器)SPI控制寄存器1(SPI_CR1)SPI控制寄存器2(SPI_CR2)SPI 状态寄存器(SPI_SR)SPI 数据寄存器(SPI_DR)SPI CRC多项式寄存器(SPI_CRCPR)SPI Rx CRC寄存器(SPI_RXCRCR)SPI Tx CRC寄存器(SPI_TXCRCR)SPI_IS配置寄存器(SPI_I2S_CFGR)2(SPI_I2SPR)预分频寄存器SPI_I2S.IC寄存器2(数据传输寄存器)控制寄存器1(I2C_CR1)控制寄存器2(I2C_CR2)自身地址寄存器1(I2C_OAR1)自身地址寄存器2(I2C_OAR2)数据寄存器(I2C_DR)状态寄存器1(I2C_SR1)状态寄存器2 (I2C_SR2)时钟控制寄存器(I2C_CCR)TRISE寄存器(I2C_TRISE)USART寄存器(通用同步异步收发器)状态寄存器(USART_SR)数据寄存器(USART_DR)波特比率寄存器(USART_BRR)控制寄存器1(USART_CR1)2(USART_CR2)控制寄存器.控制寄存器3(USART_CR3)保护时间和预分频寄存器(USART_GTPR)OTG_FS控制和状态寄存器(数据传输控制器)OTG_FS全局寄存器(OTG_FS_GOTGCTL)控制和状态寄存器OTG_FS(OTG_FS_GOTGINT)中断寄存器OTG_FS(OTG_FS_GAHBCFG)配置寄存器OTG_FS AHB(OTG_FS_GUSBCFG)配置寄存器OTG_FS_USB(OTG_FS_GRSTCTL)复位寄存器OTG_FS(OTG_FS_GINTSTS)控制器中断寄存器OTG_FS(OTG_FS_GINTMSK)中断屏蔽寄存器OTG_FSOTG_FS接收状态调试读/OTG状态读和POP寄存器(OTG_FS_GRXSTSR / OTG_FS_GRXSTSP) (OTG_FS_GRXFSIZ)FIFO长度寄存器OTG_FS接收(OTG_FS_GNPTXFSIZ)TX FIFO长度寄存器OTG_FS非周期性(OTG_FS_GNPTXSTS)TX FIFO/请求队列状态寄存器OTG_FS非周期性(OTG_FS_GCCFG)OTG_FS通用控制器配置寄存器(OTG_FS_CID)寄存器OTG_FS控制器ID(OTG_FS_HPTXFSIZ)长度寄存器OTG_FS 主机周期性发送FIFOOTG_FS设备IN端点发送FIFO长度寄存器(OTG_FS_DIEPTXFx)(其中x是FIFO的编号,x=1…4)主机模式下的寄存器(OTG_FS_HCFG)主机模式配置寄存器OTG_FS(OTG_FS_HFIR)OTG_FS主机帧间隔寄存器(OTG_FS_HFNUM)/帧时间剩余寄存器OTG_FS主机帧号(OTG_FS_HPTXSTS)FIFO/请求队列寄存器OTG_FS主机周期性发送(OTG_FS_HAINT)主机所有通道中断寄存器OTG_FS(OTG_FS_HAINTMSK)主机所有通道中断屏蔽寄存器OTG_FS(OTG_FS_HPRT)主机端口控制和状态寄存器OTG_FSOTG_FS主机通道x特性寄存器(OTG_FS_HCCHARx)(此处x代码通道号,x = 0...7)OTG_FS主机通道x中断寄存器(OTG_FS_HCINTx)(其中x代表通道号,x=0...7,) OTG_FS主机通道x中断屏蔽寄存器(OTG_FS_HCINTMSKx)(其中x为通道号,x=0...7)x=0...7)为通道号,x其中(OTG_FS_HCTSIZx)(传输长度寄存器x主机通道OTG_FS.设备模式下的寄存器(OTG_FS_DCFG)OTG_FS设备配置寄存器(OTG_FS_DCTL)OTG_FS设备控制寄存器(OTG_FS_DSTS)OTG_FS设备状态寄存器(OTG_FS_DIEPMSK)IN端点通用中断屏蔽寄存器OTG_FS设备(OTG_FS_DOEPMSK)OUT端点通用中断屏蔽寄存器OTG_FS设备(OTG_FS_DAINT)OTG_FS设备所有端点中断寄存器(OTG_FS_DAINTMSK)所有端点中断屏蔽寄存器OTG_FS(OTG_FS_DVBUSDIS)放电时间寄存器OTG_FS设备V BUS(OTG_FS_DVBUSPULSE)脉冲时间寄存器OTG_FS设备V BUS(OTG_FS_DIEPEMPMSK)空中断屏蔽寄存器IN端点FIFOOTG_FS设备(OTG_FS_DIEPCTL0)控制寄存器IN端点0OTG_FS设备控制x=1…3)为端点号,其中xOTG设备端点x控制寄存器(OTG_FS_DIEPCTLx)((OTG_FS_DOEPCTL0)控制寄存器端点0OTG_FS设备控制OUT x=1…3)为端点号,其中x端点x控制寄存器(OTG_FS_DOEPCTLx)(OTG_FS设备OUT x=0…3)x为端点号,x中断寄存器(OTG_FS_DIEPINTx)(其中OTG_FS设备端点x=0…3)x为端点号,x中断寄存器(OTG_FS_DOEPINTx)(其中OTG_FS设备端点(OTG_FS_DIEPTSIZ0)0传输长度寄存器设备IN端点OTG_FS(OTG_FS_DOEPTSIZ0)传输长度寄存器OUT端点0设备OTG_FS x=1…3)为端点号,(OTG_FS_DIEPTSIZx)(其中xOTG_FS设备端点x传输长度寄存器OTG_FS设备IN端点传输FIFO状态寄存器(OTG-FS_DTXFSTSx)(其中x为端点号,x=0…3)x=1…3)x为端点号,传输长度寄存器设备端点x(OTG_FS_DOEPTSIZx)(其中OTG_FS OTG_FS电源和时钟门控寄存器(OTG_FS_PCGCCTL)以太网寄存器(通信传输控制器)MAC寄存器(ETH_MACCR)设置寄存器以太网MAC(ETH_MACFFR)帧过滤器寄存器以太网MAC(ETH_MACHTHR)列表高寄存器以太网MAC Hash(ETH_MACHTLR)MAC Hash列表低寄存器以太网(ETH_MACMIIAR)地址寄存器以太网MAC MII(ETH_MACMIIDR)数据寄存器以太网MAC MII(ETH_MACFCR)MAC流控寄存器以太网(ETH_MACVLANTR)MAC VLAN以太网标签寄存器(ETH_MACRWUFFR)远程唤醒帧过滤器寄存器MAC以太网.(ETH_MACPMTCSR)控制和状态寄存器以太网MAC PMT(ETH_MACSR)中断状态寄存器以太网MAC(ETH_MAIMR)中断屏蔽寄存器以太网MAC(ETH_MACA0HR)高寄存器地址0以太网MAC(ETH_MACA0LR)0低寄存器以太网MAC地址(ETH_MACA1HR)1高寄存器以太网MAC地址(ETH_MACA1LR)1低寄存器以太网MAC地址(ETH_MACA2HR)2高寄存器以太网MAC地址以太网MAC地址2低寄存器(ETH_MACA2LR)(ETH_MACA3HR)高寄存器MAC地址3以太网以太网MAC地址3低寄存器(ETH_MACA3LR)MMC寄存器(ETH_MMCCR)控制寄存器以太网MMC(ETH_MMCRIR)接收中断寄存器以太网MMC(ETH_MMCTIR)MMC以太网发送中断寄存器(ETH_MMCRIMR)MMC接收中断屏蔽寄存器以太网(ETH_MMCTIMR)MMC发送中断屏蔽寄存器以太网(ETH_MMCTGFSCCR)帧的计数器寄存器”好”1以太网MMC次冲突后发送(ETH_MMCTGFMSCCR)帧的计数器寄存器好”以太网MMC1次以上冲突后发送”以太网MMC发送”好”帧的计数器寄存器(ETH_MMCTGFCR)(ETH_ MMCRFCECR)错误接收帧计数器寄存器以太网MMC CRC以太网MMC对齐错误接收帧计数器寄存器(ETH_ MMCRFAECR)以太网MMC接收帧”好”单播帧计数器寄存器(ETH_ MMCRGUFCR)27.8. 3。
PWR电源相关寄存器PWR_CR(电源控制寄存器)31302928272625242322212019181716保留1514131211109876543210保留DBP PLS[2:0]PVDE CSBF CWUF PDDS LPDS8位:DBP取消后备区域写保护。
复位值为0。
定义:0为禁止写入,1为允许写入。
注:如果rtc时钟是HSE/128,必须保持为17-5位:PVD电源电压检测器的电压阀值。
定义:000(2.2v),001(2.3v),010(2.4v),011(2.5v),100(2.6v),101(2.7v),110(2.8v),111(2.9v)4位:PVDE电源电压检测器(PVD)使能。
定义:0(禁止PVD),1(开启PVD)3位:CSBF清除待机位(始终输出为0)定义:0(无功效),1(清除SBF待机位(写)2位:CWUF清除唤醒位(始终输出为0)定义:0(无功效),1(2个系统时钟周期后清除WUF唤醒位(写)1位:PDDS掉电深睡眠(与LPDS位协同操作)定义:0(当CPU进入深睡眠时进入停机模式,调压器状态由LPDS位控制),1(CPU进入深睡眠时进入待机模式)0位:LPDS深睡眠下的低功耗(PDDS=0时,与PDDS位协同操作)定义:0(在待机模式下电压调压器开启),1(在待机模式下电压调压器处于低功耗模式)PWR_CSR(电源控制/状态寄存器)31302928272625242322212019181716保留1514131211109876543210保留EWUP保留PVDO SBF WUF8位:EWUP使能WKUP引脚。
定义:0(WKUP为通用IO),1(用于待机唤醒模式,WKUP引脚被强置为输入下拉的配置(WKUP引脚上的上升沿将系统从待机模式唤醒)注:复位时清除这一位2位:PVDO-PVD输出(当PVD被PVDE位使能后该位才有效)定义:0(VDD/VDDA高于PLS[2-0]选定的PVD阀值),1(VDD/VDDA低于PLS[2-0]选定的PVD阀值)注:在待机模式下PVD被停止,因此,待机模式后或复位后,直到设置PVDE位之前,该位为01位:SBF待机标志位(该位由硬件设置,并只能由POR/PDR(上电/掉电复位)或设置电源控制寄存器(PWR_CR)的CSBUF位清除)定义:0(不在待机)1(已待机)0位:WUF唤醒标志(该位由硬件设置,并只能由POR/PDR(上电/掉电复位)或设置电源控制寄存器(PWR_CR)的CWUF位清除)定义:0(没有唤醒事件),1(在WKUP引脚上发生唤醒事件或出现RTC脑中事件)151413121110987654321015-0位:备份数据由用户来写数据。
CRC寄存器(一种算法,用以确认发送过程中是否出错)数据寄存器:CRC_DR可读写,复位值:0xFFFF FFFF;独立数据寄存器:CRC_IDR临时存放任何8位数据;控制寄存器:CRC_CR只零位可用,用于复位CRC,对其写1复位,由硬件清零;PWR电源控制(控制和管理电源)电源控制寄存器:PWR_CR控制选择系统的电源电源控制/状态寄存器:PWR_CSR睡眠或待机模式电源控制BKP备份寄存器(用以控制和管理备份数据)备份数据寄存器x:BKP_DRx (x = 1 … 10) 10个16位数据寄存器用以存储用户数据RTC时钟校准寄存器:BKP_RTCCR控制实时时钟的运行备份控制寄存器:BKP_CR控制选择清除备份数据的类型备份控制/状态寄存器:BKP_CSR对侵入事件的控制RCC寄存器(时钟的选择、复位、分频)时钟控制寄存器(RCC_CR)各时钟状态显示时钟配置寄存器(RCC_CFGR)时钟分频时钟中断寄存器(RCC_CIR)控制就绪中断使能与否APB2外设复位寄存器(RCC_APB2RSTR) APB1外设复位寄存器(RCC_APB1RSTR) 复位APB各功能寄存器AHB外设时钟使能寄存器(RCC_AHBENR) AHB时钟使能控制APB2外设时钟使能寄存器(RCC_APB2ENR) APB1外设时钟使能寄存器(RCC_APB1ENR) APB1时钟使能控制备份域控制寄存器(RCC_BDCR)备份域时钟控制控制/状态寄存器(RCC_CSR)复位标志寄存器AHB外设时钟复位寄存器(RCC_AHBRSTR) 复位以太网MAC模块时钟配置寄存器2(RCC_CFGR2)时钟选择与分频GPIO寄存器(设置端口的功能)端口配置低寄存器(GPIOx_CRL) (x=A..E)端口配置高寄存器(GPIOx_CRH) (x=A..E)端口输入数据寄存器(GPIOx_IDR) (x=A..E)只读数据,读出IO口的状态端口输出数据寄存器(GPIOx_ODR) (x=A..E) 可读可写端口位设置/清除寄存器(GPIOx_BSRR) (x=A..E)端口位清除寄存器(GPIOx_BRR) (x=A..E)将某一端口清零端口配置锁定寄存器(GPIOx_LCKR) (x=A..E) 用于保护端口配值AFIO寄存器(将端口重映射到其它端口用以端口的第二功能)事件控制寄存器(AFIO_EVCR)选择时间输出端口与引脚复用重映射和调试I/O配置寄存器(AFIO_MAPR) 各寄存器功能引脚重映射选择外部中断配置寄存器1(AFIO_EXTICR1)外部中断配置寄存器2(AFIO_EXTICR2)外部中断配置寄存器3(AFIO_EXTICR3) 外部中断配置寄存器4(AFIO_EXTICR4) 外部中断引脚重映射选择EXTI 寄存器(外部中断控制器)中断屏蔽寄存器(EXTI_IMR)用于屏蔽或开放某一引脚的中断请求事件屏蔽寄存器(EXTI_EMR)用于屏蔽或开放某一引脚的事件上升沿触发选择寄存器(EXTI_RTSR) 禁止或允许某一引脚的上升沿触发下降沿触发选择寄存器(EXTI_FTSR) 禁止或允许某一引脚的下降沿触发软件中断事件寄存器(EXTI_SWIER) 控制某引脚的软件中断挂起寄存器(EXTI_PR)显示某线的引脚有无触发请求DMA寄存器(脱离cpu的传输模式)DMA中断状态寄存器(DMA_ISR)中断情况标志器DMA中断标志清除寄存器(DMA_IFCR) 手动清除标志位DMA通道x配置寄存器(DMA_CCRx)(x = 1…7)传输控制寄存器DMA通道x传输数量寄存器(DMA_CNDTRx)(x = 1…7)数据传输剩余数量存储器DMA通道x外设地址寄存器(DMA_CPARx)(x = 1…7)设置数据传输外设源或目标地址DMA通道x存储器地址寄存器(DMA_CMARx)(x = 1…7)设置存储器地址ADC寄存器(模数转换器)ADC状态寄存器(ADC_SR)AD转换标志寄存器ADC控制寄存器1(ADC_CR1)ADC控制寄存器2(ADC_CR2)设置AD转换的各种功能ADC采样时间寄存器1(ADC_SMPR1)ADC采样时间寄存器2(ADC_SMPR2)某通道选择固定的采样时间ADC注入通道数据偏移寄存器x (ADC_JOFRx)(x=1..4) 设置数据偏移量ADC看门狗高阀值寄存器(ADC_HTR)设置模拟看门狗的阀值高限ADC看门狗低阀值寄存器(ADC_LRT)设置模拟看门狗的阀值低限ADC规则序列寄存器1(ADC_SQR1)ADC规则序列寄存器2(ADC_SQR2)ADC规则序列寄存器3(ADC_SQR3)设置ADC顺序ADC注入序列寄存器(ADC_JSQR)ADC 注入数据寄存器x (ADC_JDRx) (x= 1..4)ADC数据结果寄存器ADC规则数据寄存器(ADC_DR)DAC寄存器(数模转换器)DAC控制寄存器(DAC_CR)DAC软件触发寄存器(DAC_SWTRIGR)DAC通道1的12位右对齐数据保持寄存器(DAC_DHR12R1) DAC通道1的12位左对齐数据保持寄存器(DAC_DHR12L1) DAC通道1的8位右对齐数据保持寄存器(DAC_DHR8R1) DAC通道2的12位右对齐数据保持寄存器(DAC_DHR12R2) DAC通道2的12位左对齐数据保持寄存器(DAC_DHR12L2) DAC通道2的8位右对齐数据保持寄存器(DAC_DHR8R2)双DAC的12位右对齐数据保持寄存器(DAC_DHR12RD)双DAC的12位左对齐数据保持寄存器(DAC_DHR12LD)双DAC的8位右对齐数据保持寄存器(DAC_DHR8RD) DAC通道1数据输出寄存器(DAC_DOR1)DAC通道2数据输出寄存器(DAC_DOR2)TIM1和TIM8寄存器(高级的定时计数寄存器)TIM1和TIM8控制寄存器1(TIMx_CR1)TIM1和TIM8控制寄存器2(TIMx_CR2)TIM1和TIM8从模式控制寄存器(TIMx_SMCR)TIM1和TIM8 DMA/中断使能寄存器(TIMx_DIER) TIM1和TIM8状态寄存器(TIMx_SR)TIM1和TIM8事件产生寄存器(TIMx_EGR)TIM1和TIM8捕获/比较模式寄存器1(TIMx_CCMR1) TIM1和TIM8捕获/比较模式寄存器2(TIMx_CCMR2) TIM1和TIM8捕获/比较使能寄存器(TIMx_CCER) TIM1和TIM8计数器(TIMx_CNT)TIM1和TIM8预分频器(TIMx_PSC)TIM1和TIM8自动重装载寄存器(TIMx_ARR)TIM1和TIM8重复计数寄存器(TIMx_RCR)TIM1和TIM8捕获/比较寄存器1(TIMx_CCR1)TIM1和TIM8捕获/比较寄存器2(TIMx_CCR2)TIM1和TIM8捕获/比较寄存器3(TIMx_CCR3)TIM1和TIM8捕获/比较寄存器(TIMx_CCR4)TIM1和TIM8刹车和死区寄存器(TIMx_BDTR)TIM1和TIM8 DMA控制寄存器(TIMx_DCR)TIM1和TIM8连续模式的DMA地址(TIMx_DMAR)TIMx寄存器(控制定时器)控制寄存器1(TIMx_CR1)控制寄存器2(TIMx_CR2)从模式控制寄存器(TIMx_SMCR)DMA/中断使能寄存器(TIMx_DIER)状态寄存器(TIMx_SR)事件产生寄存器(TIMx_EGR)捕获/比较模式寄存器1(TIMx_CCMR1)捕获/比较模式寄存器2(TIMx_CCMR2)捕获/比较使能寄存器(TIMx_CCER)计数器(TIMx_CNT)预分频器(TIMx_PSC)自动重装载寄存器(TIMx_ARR)捕获/比较寄存器1(TIMx_CCR1)捕获/比较寄存器2(TIMx_CCR2)捕获/比较寄存器3(TIMx_CCR3)捕获/比较寄存器4(TIMx_CCR4)DMA控制寄存器(TIMx_DCR)连续模式的DMA地址(TIMx_DMAR)TIM6和TIM7寄存器(基本定时计数器)TIM6和TIM7控制寄存器1(TIMx_CR1)TIM6和TIM7控制寄存器2(TIMx_CR2)TIM6和TIM7 DMA/中断使能寄存器(TIMx_DIER)TIM6和TIM7状态寄存器(TIMx_SR)TIM6和TIM7事件产生寄存器(TIMx_EGR)TIM6和TIM7计数器(TIMx_CNT)TIM6和TIM7预分频器(TIMx_PSC)TIM6和TIM7自动重装载寄存器(TIMx_ARR)RTC寄存器(实时时钟)RTC控制寄存器高位(RTC_CRH)RTC控制寄存器低位(RTC_CRL)16.4.3 RTC预分频装载寄存器(RTC_PRLH/RTC_PRLL) 16.4.4 RTC预分频器余数寄存器(RTC_DIVH / RTC_DIVL)RTC计数器寄存器(RTC_CNTH / RTC_CNTL) 16.4.6 RTC闹钟寄存器(RTC_ALRH/RTC_ALRL)IWDG寄存器(独立看门狗,用以监督系统硬件的正常运行)键寄存器(IWDG_KR)预分频寄存器(IWDG_PR)重装载寄存器(IWDG_RLR)状态寄存器(IWDG_SR)窗口看门狗(WWDG)寄存器(用以监督软件的正常运行)控制寄存器(WWDG_CR)配置寄存器(WWDG_CFR)状态寄存器(WWDG_SR)FSMC寄存器(可变静态存储控制器)NOR闪存和PSRAM控制器寄存器SRAM/NOR闪存片选控制寄存器1…4 (FSMC_BCR1…4)SRAM/NOR闪存片选时序寄存器1…4 (FSMC_BTR1…4) SRAM/NOR闪存写时序寄存器1…4 (FSMC_BWTR1…4)NAND闪存和PC卡控制器寄存器PC卡/NAND闪存控制寄存器2..4 (FSMC_PCR2..4) FIFO状态和中断寄存器2..4 (FSMC_SR2..4)通用存储空间时序寄存器 2..4 (FSMC_PMEM2..4)属性存储空间时序寄存器 2..4 (FSMC_PATT2..4)I/O空间时序寄存器4 (FSMC_PIO4)ECC结果寄存器2/3 (FSMC_ECCR2/3)SDIO寄存器(数据传输控制器)SDIO电源控制寄存器(SDIO_POWER) SDIO时钟控制寄存器(SDIO_CLKCR) SDIO参数寄存器(SDIO_ARG)SDIO命令寄存器(SDIO_CMD)SDIO命令响应寄存器(SDIO_RESPCMD) SDIO响应1..4寄存器(SDIO_RESPx) SDIO数据定时器寄存器(SDIO_DTIMER) SDIO数据长度寄存器(SDIO_DLEN)SDIO数据控制寄存器(SDIO_DCTRL SDIO数据计数器寄存器(SDIO_DCOUNT) SDIO状态寄存器(SDIO_STA)SDIO清除中断寄存器(SDIO_ICR)SDIO中断屏蔽寄存器(SDIO_MASK)SDIO FIFO计数器寄存器(SDIO_FIFOCNT) SDIO数据FIFO寄存器(SDIO_FIFO)USB寄存器(usb传输控制器)通用寄存器USB控制寄存器(USB_CNTR)USB中断状态寄存器(USB_ISTR)USB帧编号寄存器(USB_FNR)USB设备地址寄存器(USB_DADDR)USB分组缓冲区描述表地址寄存器(USB_BTABLE)端点寄存器USB 端点n寄存器(USB_EPnR), n=[0..7]缓冲区寄存器发送缓冲区地址寄存器n(USB_ADDRn_TX)发送数据字节数寄存器n(USB_COUNTn_TX)接收缓冲区地址寄存器n(USB_ADDRn_RX)接收数据字节数寄存器n(USB_COUNTn_RX)CAN 寄存器(控制寄存器)CAN控制和状态寄存器CAN主控制寄存器(CAN_MCR)CAN主状态寄存器(CAN_MSR)CAN发送状态寄存器(CAN_TSR)CAN接收FIFO 0寄存器(CAN_RF0R)CAN接收FIFO 1寄存器(CAN_RF1R)CAN中断使能寄存器(CAN_IER)CAN错误状态寄存器(CAN_ESR)CAN位时序寄存器(CAN_BTR)CAN寄存器发送标识符寄存器(CAN_TIxR) (x=0..2)发送数据长度和时间戳寄存器(CAN_TDTxR) (x=0..2)发送低字节数据寄存器(CAN_TDLxR) (x=0..2)发送高字节数据寄存器(CAN_TDHxR) (x=0..2)接收FIFO标识符寄存器(CAN_RIxR) (x=0..1)接收FIFO数据长度和时间戳寄存器(CAN_RDTxR) (x=0..1)接收FIFO低字节数据寄存器(CAN_RDLxR) (x=0..1)接收FIFO高字节数据寄存器(CAN_RDHxR) (x=0..1)CAN过滤器寄存器CAN 过滤器主控寄存器(CAN_FMR)CAN 过滤器模式寄存器(CAN_FM1R)CAN 过滤器位宽寄存器(CAN_FS1R)CAN 过滤器FIFO关联寄存器(CAN_FFA1R)CAN 过滤器激活寄存器(CAN_FA1R)CAN 过滤器组i的寄存器x (CAN_FiRx) (互联产品中i=0..27,其它产品中i=0..13;x=1..2)SPI和I2S寄存器(串行外设接口控制器)SPI控制寄存器1(SPI_CR1)SPI控制寄存器2(SPI_CR2)SPI 状态寄存器(SPI_SR)SPI 数据寄存器(SPI_DR)SPI CRC多项式寄存器(SPI_CRCPR)SPI Rx CRC寄存器(SPI_RXCRCR)SPI Tx CRC寄存器(SPI_TXCRCR)SPI_I2S配置寄存器(SPI_I2S_CFGR)SPI_I2S预分频寄存器(SPI_I2SPR)I2C寄存器(数据传输寄存器)控制寄存器1(I2C_CR1)控制寄存器2(I2C_CR2)自身地址寄存器1(I2C_OAR1)自身地址寄存器2(I2C_OAR2)数据寄存器(I2C_DR)状态寄存器1(I2C_SR1)状态寄存器2 (I2C_SR2)时钟控制寄存器(I2C_CCR)TRISE寄存器(I2C_TRISE)USART寄存器(通用同步异步收发器)状态寄存器(USART_SR)数据寄存器(USART_DR)波特比率寄存器(USART_BRR)控制寄存器1(USART_CR1)控制寄存器2(USART_CR2)控制寄存器3(USART_CR3)保护时间和预分频寄存器(USART_GTPR)OTG_FS控制和状态寄存器(数据传输控制器)OTG_FS全局寄存器OTG_FS控制和状态寄存器(OTG_FS_GOTGCTL)OTG_FS中断寄存器(OTG_FS_GOTGINT)OTG_FS AHB配置寄存器(OTG_FS_GAHBCFG)OTG_FS_USB配置寄存器(OTG_FS_GUSBCFG)OTG_FS复位寄存器(OTG_FS_GRSTCTL)OTG_FS控制器中断寄存器(OTG_FS_GINTSTS)OTG_FS中断屏蔽寄存器(OTG_FS_GINTMSK)OTG_FS接收状态调试读/OTG状态读和POP寄存器(OTG_FS_GRXSTSR / OTG_FS_GRXSTSP)OTG_FS接收FIFO长度寄存器(OTG_FS_GRXFSIZ)OTG_FS非周期性TX FIFO长度寄存器(OTG_FS_GNPTXFSIZ)OTG_FS非周期性TX FIFO/请求队列状态寄存器(OTG_FS_GNPTXSTS)OTG_FS通用控制器配置寄存器(OTG_FS_GCCFG)OTG_FS控制器ID寄存器(OTG_FS_CID)OTG_FS主机周期性发送FIFO长度寄存器(OTG_FS_HPTXFSIZ)OTG_FS设备IN端点发送FIFO长度寄存器(OTG_FS_DIEPTXFx)(其中x是FIFO的编号,x=1…4)主机模式下的寄存器OTG_FS主机模式配置寄存器(OTG_FS_HCFG)OTG_FS主机帧间隔寄存器(OTG_FS_HFIR)OTG_FS主机帧号/帧时间剩余寄存器(OTG_FS_HFNUM)OTG_FS主机周期性发送FIFO/请求队列寄存器(OTG_FS_HPTXSTS)OTG_FS主机所有通道中断寄存器(OTG_FS_HAINT)OTG_FS主机所有通道中断屏蔽寄存器(OTG_FS_HAINTMSK)OTG_FS主机端口控制和状态寄存器(OTG_FS_HPRT)OTG_FS主机通道x特性寄存器(OTG_FS_HCCHARx)(此处x代码通道号,x = 0...7)OTG_FS主机通道x中断寄存器(OTG_FS_HCINTx)(其中x代表通道号,x=0...7,)OTG_FS主机通道x中断屏蔽寄存器(OTG_FS_HCINTMSKx)(其中x为通道号,x=0...7) OTG_FS主机通道x传输长度寄存器(OTG_FS_HCTSIZx)(其中x为通道号,x=0...7)设备模式下的寄存器OTG_FS设备配置寄存器(OTG_FS_DCFG)OTG_FS设备控制寄存器(OTG_FS_DCTL)OTG_FS设备状态寄存器(OTG_FS_DSTS)OTG_FS设备IN端点通用中断屏蔽寄存器(OTG_FS_DIEPMSK)OTG_FS设备OUT端点通用中断屏蔽寄存器(OTG_FS_DOEPMSK)OTG_FS设备所有端点中断寄存器(OTG_FS_DAINT)OTG_FS所有端点中断屏蔽寄存器(OTG_FS_DAINTMSK)OTG_FS设备V BUS放电时间寄存器(OTG_FS_DVBUSDIS)OTG_FS设备V BUS脉冲时间寄存器(OTG_FS_DVBUSPULSE)OTG_FS设备IN端点FIFO空中断屏蔽寄存器(OTG_FS_DIEPEMPMSK)OTG_FS设备控制IN端点0控制寄存器(OTG_FS_DIEPCTL0)OTG设备端点x控制寄存器(OTG_FS_DIEPCTLx)(其中x为端点号,x=1…3)OTG_FS设备控制OUT端点0控制寄存器(OTG_FS_DOEPCTL0)OTG_FS设备OUT端点x控制寄存器(OTG_FS_DOEPCTLx)(其中x为端点号,x=1…3) OTG_FS设备端点x中断寄存器(OTG_FS_DIEPINTx)(其中x为端点号,x=0…3)OTG_FS设备端点x中断寄存器(OTG_FS_DOEPINTx)(其中x为端点号,x=0…3)OTG_FS设备IN端点0传输长度寄存器(OTG_FS_DIEPTSIZ0)OTG_FS设备OUT端点0传输长度寄存器(OTG_FS_DOEPTSIZ0)OTG_FS设备端点x传输长度寄存器(OTG_FS_DIEPTSIZx)(其中x为端点号,x=1…3) OTG_FS设备IN端点传输FIFO状态寄存器(OTG-FS_DTXFSTSx)(其中x为端点号,x=0…3)OTG_FS设备端点x传输长度寄存器(OTG_FS_DOEPTSIZx)(其中x为端点号,x=1…3) OTG_FS电源和时钟门控寄存器(OTG_FS_PCGCCTL)以太网寄存器(通信传输控制器)MAC寄存器以太网MAC设置寄存器(ETH_MACCR)以太网MAC帧过滤器寄存器(ETH_MACFFR)以太网MAC Hash列表高寄存器(ETH_MACHTHR)以太网MAC Hash列表低寄存器(ETH_MACHTLR)以太网MAC MII地址寄存器(ETH_MACMIIAR)以太网MAC MII数据寄存器(ETH_MACMIIDR)以太网MAC流控寄存器(ETH_MACFCR)以太网MAC VLAN标签寄存器(ETH_MACVLANTR)以太网MAC远程唤醒帧过滤器寄存器(ETH_MACRWUFFR)以太网MAC PMT控制和状态寄存器(ETH_MACPMTCSR)以太网MAC中断状态寄存器(ETH_MACSR)以太网MAC中断屏蔽寄存器(ETH_MAIMR)以太网MAC地址0高寄存器(ETH_MACA0HR)以太网MAC地址0低寄存器(ETH_MACA0LR)以太网MAC地址1高寄存器(ETH_MACA1HR)以太网MAC地址1低寄存器(ETH_MACA1LR)以太网MAC地址2高寄存器(ETH_MACA2HR)以太网MAC地址2低寄存器(ETH_MACA2LR)以太网MAC地址3高寄存器(ETH_MACA3HR)以太网MAC地址3低寄存器(ETH_MACA3LR)MMC寄存器以太网MMC控制寄存器(ETH_MMCCR)以太网MMC接收中断寄存器(ETH_MMCRIR)以太网MMC发送中断寄存器(ETH_MMCTIR)以太网MMC接收中断屏蔽寄存器(ETH_MMCRIMR)以太网MMC发送中断屏蔽寄存器(ETH_MMCTIMR)以太网MMC1次冲突后发送”好”帧的计数器寄存器(ETH_MMCTGFSCCR)以太网MMC1次以上冲突后发送”好”帧的计数器寄存器(ETH_MMCTGFMSCCR)以太网MMC发送”好”帧的计数器寄存器(ETH_MMCTGFCR)以太网MMC CRC错误接收帧计数器寄存器(ETH_ MMCRFCECR)以太网MMC对齐错误接收帧计数器寄存器(ETH_ MMCRFAECR)以太网MMC接收帧”好”单播帧计数器寄存器(ETH_ MMCRGUFCR)27.8.3。
stm32f103中文手册概述72 MHz的最大主频,1.25 DMIPS/MHz的性能64 KB到512 KB的闪存,20 KB到64 KB的SRAM7个通道的DMA控制器2个12位模数转换器(ADC),每一个ADC最多16个通道2个数字摹拟转换器(DAC)3个高级控制定时器,4个通用定时器,2个基本定时器,1个系统定时器1个USB全速设备接口2个CAN总线接口3个I2C总线接口5个USART接口,其中3个支持同步通信2个SPI总线接口1个SDIO接口51到112个GPIO引脚,支持中断和唤醒功能7到12位的LCD驱动器(仅STM32F103x8和STM32F103xB)多种低功耗模式,包括停机、待机、睡眠和住手模式多种时钟源和时钟安全系统多种复位源和复位管理系统多种保护机制,包括闪存写保护、调试访问保护、电源电压检测等引脚分配stm32f103有多种封装形式,包括LQFP64、LQFP100、LQFP144、BG A100、BGA144等。
不同封装形式的引脚分配如下图所示:![引脚分配图]存储器映射stm32f103的存储器空间为4GB,分为两部份:代码区和系统区。
代码区占用前2GB,用于存放程序代码和数据。
系统区占用后2GB,用于存放外设寄存器和系统服务。
存储器映射如下表所示:---地址范围 ---描述 ---------------0x0000 0000 0x1FFF FFFF ---代码区 -------0x2000 0000 0x2000 FFFF ---SRAM -------0x4000 0000 0x4002 3FFF ---外设寄存器 -------0x4200 0000 0x43FF FFFF ---外设位带区 -------0xE000 0000 0xE00F FFFF ---Cortex-M3系统服务 ----外设介绍ADCstm32f103有两个12位ADC,每一个ADC最多可以配置16个输入通道。
STM32f103寄存器配置串口通信主程序接收数据,上位机串口发送的数据已回车键结束,单片机接之后将所有数据发回。
#include "stm32f10x_lib.h" #include "sys.h"//#include "ioshezhi_jb.h" // 串口接受数据临时存储 // 接受完成标志 // 数据长度// 数据存储表 ,限制长度为 200 字节// 通信数据操作 for 循环控制 unsigned long i=0;int main(){Stm32_Clock_Init(); //io_init();//PA9、PA10IO 设置清零//P9 推挽输出, max50MHZ ; P10 上拉输入 RCC->APB2RSTR|=0x4000; RCC->APB2RSTR&=0xbfff; // 主频 72M 时,波特率为 9600 D 5// 主频 36M 时,波特率为 9600 // 主频 36M 时,波特率为 115200 //串口开,发送长度 8字节,无校验,发送开,接收开;//串口开,发送长度 9字节,偶校验,发送开,接收开; //( 有效数据还是 8 位长度 )D 6while (1){// shuru_init();// 计算输入口的值if(0x0020==((USART1->SR)&0x0020)) //如果接受到了一个字节的数据D 7{ res=USART1->DR; //读取串口寄存器数据并存在临时位置res D 8if(res!=0x0a){shubiao[len]=res;len++;} // 如果该数据不是回车符的最后一个//字节0x0a,则存入数表unsigned char res; unsigned char enddd=0; unsigned int len=0; unsigned charshubiao[200]; unsigned // 系统时钟设置//io 时钟以及输入输出选项设置RCC->APB2ENR|=0x4000; RCC->APB2ENR|=0x0004;//开启USART1时钟;① //开启GPIOA 口时钟;③ GPIOA->CRH&=0xfffff00f; GPIOA->CRH|=0x000008b0; //串口复位CD//串口停止复位 ④// USART1->BRR=0x1d4c;USART1->BRR=0x0ea6; // USART1->BRR=0x0139; // USART1->CR1|=0x200c;USART1->CR1|=0x340c;else{if(shubiao[le n-1]==0x0d){e nddd=1;le n--;};}; }; //如果是0x0a ,则判断前一个字符是不是 OxOd,(回车符ASCII 码为OxOaOd)//是的话则标记接受完成标志eddd 并删掉已接受到的前一个字节的数据};}寄存器注释:①、⑵ 时钟使能寄存器RCC->APB2ENR 参考不完全手册 P108页面需要开启的PORTA 和USART1的时钟使能位,分别在bit2和bit14,只要将这两位置 1就可以使能 PORTA 和USART1的时钟了。
CRC寄存器(一种算法,用以确认发送过程中是否出错)数据寄存器:CRC_DR可读写,复位值:0xFFFF FFFF;独立数据寄存器:CRC_IDR临时存放任何8位数据;控制寄存器:CRC_CR只零位可用,用于复位CRC,对其写1复位,由硬件清零;PWR电源控制(控制和管理电源)电源控制寄存器:PWR_CR控制选择系统的电源电源控制/状态寄存器:PWR_CSR睡眠或待机模式电源控制BKP备份寄存器(用以控制和管理备份数据)备份数据寄存器x:BKP_DRx (x = 1 … 10) 10个16位数据寄存器用以存储用户数据RTC时钟校准寄存器:BKP_RTCCR控制实时时钟的运行备份控制寄存器:BKP_CR控制选择清除备份数据的类型备份控制/状态寄存器:BKP_CSR对侵入事件的控制RCC寄存器(时钟的选择、复位、分频)时钟控制寄存器(RCC_CR)各时钟状态显示时钟配置寄存器(RCC_CFGR)时钟分频时钟中断寄存器(RCC_CIR)控制就绪中断使能与否APB2外设复位寄存器(RCC_APB2RSTR) APB1外设复位寄存器(RCC_APB1RSTR) 复位APB各功能寄存器AHB外设时钟使能寄存器(RCC_AHBENR) AHB时钟使能控制APB2外设时钟使能寄存器(RCC_APB2ENR) APB1外设时钟使能寄存器(RCC_APB1ENR) APB1时钟使能控制备份域控制寄存器(RCC_BDCR)备份域时钟控制控制/状态寄存器(RCC_CSR)复位标志寄存器AHB外设时钟复位寄存器(RCC_AHBRSTR) 复位以太网MAC模块时钟配置寄存器2(RCC_CFGR2)时钟选择与分频GPIO寄存器(设置端口的功能)端口配置低寄存器(GPIOx_CRL) (x=A..E)端口配置高寄存器(GPIOx_CRH) (x=A..E)端口输入数据寄存器(GPIOx_IDR) (x=A..E)只读数据,读出IO口的状态端口输出数据寄存器(GPIOx_ODR) (x=A..E) 可读可写端口位设置/清除寄存器(GPIOx_BSRR) (x=A..E)端口位清除寄存器(GPIOx_BRR) (x=A..E)将某一端口清零端口配置锁定寄存器(GPIOx_LCKR) (x=A..E) 用于保护端口配值AFIO寄存器(将端口重映射到其它端口用以端口的第二功能)事件控制寄存器(AFIO_EVCR)选择时间输出端口与引脚复用重映射和调试I/O配置寄存器(AFIO_MAPR) 各寄存器功能引脚重映射选择外部中断配置寄存器1(AFIO_EXTICR1)外部中断配置寄存器2(AFIO_EXTICR2)外部中断配置寄存器3(AFIO_EXTICR3) 外部中断配置寄存器4(AFIO_EXTICR4) 外部中断引脚重映射选择EXTI 寄存器(外部中断控制器)中断屏蔽寄存器(EXTI_IMR)用于屏蔽或开放某一引脚的中断请求事件屏蔽寄存器(EXTI_EMR)用于屏蔽或开放某一引脚的事件上升沿触发选择寄存器(EXTI_RTSR) 禁止或允许某一引脚的上升沿触发下降沿触发选择寄存器(EXTI_FTSR) 禁止或允许某一引脚的下降沿触发软件中断事件寄存器(EXTI_SWIER) 控制某引脚的软件中断挂起寄存器(EXTI_PR)显示某线的引脚有无触发请求DMA寄存器(脱离cpu的传输模式)DMA中断状态寄存器(DMA_ISR)中断情况标志器DMA中断标志清除寄存器(DMA_IFCR) 手动清除标志位DMA通道x配置寄存器(DMA_CCRx)(x = 1…7)传输控制寄存器DMA通道x传输数量寄存器(DMA_CNDTRx)(x = 1…7)数据传输剩余数量存储器DMA通道x外设地址寄存器(DMA_CPARx)(x = 1…7)设置数据传输外设源或目标地址DMA通道x存储器地址寄存器(DMA_CMARx)(x = 1…7)设置存储器地址ADC寄存器(模数转换器)ADC状态寄存器(ADC_SR)AD转换标志寄存器ADC控制寄存器1(ADC_CR1)ADC控制寄存器2(ADC_CR2)设置AD转换的各种功能ADC采样时间寄存器1(ADC_SMPR1)ADC采样时间寄存器2(ADC_SMPR2)某通道选择固定的采样时间ADC注入通道数据偏移寄存器x (ADC_JOFRx)(x=1..4) 设置数据偏移量ADC看门狗高阀值寄存器(ADC_HTR)设置模拟看门狗的阀值高限ADC看门狗低阀值寄存器(ADC_LRT)设置模拟看门狗的阀值低限ADC规则序列寄存器1(ADC_SQR1)ADC规则序列寄存器2(ADC_SQR2)ADC规则序列寄存器3(ADC_SQR3)设置ADC顺序ADC注入序列寄存器(ADC_JSQR)ADC 注入数据寄存器x (ADC_JDRx) (x= 1..4)ADC数据结果寄存器ADC规则数据寄存器(ADC_DR)DAC寄存器(数模转换器)DAC控制寄存器(DAC_CR)DAC软件触发寄存器(DAC_SWTRIGR)DAC通道1的12位右对齐数据保持寄存器(DAC_DHR12R1) DAC通道1的12位左对齐数据保持寄存器(DAC_DHR12L1) DAC通道1的8位右对齐数据保持寄存器(DAC_DHR8R1) DAC通道2的12位右对齐数据保持寄存器(DAC_DHR12R2) DAC通道2的12位左对齐数据保持寄存器(DAC_DHR12L2) DAC通道2的8位右对齐数据保持寄存器(DAC_DHR8R2)双DAC的12位右对齐数据保持寄存器(DAC_DHR12RD)双DAC的12位左对齐数据保持寄存器(DAC_DHR12LD)双DAC的8位右对齐数据保持寄存器(DAC_DHR8RD) DAC通道1数据输出寄存器(DAC_DOR1)DAC通道2数据输出寄存器(DAC_DOR2)TIM1和TIM8寄存器(高级的定时计数寄存器)TIM1和TIM8控制寄存器1(TIMx_CR1)TIM1和TIM8控制寄存器2(TIMx_CR2)TIM1和TIM8从模式控制寄存器(TIMx_SMCR)TIM1和TIM8 DMA/中断使能寄存器(TIMx_DIER) TIM1和TIM8状态寄存器(TIMx_SR)TIM1和TIM8事件产生寄存器(TIMx_EGR)TIM1和TIM8捕获/比较模式寄存器1(TIMx_CCMR1) TIM1和TIM8捕获/比较模式寄存器2(TIMx_CCMR2) TIM1和TIM8捕获/比较使能寄存器(TIMx_CCER) TIM1和TIM8计数器(TIMx_CNT)TIM1和TIM8预分频器(TIMx_PSC)TIM1和TIM8自动重装载寄存器(TIMx_ARR)TIM1和TIM8重复计数寄存器(TIMx_RCR)TIM1和TIM8捕获/比较寄存器1(TIMx_CCR1)TIM1和TIM8捕获/比较寄存器2(TIMx_CCR2)TIM1和TIM8捕获/比较寄存器3(TIMx_CCR3)TIM1和TIM8捕获/比较寄存器(TIMx_CCR4)TIM1和TIM8刹车和死区寄存器(TIMx_BDTR)TIM1和TIM8 DMA控制寄存器(TIMx_DCR)TIM1和TIM8连续模式的DMA地址(TIMx_DMAR)TIMx寄存器(控制定时器)控制寄存器1(TIMx_CR1)控制寄存器2(TIMx_CR2)从模式控制寄存器(TIMx_SMCR)DMA/中断使能寄存器(TIMx_DIER)状态寄存器(TIMx_SR)事件产生寄存器(TIMx_EGR)捕获/比较模式寄存器1(TIMx_CCMR1)捕获/比较模式寄存器2(TIMx_CCMR2)捕获/比较使能寄存器(TIMx_CCER)计数器(TIMx_CNT)预分频器(TIMx_PSC)自动重装载寄存器(TIMx_ARR)捕获/比较寄存器1(TIMx_CCR1)捕获/比较寄存器2(TIMx_CCR2)捕获/比较寄存器3(TIMx_CCR3)捕获/比较寄存器4(TIMx_CCR4)DMA控制寄存器(TIMx_DCR)连续模式的DMA地址(TIMx_DMAR)TIM6和TIM7寄存器(基本定时计数器)TIM6和TIM7控制寄存器1(TIMx_CR1)TIM6和TIM7控制寄存器2(TIMx_CR2)TIM6和TIM7 DMA/中断使能寄存器(TIMx_DIER)TIM6和TIM7状态寄存器(TIMx_SR)TIM6和TIM7事件产生寄存器(TIMx_EGR)TIM6和TIM7计数器(TIMx_CNT)TIM6和TIM7预分频器(TIMx_PSC)TIM6和TIM7自动重装载寄存器(TIMx_ARR)RTC寄存器(实时时钟)RTC控制寄存器高位(RTC_CRH)RTC控制寄存器低位(RTC_CRL)16.4.3 RTC预分频装载寄存器(RTC_PRLH/RTC_PRLL) 16.4.4 RTC预分频器余数寄存器(RTC_DIVH / RTC_DIVL)RTC计数器寄存器(RTC_CNTH / RTC_CNTL) 16.4.6 RTC闹钟寄存器(RTC_ALRH/RTC_ALRL)IWDG寄存器(独立看门狗,用以监督系统硬件的正常运行)键寄存器(IWDG_KR)预分频寄存器(IWDG_PR)重装载寄存器(IWDG_RLR)状态寄存器(IWDG_SR)窗口看门狗(WWDG)寄存器(用以监督软件的正常运行)控制寄存器(WWDG_CR)配置寄存器(WWDG_CFR)状态寄存器(WWDG_SR)FSMC寄存器(可变静态存储控制器)NOR闪存和PSRAM控制器寄存器SRAM/NOR闪存片选控制寄存器1…4 (FSMC_BCR1…4)SRAM/NOR闪存片选时序寄存器1…4 (FSMC_BTR1…4) SRAM/NOR闪存写时序寄存器1…4 (FSMC_BWTR1…4)NAND闪存和PC卡控制器寄存器PC卡/NAND闪存控制寄存器2..4 (FSMC_PCR2..4) FIFO状态和中断寄存器2..4 (FSMC_SR2..4)通用存储空间时序寄存器 2..4 (FSMC_PMEM2..4)属性存储空间时序寄存器 2..4 (FSMC_PATT2..4)I/O空间时序寄存器4 (FSMC_PIO4)ECC结果寄存器2/3 (FSMC_ECCR2/3)SDIO寄存器(数据传输控制器)SDIO电源控制寄存器(SDIO_POWER) SDIO时钟控制寄存器(SDIO_CLKCR) SDIO参数寄存器(SDIO_ARG)SDIO命令寄存器(SDIO_CMD)SDIO命令响应寄存器(SDIO_RESPCMD) SDIO响应1..4寄存器(SDIO_RESPx) SDIO数据定时器寄存器(SDIO_DTIMER) SDIO数据长度寄存器(SDIO_DLEN)SDIO数据控制寄存器(SDIO_DCTRL SDIO数据计数器寄存器(SDIO_DCOUNT) SDIO状态寄存器(SDIO_STA)SDIO清除中断寄存器(SDIO_ICR)SDIO中断屏蔽寄存器(SDIO_MASK)SDIO FIFO计数器寄存器(SDIO_FIFOCNT) SDIO数据FIFO寄存器(SDIO_FIFO)USB寄存器(usb传输控制器)通用寄存器USB控制寄存器(USB_CNTR)USB中断状态寄存器(USB_ISTR)USB帧编号寄存器(USB_FNR)USB设备地址寄存器(USB_DADDR)USB分组缓冲区描述表地址寄存器(USB_BTABLE)端点寄存器USB 端点n寄存器(USB_EPnR), n=[0..7]缓冲区寄存器发送缓冲区地址寄存器n(USB_ADDRn_TX)发送数据字节数寄存器n(USB_COUNTn_TX)接收缓冲区地址寄存器n(USB_ADDRn_RX)接收数据字节数寄存器n(USB_COUNTn_RX)CAN 寄存器(邮箱控制寄存器)CAN控制和状态寄存器CAN主控制寄存器(CAN_MCR)CAN主状态寄存器(CAN_MSR)CAN发送状态寄存器(CAN_TSR)CAN接收FIFO 0寄存器(CAN_RF0R)CAN接收FIFO 1寄存器(CAN_RF1R)CAN中断使能寄存器(CAN_IER)CAN错误状态寄存器(CAN_ESR)CAN位时序寄存器(CAN_BTR)CAN邮箱寄存器发送邮箱标识符寄存器(CAN_TIxR) (x=0..2)发送邮箱数据长度和时间戳寄存器(CAN_TDTxR) (x=0..2)发送邮箱低字节数据寄存器(CAN_TDLxR) (x=0..2)发送邮箱高字节数据寄存器(CAN_TDHxR) (x=0..2)接收FIFO邮箱标识符寄存器(CAN_RIxR) (x=0..1)接收FIFO邮箱数据长度和时间戳寄存器(CAN_RDTxR) (x=0..1)接收FIFO邮箱低字节数据寄存器(CAN_RDLxR) (x=0..1)接收FIFO邮箱高字节数据寄存器(CAN_RDHxR) (x=0..1)CAN过滤器寄存器CAN 过滤器主控寄存器(CAN_FMR)CAN 过滤器模式寄存器(CAN_FM1R)CAN 过滤器位宽寄存器(CAN_FS1R)CAN 过滤器FIFO关联寄存器(CAN_FFA1R)CAN 过滤器激活寄存器(CAN_FA1R)CAN 过滤器组i的寄存器x (CAN_FiRx) (互联产品中i=0..27,其它产品中i=0..13;x=1..2)SPI和I2S寄存器(串行外设接口控制器)SPI控制寄存器1(SPI_CR1)SPI控制寄存器2(SPI_CR2)SPI 状态寄存器(SPI_SR)SPI 数据寄存器(SPI_DR)SPI CRC多项式寄存器(SPI_CRCPR)SPI Rx CRC寄存器(SPI_RXCRCR)SPI Tx CRC寄存器(SPI_TXCRCR)SPI_I2S配置寄存器(SPI_I2S_CFGR)SPI_I2S预分频寄存器(SPI_I2SPR)I2C寄存器(数据传输寄存器)控制寄存器1(I2C_CR1)控制寄存器2(I2C_CR2)自身地址寄存器1(I2C_OAR1)自身地址寄存器2(I2C_OAR2)数据寄存器(I2C_DR)状态寄存器1(I2C_SR1)状态寄存器2 (I2C_SR2)时钟控制寄存器(I2C_CCR)TRISE寄存器(I2C_TRISE)USART寄存器(通用同步异步收发器)状态寄存器(USART_SR)数据寄存器(USART_DR)波特比率寄存器(USART_BRR)控制寄存器1(USART_CR1)控制寄存器2(USART_CR2)控制寄存器3(USART_CR3)保护时间和预分频寄存器(USART_GTPR)OTG_FS控制和状态寄存器(数据传输控制器)OTG_FS全局寄存器OTG_FS控制和状态寄存器(OTG_FS_GOTGCTL)OTG_FS中断寄存器(OTG_FS_GOTGINT)OTG_FS AHB配置寄存器(OTG_FS_GAHBCFG)OTG_FS_USB配置寄存器(OTG_FS_GUSBCFG)OTG_FS复位寄存器(OTG_FS_GRSTCTL)OTG_FS控制器中断寄存器(OTG_FS_GINTSTS)OTG_FS中断屏蔽寄存器(OTG_FS_GINTMSK)OTG_FS接收状态调试读/OTG状态读和POP寄存器(OTG_FS_GRXSTSR / OTG_FS_GRXSTSP)OTG_FS接收FIFO长度寄存器(OTG_FS_GRXFSIZ)OTG_FS非周期性TX FIFO长度寄存器(OTG_FS_GNPTXFSIZ)OTG_FS非周期性TX FIFO/请求队列状态寄存器(OTG_FS_GNPTXSTS)OTG_FS通用控制器配置寄存器(OTG_FS_GCCFG)OTG_FS控制器ID寄存器(OTG_FS_CID)OTG_FS主机周期性发送FIFO长度寄存器(OTG_FS_HPTXFSIZ)OTG_FS设备IN端点发送FIFO长度寄存器(OTG_FS_DIEPTXFx)(其中x是FIFO的编号,x=1…4)主机模式下的寄存器OTG_FS主机模式配置寄存器(OTG_FS_HCFG)OTG_FS主机帧间隔寄存器(OTG_FS_HFIR)OTG_FS主机帧号/帧时间剩余寄存器(OTG_FS_HFNUM)OTG_FS主机周期性发送FIFO/请求队列寄存器(OTG_FS_HPTXSTS)OTG_FS主机所有通道中断寄存器(OTG_FS_HAINT)OTG_FS主机所有通道中断屏蔽寄存器(OTG_FS_HAINTMSK)OTG_FS主机端口控制和状态寄存器(OTG_FS_HPRT)OTG_FS主机通道x特性寄存器(OTG_FS_HCCHARx)(此处x代码通道号,x = 0...7)OTG_FS主机通道x中断寄存器(OTG_FS_HCINTx)(其中x代表通道号,x=0...7,)OTG_FS主机通道x中断屏蔽寄存器(OTG_FS_HCINTMSKx)(其中x为通道号,x=0...7) OTG_FS主机通道x传输长度寄存器(OTG_FS_HCTSIZx)(其中x为通道号,x=0...7)设备模式下的寄存器OTG_FS设备配置寄存器(OTG_FS_DCFG)OTG_FS设备控制寄存器(OTG_FS_DCTL)OTG_FS设备状态寄存器(OTG_FS_DSTS)OTG_FS设备IN端点通用中断屏蔽寄存器(OTG_FS_DIEPMSK)OTG_FS设备OUT端点通用中断屏蔽寄存器(OTG_FS_DOEPMSK)OTG_FS设备所有端点中断寄存器(OTG_FS_DAINT)OTG_FS所有端点中断屏蔽寄存器(OTG_FS_DAINTMSK)OTG_FS设备V BUS放电时间寄存器(OTG_FS_DVBUSDIS)OTG_FS设备V BUS脉冲时间寄存器(OTG_FS_DVBUSPULSE)OTG_FS设备IN端点FIFO空中断屏蔽寄存器(OTG_FS_DIEPEMPMSK)OTG_FS设备控制IN端点0控制寄存器(OTG_FS_DIEPCTL0)OTG设备端点x控制寄存器(OTG_FS_DIEPCTLx)(其中x为端点号,x=1…3)OTG_FS设备控制OUT端点0控制寄存器(OTG_FS_DOEPCTL0)OTG_FS设备OUT端点x控制寄存器(OTG_FS_DOEPCTLx)(其中x为端点号,x=1…3) OTG_FS设备端点x中断寄存器(OTG_FS_DIEPINTx)(其中x为端点号,x=0…3)OTG_FS设备端点x中断寄存器(OTG_FS_DOEPINTx)(其中x为端点号,x=0…3)OTG_FS设备IN端点0传输长度寄存器(OTG_FS_DIEPTSIZ0)OTG_FS设备OUT端点0传输长度寄存器(OTG_FS_DOEPTSIZ0)OTG_FS设备端点x传输长度寄存器(OTG_FS_DIEPTSIZx)(其中x为端点号,x=1…3) OTG_FS设备IN端点传输FIFO状态寄存器(OTG-FS_DTXFSTSx)(其中x为端点号,x=0…3)OTG_FS设备端点x传输长度寄存器(OTG_FS_DOEPTSIZx)(其中x为端点号,x=1…3) OTG_FS电源和时钟门控寄存器(OTG_FS_PCGCCTL)以太网寄存器(通信传输控制器)MAC寄存器以太网MAC设置寄存器(ETH_MACCR)以太网MAC帧过滤器寄存器(ETH_MACFFR)以太网MAC Hash列表高寄存器(ETH_MACHTHR)以太网MAC Hash列表低寄存器(ETH_MACHTLR)以太网MAC MII地址寄存器(ETH_MACMIIAR)以太网MAC MII数据寄存器(ETH_MACMIIDR)以太网MAC流控寄存器(ETH_MACFCR)以太网MAC VLAN标签寄存器(ETH_MACVLANTR)以太网MAC远程唤醒帧过滤器寄存器(ETH_MACRWUFFR)以太网MAC PMT控制和状态寄存器(ETH_MACPMTCSR)以太网MAC中断状态寄存器(ETH_MACSR)以太网MAC中断屏蔽寄存器(ETH_MAIMR)以太网MAC地址0高寄存器(ETH_MACA0HR)以太网MAC地址0低寄存器(ETH_MACA0LR)以太网MAC地址1高寄存器(ETH_MACA1HR)以太网MAC地址1低寄存器(ETH_MACA1LR)以太网MAC地址2高寄存器(ETH_MACA2HR)以太网MAC地址2低寄存器(ETH_MACA2LR)以太网MAC地址3高寄存器(ETH_MACA3HR)以太网MAC地址3低寄存器(ETH_MACA3LR)MMC寄存器以太网MMC控制寄存器(ETH_MMCCR)以太网MMC接收中断寄存器(ETH_MMCRIR)以太网MMC发送中断寄存器(ETH_MMCTIR)以太网MMC接收中断屏蔽寄存器(ETH_MMCRIMR)以太网MMC发送中断屏蔽寄存器(ETH_MMCTIMR)以太网MMC1次冲突后发送”好”帧的计数器寄存器(ETH_MMCTGFSCCR)以太网MMC1次以上冲突后发送”好”帧的计数器寄存器(ETH_MMCTGFMSCCR)以太网MMC发送”好”帧的计数器寄存器(ETH_MMCTGFCR)以太网MMC CRC错误接收帧计数器寄存器(ETH_ MMCRFCECR)以太网MMC对齐错误接收帧计数器寄存器(ETH_ MMCRFAECR)以太网MMC接收帧”好”单播帧计数器寄存器(ETH_ MMCRGUFCR)27.8. 3。
STM32F10xxx参考手册参考手册小,中和大容量的STM32F101xx, STM32F102xx和STM32F103xxARM内核32位高性能微控制器导言本参考手册针对应用开发,提供关于如何使用小容量、中容量和大容量的STM32F101xx、STM32F102xx或者STM32F103xx微控制器的存储器和外设的详细信息。
在本参考手册中STM32F101xx、STM32F102xx和STM32F103xx被统称为STM32F10xxx。
STM32F10xxx系列拥有不同的存储器容量,封装和外设配置。
关于订货编号、电气和物理性能参数,请参考STM32F101xx、STM32F102xx和STM32F103xx 的数据手册。
关于芯片内部闪存的编程,擦除和保护操作,请参考STM32F10xxx闪存编程手册。
关于ARM Cortex™-M3内核的具体信息,请参考Cortex™-M3技术参考手册。
相关文档● Cortex™-M3技术参考手册,可按下述链接下载:/help/topic/com.arm.doc.ddi0337e/DDI0337E_cortex_m3_r1p1_trm.pdf下述文档可在ST网站下载(/mcu/):● STM32F101xx、STM32F102xx和STM32F103xx的数据手册。
● STM32F10xxx闪存编程手册。
* 感谢南京万利提供原始翻译文档目录1文中的缩写 161.1寄存器描述表中使用的缩写列表 161.2术语表161.3可用的外设16 2存储器和总线构架 172.1系统构架172.2存储器组织182.3存储器映像192.3.1嵌入式SRAM 202.3.2位段202.3.3嵌入式闪存 212.4启动配置23 3CRC计算单元(CRC) 253.1CRC简介253.2CRC主要特性253.3CRC功能描述253.4CRC寄存器263.4.1数据寄存器(CRC_DR) 263.4.2独立数据寄存器(CRC_IDR) 263.4.3控制寄存器(CRC_CR) 273.4.4CRC寄存器映像 27 4电源控制(PWR) 284.1电源284.1.1独立的A/D转换器供电和参考电压 284.1.2电池备份区域 294.1.3电压调节器 294.2电源管理器294.2.1上电复位(POR)和掉电复位(PDR) 294.2.2可编程电压监测器(PVD) 304.3低功耗模式304.3.1降低系统时钟 314.3.2外部时钟的控制 314.3.3睡眠模式 314.3.4停止模式 324.3.5待机模式 334.3.6低功耗模式下的自动唤醒(AWU) 344.4电源控制寄存器 354.4.1电源控制寄存器(PWR_CR) 354.4.2电源控制/状态寄存器 364.4.3PWR寄存器地址映像 37 5备份寄存器(BKP) 385.1BKP简介385.2BKP特性385.3BKP功能描述385.3.1侵入检测 385.3.2RTC校准 395.4BKP寄存器描述 395.4.1备份数据寄存器x(BKP_DRx) (x = 1 … 10) 395.4.2RTC时钟校准寄存器(BKP_RTCCR) 395.4.3备份控制寄存器(BKP_CR) 405.4.4备份控制/状态寄存器(BKP_CSR) 405.4.5BKP寄存器映像 42 6复位和时钟控制(RCC) 456.1复位456.1.1系统复位 456.1.2电源复位 456.1.3备份域复位 466.2时钟466.2.1HSE时钟 486.2.2HSI时钟 486.2.3PLL 496.2.4LSE时钟 496.2.5LSI时钟496.2.6系统时钟(SYSCLK)选择 506.2.7时钟安全系统(CSS) 506.2.8RTC时钟 506.2.9看门狗时钟 506.2.10时钟输出 506.3RCC寄存器描述 516.3.1时钟控制寄存器(RCC_CR) 516.3.2时钟配置寄存器(RCC_CFGR) 526.3.3时钟中断寄存器 (RCC_CIR) 546.3.4APB2外设复位寄存器 (RCC_APB2RSTR) 566.3.5APB1外设复位寄存器 (RCC_APB1RSTR) 586.3.6AHB外设时钟使能寄存器 (RCC_AHBENR) 606.3.7APB2外设时钟使能寄存器(RCC_APB2ENR) 616.3.8APB1外设时钟使能寄存器(RCC_APB1ENR) 626.3.9备份域控制寄存器 (RCC_BDCR) 656.3.10控制/状态寄存器 (RCC_CSR) 666.3.11RCC寄存器地址映像 68 7通用和复用功能I/O(GPIO和AFIO) 697.1GPIO功能描述697.1.1通用I/O(GPIO) 707.1.2单独的位设置或位清除 717.1.3外部中断/唤醒线 717.1.4复用功能(AF) 717.1.5软件重新映射I/O复用功能 717.1.6GPIO锁定机制 717.1.7输入配置 717.1.8输出配置 727.1.9复用功能配置 737.1.10模拟输入配置 737.2GPIO寄存器描述 757.2.1端口配置低寄存器(GPIOx_CRL) (x=A..E) 757.2.2端口配置高寄存器(GPIOx_CRH) (x=A..E) 757.2.3端口输入数据寄存器(GPIOx_IDR) (x=A..E) 767.2.4端口输出数据寄存器(GPIOx_ODR) (x=A..E) 767.2.5端口位设置/清除寄存器(GPIOx_BSRR) (x=A..E) 777.2.6端口位清除寄存器(GPIOx_BRR) (x=A..E) 777.2.7端口配置锁定寄存器(GPIOx_LCKR) (x=A..E) 777.3复用功能I/O和调试配置(AFIO) 787.3.1把OSC32_IN/OSC32_OUT作为GPIO 端口PC14/PC15 787.3.2把OSC_IN/OSC_OUT引脚作为GPIO端口PD0/PD1 787.3.3CAN复用功能重映射 797.3.4JTAG/SWD复用功能重映射 797.3.5ADC复用功能重映射 807.3.6定时器复用功能重映射 807.3.7USART复用功能重映射 817.3.8I2C 1 复用功能重映射 827.3.9SPI 1复用功能重映射 827.4AFIO寄存器描述 837.4.1事件控制寄存器(AFIO_EVCR) 837.4.2复用重映射和调试I/O配置寄存器(AFIO_MAPR) 837.4.3外部中断配置寄存器1(AFIO_EXTICR1) 867.4.4外部中断配置寄存器2(AFIO_EXTICR2) 867.4.5外部中断配置寄存器3(AFIO_EXTICR3) 877.4.6外部中断配置寄存器4(AFIO_EXTICR4) 877.5GPIO 和AFIO寄存器地址映象 88 8中断和事件 898.1嵌套向量中断控制器 898.1.1系统嘀嗒(SysTick)校准值寄存器 898.1.2中断和异常向量 898.2外部中断/事件控制器(EXTI) 918.2.1主要特性 918.2.2框图928.2.3唤醒事件管理 928.2.4功能说明 928.2.5外部中断/事件线路映像 948.3EXTI 寄存器描述 958.3.1中断屏蔽寄存器(EXTI_IMR) 958.3.2事件屏蔽寄存器(EXTI_EMR) 958.3.3上升沿触发选择寄存器(EXTI_RTSR) 968.3.4下降沿触发选择寄存器(EXTI_FTSR) 968.3.5软件中断事件寄存器(EXTI_SWIER) 978.3.6挂起寄存器(EXTI_PR) 978.3.7外部中断/事件寄存器映像 98 9DMA 控制器(DMA) 999.1DMA简介999.2DMA主要特性999.3功能描述1009.3.1DMA处理 1009.3.2仲裁器1009.3.3DMA 通道 1019.3.4可编程的数据传输宽度,对齐方式和数据大小端 1029.3.5错误管理 1039.3.6中断1039.3.7DMA请求映像 1049.4DMA寄存器1079.4.1DMA中断状态寄存器(DMA_ISR) 1079.4.2DMA中断标志清除寄存器(DMA_IFCR) 1089.4.3DMA通道x配置寄存器(DMA_CCRx)(x = 1…7) 1089.4.4DMA通道x传输数量寄存器(DMA_CNDTRx)(x = 1…7) 1109.4.5DMA通道x外设地址寄存器(DMA_CPARx)(x = 1…7) 1109.4.6DMA通道x存储器地址寄存器(DMA_CPARx)(x = 1…7) 1109.4.7DMA寄存器映像 111 10模拟/数字转换(ADC) 11310.1ADC介绍11310.2ADC主要特征11310.3ADC功能描述11410.3.1ADC开关控制 11510.3.2ADC时钟 11510.3.3通道选择 11510.3.4单次转换模式 11510.3.5连续转换模式 11610.3.6时序图11610.3.7模拟看门狗 11610.3.8扫描模式 11710.3.9注入通道管理 11710.3.10间断模式 11810.4校准11910.5数据对齐11910.6可编程的通道采样时间 12010.7外部触发转换12010.8DMA请求12110.9双ADC模式12110.9.1同步注入模式 12210.9.2同步规则模式 12310.9.3快速交替模式 12310.9.4慢速交替模式 12410.9.5交替触发模式 12410.9.6独立模式 12510.9.7混合的规则/注入同步模式 12510.9.8混合的同步规则+交替触发模式 12510.9.9混合同步注入+交替模式 12610.10温度传感器12610.11ADC中断12710.12ADC寄存器描述 12810.12.1ADC状态寄存器(ADC_SR) 12810.12.2ADC控制寄存器1(ADC_CR1) 12910.12.3ADC控制寄存器2(ADC_CR2) 13110.12.4ADC采样时间寄存器1(ADC_SMPR1) 13310.12.5ADC采样时间寄存器2(ADC_SMPR2) 13310.12.6ADC注入通道数据偏移寄存器x (ADC_JOFRx)(x=1..4) 13410.12.7ADC看门狗高阀值寄存器(ADC_HTR) 13410.12.8ADC看门狗低阀值寄存器(ADC_LRT) 13410.12.9ADC规则序列寄存器1(ADC_SQR1) 13510.12.10ADC规则序列寄存器2(ADC_SQR2) 13510.12.11ADC规则序列寄存器3(ADC_SQR3) 13610.12.12ADC注入序列寄存器(ADC_JSQR) 13610.12.13ADC 注入数据寄存器x (ADC_JDRx) (x= 1..4) 13710.12.14ADC规则数据寄存器(ADC_DR) 13710.12.15ADC寄存器地址映像 138 11数字/模拟转换(DAC) 14011.1DAC简介14011.2DAC主要特征14011.3DAC功能描述14111.3.1使能DAC通道 14111.3.2使能DAC输出缓存 14111.3.3DAC数据格式 14211.3.4DAC转换 14211.3.5DAC输出电压 14311.3.6选择DAC触发 14311.3.7DMA请求 14411.3.8噪声生成 14411.3.9三角波生成 14511.4双DAC通道转换 14511.4.1无波形生成的独立触发 14511.4.2带相同LFSR生成的独立触发 14611.4.3带不同LFSR生成的独立触发 14611.4.4带相同三角波生成的独立触发 14611.4.5带不同三角波生成的独立触发 14611.4.6同时软件启动 14711.4.7不带波形生成的同时触发 14711.4.8带相同LFSR生成的同时触发 14711.4.9带不同LFSR生成的同时触发 14711.4.10带相同三角波生成的同时触发 14711.4.11带不同三角波生成的同时触发 14811.5DAC寄存器14911.5.1DAC控制寄存器(DAC_CR) 14911.5.2DAC软件触发寄存器(DAC_SWTRIGR) 15111.5.3DAC通道1的12位右对齐数据保持寄存器(DAC_DHR12R1) 15211.5.4DAC通道1的12位左对齐数据保持寄存器(DAC_DHR12L1) 15211.5.5DAC通道1的8位右对齐数据保持寄存器(DAC_DHR8R1) 15211.5.6DAC通道2的12位右对齐数据保持寄存器(DAC_DHR12R2) 15311.5.7DAC通道2的12位左对齐数据保持寄存器(DAC_DHR12L2) 15311.5.8DAC通道2的8位右对齐数据保持寄存器(DAC_DHR8R2) 15311.5.9双DAC的12位右对齐数据保持寄存器(DAC_DHR12RD) 15411.5.10双DAC的12位左对齐数据保持寄存器(DAC_DHR12LD) 15411.5.11双DAC的8位右对齐数据保持寄存器(DAC_DHR8RD) 15411.5.12DAC通道1数据输出寄存器(DAC_DOR1) 15511.5.13DAC通道2数据输出寄存器(DAC_DOR2) 15511.5.14DAC寄存器映像 156 12高级控制定时器(TIM1和TIM8) 15712.1TIM1和TIM8简介 15712.2TIM1和TIM8主要特性 15712.3TIM1和TIM8功能描述 15812.3.1时基单元 15812.3.2计数器模式 16012.3.3重复计数器 16712.3.4时钟选择 16812.3.5捕获/比较通道 17112.3.6输入捕获模式 17312.3.7PWM输入模式 17412.3.8强置输出模式 17412.3.9输出比较模式 17512.3.10PWM模式 17612.3.11互补输出和死区插入 17812.3.12使用刹车功能 17912.3.13在外部事件时清除OCxREF信号 18012.3.14产生六步PWM输出 18112.3.15单脉冲模式 18212.3.16编码器接口模式 18312.3.17定时器输入异或功能 18512.3.18与霍尔传感器的接口 18512.3.19TIMx定时器和外部触发的同步 18712.3.20定时器同步 19012.3.21调试模式 19012.4TIM1和TIM8寄存器描述 19112.4.1控制寄存器1(TIMx_CR1) 19112.4.2控制寄存器2(TIMx_CR2) 19212.4.3从模式控制寄存器(TIMx_SMCR) 19312.4.4DMA/中断使能寄存器(TIMx_DIER) 19512.4.5状态寄存器(TIMx_SR) 19612.4.6事件产生寄存器(TIMx_EGR) 19712.4.7捕获/比较模式寄存器1(TIMx_CCMR1) 19812.4.8捕获/比较模式寄存器2(TIMx_CCMR2) 20012.4.9捕获/比较使能寄存器(TIMx_CCER) 20212.4.10计数器(TIMx_CNT) 20312.4.11预分频器(TIMx_PSC) 20412.4.12自动重装载寄存器(TIMx_ARR) 20412.4.13重复计数寄存器(TIMx_RCR) 20412.4.14捕获/比较寄存器1(TIMx_CCR1) 20512.4.15捕获/比较寄存器2(TIMx_CCR2) 20512.4.16捕获/比较寄存器3(TIMx_CCR3) 20512.4.17捕获/比较寄存器(TIMx_CCR4) 20612.4.18刹车和死区寄存器(TIMx_BDTR) 20612.4.19DMA控制寄存器(TIMx_DCR) 20812.4.20连续模式的DMA地址(TIMx_DMAR) 20812.4.21TIM1和TIM8寄存器图 209 13通用定时器(TIMx) 21113.1TIMx简介21113.2TIMx主要功能21113.3TIMx功能描述21213.3.1时基单元 21213.3.2计数器模式 21313.3.3时钟选择 22113.3.4捕获/比较通道 22313.3.5输入捕获模式 22513.3.6PWM输入模式 22513.3.7强置输出模式 22613.3.8输出比较模式 22613.3.9PWM 模式 22713.3.10单脉冲模式 22913.3.11在外部事件时清除OCxREF信号 23113.3.12编码器接口模式 23113.3.13定时器输入异或功能 23313.3.14定时器和外部触发的同步 23313.3.15定时器同步 23513.3.16调试模式 23913.4TIMx寄存器描述 24013.4.1控制寄存器1(TIMx_CR1) 24013.4.2控制寄存器2(TIMx_CR2) 24113.4.3从模式控制寄存器(TIMx_SMCR) 24213.4.4DMA/中断使能寄存器(TIMx_DIER) 24313.4.5状态寄存器(TIMx_SR) 24413.4.6事件产生寄存器(TIMx_EGR) 24513.4.7捕获/比较模式寄存器1(TIMx_CCMR1) 24613.4.8捕获/比较模式寄存器2(TIMx_CCMR2) 24913.4.9捕获/比较使能寄存器(TIMx_CCER) 25113.4.10计数器(TIMx_CNT) 25213.4.11预分频器(TIMx_PSC) 25213.4.12自动重装载寄存器(TIMx_ARR) 25213.4.13捕获/比较寄存器1(TIMx_CCR1) 25213.4.14捕获/比较寄存器2(TIMx_CCR2) 25313.4.15捕获/比较寄存器3(TIMx_CCR3) 25313.4.16捕获/比较寄存器4(TIMx_CCR4) 25313.4.17DMA控制寄存器(TIMx_DCR) 25413.4.18连续模式的DMA地址(TIMx_DMAR) 25413.4.19TIMx寄存器图 255 14基本定时器(TIM6和TIM7) 25714.1TIM6和TIM7简介 25714.2TIM6和TIM7的主要特性 25714.3TIM6和TIM7的功能 25814.3.1时基单元 25814.3.2计数模式 25914.3.3时钟源26114.3.4调试模式 26214.4TIM6和TIM7寄存器 26214.4.1控制寄存器1(TIMx_CR1) 26214.4.2控制寄存器2(TIMx_CR2) 26314.4.3DMA/中断使能寄存器(TIMx_DIER) 26314.4.4状态寄存器(TIMx_SR) 26414.4.5事件产生寄存器(TIMx_EGR) 26414.4.6计数器(TIMx_CNT) 26414.4.7预分频器(TIMx_PSC) 26514.4.8自动重装载寄存器(TIMx_ARR) 26514.4.9TIM6和TIM7寄存器图 266 15实时时钟(RTC) 26715.1RTC简介26715.2主要特性26715.3功能描述26715.3.1概述26715.3.2复位过程 26815.3.3读RTC寄存器 26815.3.4配置RTC寄存器 26915.3.5RTC标志的设置 26915.4RTC寄存器描述 27015.4.1RTC控制寄存器高位(RTC_CRH) 27015.4.2RTC控制寄存器低位(RTC_CRL) 27015.4.3RTC预分频装载寄存器(RTC_PRLH/RTC_PRLL) 27115.4.4RTC预分频器余数寄存器(RTC_DIVH / RTC_DIVL) 27215.4.5RTC计数器寄存器 (RTC_CNTH / RTC_CNTL) 27215.4.6RTC闹钟寄存器(RTC_ALRH/RTC_ALRL) 27315.4.7RTC寄存器映像 275 16独立看门狗(IWDG) 27616.1简介27616.2IWDG主要性能27616.3IWDG功能描述27616.3.1硬件看门狗 27616.3.2寄存器访问保护 27616.3.3调试模式 27616.4IWDG寄存器描述 27716.4.1键寄存器(IWDG_KR) 27716.4.2预分频寄存器(IWDG_PR) 27816.4.3重装载寄存器(IWDG_RLR) 27816.4.4状态寄存器(IWDG_SR) 27916.4.5IWDG寄存器映像 279 17窗口看门狗(WWDG) 28017.1WWDG简介28017.2WWDG主要特性 28017.3WWDG功能描述 28017.4如何编写看门狗超时程序 28117.5调试模式28217.6寄存器描述28217.6.1控制寄存器(WWDG_CR) 28217.6.2配置寄存器(WWDG_CFR) 28317.6.3状态寄存器(WWDG_SR) 28317.6.4WWDG寄存器映像 284 18灵活的静态存储器控制器(FSMC) 28518.1FSMC功能描述28518.2框图28518.3AHB接口28618.3.1支持的存储器和操作 28618.4外部设备地址映像 28718.4.1NOR和PSRAM地址映像 28818.4.2NAND和PC卡地址映像 28818.5NOR闪存和PSRAM控制器 28918.5.1外部存储器接口信号 29018.5.2支持的存储器及其操作 29118.5.3时序规则 29118.5.4NOR闪存和PSRAM时序图 29118.5.5同步的成组读 30418.5.6NOR闪存和PSRAM控制器寄存器 30818.6NAND闪存和PC卡控制器 31318.6.1外部存储器接口信号 31318.6.2NAND闪存/PC卡支持的存储器及其操作 31418.6.3NAND闪存、ATA和PC卡时序图 31418.6.4NAND闪存操作 31518.6.5NAND闪存预等待功能 31618.6.6NAND闪存的纠错码ECC计算(NAND闪存) 31718.6.7NAND闪存和PC卡控制器寄存器 31718.7FSMC寄存器地址映象 324 19SDIO接口(SDIO) 32519.1SDIO主要功能32519.2SDIO总线拓扑32519.3SDIO功能描述32819.3.1SDIO适配器 32919.3.2SDIO AHB接口 33619.4卡功能描述33619.4.1卡识别模式 33619.4.2卡复位33619.4.3操作电压范围确认 33719.4.4卡识别过程 33719.4.5写数据块 33819.4.6读数据块 33819.4.7数据流操作,数据流写入和数据流读出(只适用于多媒体卡) 33819.4.8擦除:成组擦除和扇区擦除 33919.4.9宽总线选择和解除选择 34019.4.10保护管理 34019.4.11卡状态寄存器 34219.4.12SD状态寄存器 34419.4.13SD I/O模式 34719.4.14命令与响应 34819.5响应格式35019.5.1R1(普通响应命令) 35119.5.2R1b 35119.5.3R2(CID、CSD寄存器) 35119.5.4R3(OCR寄存器) 35119.5.5R4(快速I/O) 35219.5.6R4b 35219.5.7R5(中断请求) 35219.5.8R6(中断请求) 35319.6SDIO I/O卡特定的操作 35319.6.1使用SDIO_D2信号线的SDIO I/O读等待操作 35319.6.2使用停止SDIO_CK的SDIO读等待操作 35319.6.3SDIO暂停/恢复操作 35419.6.4SDIO中断 35419.7CE-ATA特定操作 35419.7.1命令完成指示关闭 35419.7.2命令完成指示使能 35419.7.3CE-ATA中断 35419.7.4中止CMD61 35419.8硬件流控制35419.9SDIO寄存器35519.9.1SDIO电源控制寄存器(SDIO_POWER) 35519.9.2SDIO时钟控制寄存器(SDIO_CLKCR) 35519.9.3SDIO参数寄存器(SDIO_ARG) 35619.9.4SDIO命令寄存器(SDIO_CMD) 35619.9.5SDIO命令响应寄存器(SDIO_RESPCMD) 35719.9.6SDIO响应1..4寄存器(SDIO_RESPx) 35719.9.7SDIO数据定时器寄存器(SDIO_DTIMER) 35819.9.8SDIO数据长度寄存器(SDIO_DLEN) 35819.9.9SDIO数据控制寄存器(SDIO_DCTRL) 35819.9.10SDIO数据计数器寄存器(SDIO_DCOUNT) 36019.9.11SDIO状态寄存器(SDIO_STA) 36019.9.12SDIO清除中断寄存器(SDIO_ICR) 36119.9.13SDIO中断屏蔽寄存器(SDIO_MASK) 36219.9.14SDIO FIFO计数器寄存器(SDIO_FIFOCNT) 36419.9.15SDIO数据FIFO寄存器(SDIO_FIFO) 36419.9.16SDIO寄存器映像 365 20USB全速设备接口(USB) 36620.1USB简介36620.2USB主要特征36620.3USB功能描述36720.3.1USB功能模块描述 36820.4编程中需要考虑的问题 36920.4.1通用USB设备编程 36920.4.2系统复位和上电复位 36920.4.3双缓冲端点 37220.4.4同步传输 37320.4.5挂起/恢复事件 37420.5USB寄存器描述 37520.5.1通用寄存器 37520.5.2端点寄存器 38020.5.3缓冲区描述表 38220.5.4USB寄存器映像 385 21控制器局域网(bxCAN) 38721.1bxCAN简介38721.2bxCAN主要特点 38721.2.1总体描述 38821.3bxCAN工作模式 38921.3.1初始化模式 39021.3.2正常模式 39021.3.3睡眠模式(低功耗) 39021.3.4测试模式 39021.3.5静默模式 39021.3.6环回模式 39121.3.7环回静默模式 39121.4bxCAN功能描述 39221.4.1发送处理 39221.4.2时间触发通信模式 39321.4.3接收管理 39321.4.4标识符过滤 39521.4.5报文存储 39821.4.6出错管理 39921.4.7位时间特性 40021.5bxCAN中断40221.6CAN 寄存器描述 40321.6.1寄存器访问保护 40321.6.2控制和状态寄存器 40321.6.3邮箱寄存器 41121.6.4CAN过滤器寄存器 41521.6.5bxCAN寄存器列表 419 22串行外设接口(SPI) 42222.1SPI简介42222.2SPI和I2S主要特征 42222.2.1SPI特征42222.2.2I2S功能42322.3SPI功能描述42422.3.1概述42422.3.2SPI从模式 42622.3.3SPI主模式 42722.3.4单工通信 42822.3.5状态标志 42822.3.6CRC计算 42922.3.7利用DMA的SPI通信 42922.3.8错误标志 43022.3.9关闭SPI 43022.3.10SPI中断43022.4I2S功能描述43122.4.1I2S功能描述 43122.4.2支持的音频协议 43222.4.3时钟发生器 43722.4.4I2S主模式 43822.4.5I2S从模式 43922.4.6状态标志位 44022.4.7错误标志位 44122.4.8I2S中断44122.4.9DMA功能 44122.5SPI和I2S寄存器描述 44222.5.1SPI控制寄存器1(SPI_CR1)(I2S模式下不使用) 44222.5.2SPI控制寄存器2(SPI_CR2) 44322.5.3SPI 状态寄存器(SPI_SR) 44422.5.4SPI 数据寄存器(SPI_DR) 44522.5.5SPI CRC多项式寄存器(SPI_CRCPR) 44622.5.6SPI Rx CRC寄存器(SPI_RXCRCR) 44622.5.7SPI Tx CRC寄存器(SPI_TXCRCR) 44622.5.8SPI_I2S配置寄存器(SPI_I2S_CFGR) 44722.5.9SPI_I2S预分频寄存器(SPI_I2SPR) 44822.5.10SPI 寄存器地址映象 449 23I2C接口45023.1I2C简介45023.2I2C主要特点45023.3I2C功能描述45123.3.1模式选择 45123.3.2I2C从模式 45223.3.3I2C主模式 45423.3.4错误条件 45623.3.5SDA/SCL线控制 45723.3.6SMBus 45723.3.7DMA请求 45923.3.8包错误校验(PEC) 46023.4I2C中断请求46123.5I2C调试模式46223.6I2C寄存器描述46223.6.1控制寄存器1(I2C_CR1) 46223.6.2控制寄存器2(I2C_CR2) 46423.6.3自身地址寄存器1(I2C_OAR1) 46523.6.4自身地址寄存器2(I2C_OAR2) 46523.6.5数据寄存器(I2C_DR) 46523.6.6状态寄存器1(I2C_SR1) 46623.6.7状态寄存器2 (I2C_SR2) 46823.6.8时钟控制寄存器(I2C_CCR) 46923.6.9TRISE寄存器(I2C_TRISE) 47023.6.10I2C寄存器地址映象 471 24通用同步异步收发器(USART) 47224.1USART介绍47224.2USART主要特性 47224.3USART功能概述 47324.3.1USART 特性描述 47424.3.2发送器47524.3.3接收器47724.3.4分数波特率的产生 48024.3.5多处理器通信 48124.3.6校验控制 48224.3.7LIN(局域互联网)模式 48324.3.8USART 同步模式 48524.3.9单线半双工通信 48724.3.10智能卡48724.3.11IrDA SIR ENDEC 功能块 48824.3.12利用DMA连续通信 49024.3.13硬件流控制 49124.4USART中断请求 49224.5USART模式配置 49324.6USART寄存器描述 49424.6.1状态寄存器(USART_SR) 49424.6.2数据寄存器(USART_DR) 49524.6.3波特比率寄存器(USART_BRR) 49624.6.4控制寄存器1(USART_CR1) 49624.6.5控制寄存器2(USART_CR2) 49824.6.6控制寄存器3(USART_CR3) 49924.6.7保护时间和预分频寄存器(USART_GTPR) 50124.6.8USART寄存器地址映象 502 25器件电子签名 50325.1存储器容量寄存器 50325.1.1闪存容量寄存器 50325.2产品唯一身份标识寄存器(96位) 503 26调试支持(DBG) 50526.1概况50526.2ARM参考文献50626.3SWJ调试端口(serial wire and JTAG) 50626.3.1JTAG-DP和SW-DP切换的机制 50726.4引脚分布和调试端口脚 50726.4.1SWJ调试端口脚 50726.4.2灵活的SWJ-DP脚分配 50726.4.3JTAG脚上的内部上拉和下拉 50826.4.4利用串行接口并释放不用的调试脚作为普通I/O口 50826.5STM32F10xxx JTAG TAP 连接 50926.6ID 代码和锁定机制 50926.6.1微控制器设备ID编码 50926.6.2边界扫描TAP 51026.6.3Cortex-M3 TAP 51026.6.4Cortex-M3 JEDEC-106 ID代码 51126.7JTAG调试端口51126.8SW调试端口51226.8.1SW协议介绍 51226.8.2SW协议序列 51226.8.3SW-DP状态机(Reset, idle states, ID code) 51326.8.4DP和AP读/写访问 51326.8.5SW-DP寄存器 51326.8.6SW-AP寄存器 514 26.9对于JTAG-DP或SWDP都有效的AHB-AP (AHB 访问端口) 514 26.10内核调试515 26.11调试器主机在系统复位下的连接能力 515 26.12FPB (Flash patch breakpoint) 515 26.13DWT(data watchpoint trigger) 516 26.14ITM (instrumentation trace macrocell) 51626.14.1概述51626.14.2时间戳包,同步和溢出包 516 26.15MCU调试模块(MCUDBG) 51726.15.1低功耗模式的调试支持 51726.15.2支持定时器、看门狗、bxCAN和I2C的调试 51826.15.3调试MCU配置寄存器 518 26.16TPIU (trace port interface unit) 52026.16.1导言52026.16.2跟踪引脚分配 52026.16.3TPUI格式器 52226.16.4TPUI帧异步包 52226.16.5同步帧包的发送 52226.16.6同步模式 52226.16.7异步模式 52326.16.8TRACECLKIN在STM32F10xxx内部的连接 52326.16.9TPIU寄存器 52326.16.10配置的例子 524 26.17DBG寄存器地址映象 5241 文中的缩写1.1 寄存器描述表中使用的缩写列表在对寄存器的描述中使用了下列缩写:read / write (rw) 软件能读写此位。
313029282726252423222120191817161514131211109876543210DBP PVDE CSBF CWUF PDDS LPDS 313029282726252423222120191817161514131211109876543210EWUP PVDO SBF WUF 151413121110987654321015-0位:备份数据由用户来写数据。
注:BKP——DRx寄存器不会被系统复位,电源复位,待机唤醒所复位 它可以由备份域复位来复位或(如果入侵检测引脚TAMPER功能被开启时)由浸入引脚事件复位BKP BKP__RTCCR RTCCR((RTC RTC时钟校准寄存器时钟校准寄存器时钟校准寄存器))0位:WUF唤醒标志(该位由硬件设置,并只能由POR/PDR(上电/掉电复位)或设置电源控制寄存器(PWR_CR)的CWUF位清除) 定义:0(没有唤醒事件),1(在WKUP引脚上发生唤醒事件或出现RTC脑中事件) 注:当WKUP引脚已经是高电平时,在(通过设置EWUP位)使能WKUP引脚时,会检测到一个额外事件BKP——DRx BKP——DRx((x =1......101010)()()(备份数据寄存器备份数据寄存器备份数据寄存器)) 注:复位时清除这一位2位:PVDO-PVD输出(当PVD被PVDE位使能后该位才有效)定义:0(VDD/VDDA高于PLS[2-0]选定的PVD阀值),1(VDD/VDDA低于PLS[2-0]选定的PVD阀值) 注:在待机模式下PVD被停止,因此,待机模式后或复位后,直到设置PVDE位之前,该位为01位:SBF待机标志位(该位由硬件设置,并只能由POR/PDR(上电/掉电复位)或设置电源控制寄存器(PWR_CR)的CSBUF位清除)定义:0(不在待机)1(已待机)3位:CSBF清除待机位(始终输出为0)定义:0(无功效),1(清除SBF待机位(写)2位:CWUF清除唤醒位(始终输出为0)定义:0(无功效),1(2个系统时钟周期后清除WUF唤醒位(写)1位:PDDS掉电深睡眠(与LPDS位协同操作)定义:0(当CPU进入深睡眠时进入停机模式,调压器状态由LPDS位控制),1(CPU进入深睡眠时进入待机模式)8位:EWUP使能WKUP引脚。
'%339'(&6%)&:8)3''6/3'6 (:8339'26%):8)ȉ ޖ ´ L ޖ %.3üü'5[Үp " ȉ ঠ ȉ ؗ ኞܖ ȉ ҅ ȉ ȉ 8 ˣɍ ç $7$03(5ͩ$ êˣ $- ȉ%.3B57&&5 57& OҮp ȉ :8) ኞ )ȉ ၠූ $ 325 3'5 Ã ȉ ၠූ ঠÅPҮp 3:5B&5 &:8)ȉ t) ࣣ ኞ- :.83 $ ኞ- ந57&$Ƒ- :.83 $ " 2 ֧ -Njၠූ(:83ȉ ȩ$:.83 $ ç̤ - %.3üü'5[ [ ޖҮp ȉ - ȉ ȉ 39'2 39'ᇗ 39' 39'(ȉȩ$ )ȉܝ t) 9'' 9''$2ǎ3/6> @-t 39' ɢ 9'' 9''$Ȋǎ3/6> @-t 39' ɢ ؗ 39' ɶࡘ ࡚ ؗ ȉ ̤ၠූ39'(ȉ)̵ )ȉ( ȉ 6%)ؗ ȉ )ȉ ၠූ $ 325 3'5 Ã ȉ ၠූ ঠÅPҮp 3:5B&5 &6%8)ȉ t) ؗ ؗ ȉ &6%) ؗ ȉ ŝᇗ ( t) ͩ 6%)ؗ ȉ L ȉ &:8) ኞȉ ŝᇗ ( t) ͩ " :8) ኞȉ L ȉ 3''6Ã /3'6ȉΛ Ȓ t) &38-ˣ -ˣɶ )_ Ġ /3'6ȉÅP &38-ˣ -ˣؗ ȉ (:83ȩ$:.83 $ t) :.83(- ,2 ǎؗ ኞ :.83 $ ූ(ᇗˣ ½ ቱූ :.83 $ [ࣵ " ؗ ኞ ȉ /3'6 Ȋͩ# 3''6 3''6ȉΛ Ȓ t) ؗ _)_ ؗ _)_ ǎȊͩ# 3:5B&65 ঠÅP Ġ Үp ȉ 39' ঠ _ ç _ ɢ t) Y Y Y Y Y Y Y Y ȉ '%3 ë Z L ݖ ȉɢ( t) ( ࡘLˣ (ˋƢLˣ 8 UWF +6( ؿ ( ȉ 39'( ঠ _ ç 39' ȩ$ t) ࡘ39' 39' 3:5B&5 ঠÅPҮp 3/6> @3:5 ঠ ˫Үp qƲ670 t 8 ֻ 38 ˣµ ) t-ͩ$. ܖ Ʋ - ȒҮp ܖ ҵ -670 . Үp ˩ vϤ# ę 67ˤ ¹ ޖµ˸Ƒ Үp - ɑ v 8 Ǯ) )- Ʊ3 ฬ TT . JƑ 5&& 86% < ළķ . / ࣣ 3 . .$626$62(&&2&$/> @ȉ $626 ᇗ ၠූ$62(ȉ $626ȉ ǎ- 7$03(5 $ ᇗ 57& $̒- $̒ t) ᇗ 57& $̒ ᇗ $̒ ȉ $62(ˋƢᇗ $̒ ޖ$626ȉ ූȉ )ȉˋƢ57& $̒ᇗ ̤7$03(5 $ $̒ҧ ( 57& ූȉ $ 7$03(5ͩ$ȉ &&2 O ᇗ t) ؉ ࡚ȉූ ɍˣ $ᇗ " 57& &&2ȉූ ؿ ˫ ɍˣ ç YGG )ȉ73$/73( 7,)7()73,(&7,&7( ȉ &7, ɍˣ çƑ $Lˣ ) ɢ( t) ɍˣ çƑ <7,)ɍˣ çƑȉ 7,)ɍˣƑ ç ɍˣ- 73,(( ࡚( ූ -Nj &7,ȉL ȉ Ʊ Ƒ 8 73,( ࡚ȉƱ ɍˣ ç "˷ Ȋͩ# ኞ dz " ȉ ؗ ኞ ܝ ȉ)ȉ t) ɍˣ ç̤ɍˣ dz " ȉ ؗ ኞ ܝ ȉ)ȉ ȉ 7()ɍˣ- ç̤ɍˣ- ࡚ȉ ූ -Nj &7(ȉL ࡚ ȉ t) ɍˣ- ɍˣ- ȉ 73,( ˋƢɍˣ7$03(5 $Ƒ t) ࡘɍˣ çƑ ˋƢ %.3B&5Үp 73(ȉƱؿ ූ ɍˣ- ȉܖ %.3B'5[Үp 7()( ܖ %.3B'5[Үp ҵ ȉĠ ࡚ȉ ූ & %.3B'5[L Ȓ p %.3B&5 ÅPҮp ȉ 73$/ɍˣ ç7$03(5 $ ֧ t) ç7$03(5$2 ֧ ޖ ç7$03(5$Ȋ ֧ ޖ ȉ 73( Wˣɍ ç7$03(5 $ t) 7$03(5$( -,2 ç 73$/ 73( ූ( 3 ܖ Åཔ 73(( ܝ 73$/ȉĠ %.3B&65 ÅP Ġ Үp ȉ &$/ Oɢ $̒˷ $̒ +Nj - 57&- O 7 ۈ ۈ SSP3//5'<3//21&6621+6(%<3+6(5'<+6(21 +6,5'<+6,21 27*)635(3//;735(3//65& ȉ +6,&$/> @ ˷.2- O " W -.ȉ %W ȉ +6,75,0> @ ˷.2- ) ᆿ ÅP +6,&$/ ͪ ǎµW خ) ȉ +6,5'<˷.2- ҵ" ූ +6,21 )ȉ ˷. 0ݯཟ t) ࣣ ҵ" ҵ" ȉ &6621 sI "ȩ$ ᆿ ූ t) ç ˫ 8 . 0ݯཟ ҵ" ç ȉ +6(%<3 .2- + t) ݯ 0 ঠ ݯ 0 )) ᆿ ÅP 0ݯཟ ˫ ڣ̕ ܝ$Lˣ)ȉ ȉ +6(5'< .2- ҵ" %W +6(21ȉ . 0ݯཟ t) ȉ +6(21 .2- ȩ$ ᆿ ÅP t) +6(˫ +6( ؗ ɶ Ȓ " " )ȉ $ 5&&B&5 ÅPҮp ȉ +6,21˷.2- ȩ$ ᆿ ÅP ؗ ɶ - .ݯཟ ූ &ȩ ˷. > " $ t) ˫ ȉ &7( ɍˣ ç- $Lˣ ) ɢ( t) 7()ɍˣ ç- ȉɍˣ ç+6,&$/> @+6,75,0> @ ȉ 3//5'< 3// ҵ" 3// t ූ t) t t ȉ 3//21 3//ȩ$ µW t) 3//˫ 3//ȩ$ -ˣؗ ɶ )ȉ 3// Ȓ " ŝ )ȉ $ 5&&B&)*5 ቱූҮp 0&2> @3//08/> @335( > @335( > @ t) [[ ᇗ " V\V F ON ᇗ ˷. 0ᇗ . 0ᇗ 3// ᇗ 3// ᇗ 3// ᇗ ;7 . 0ᇗ ( ළ 3// ᇗ +35(> @6:6> @6:> @ ȉ 0&2خÅP ᇗ µW ) ᇗ W< ސ0&2 ঠ $ " Ȓ(0&2 $ ၣᇗ 2ǎ 0$'&35(> @ ȉ 27*)635(I-86%27* µW 5&&B$3% (15Үp Ƒȩ$I-27* )̵ ؿ ၣ)ȉ " 827* ȩ$ $ t) 9&2 3ؿ ቱූ3//ᇗ ( 0 9&2 3ؿ ቱූ3//ᇗ ( 0 ȉ 3//08/ 3// µW 3//˫ ڣ̕ ܝ$ Lˣ 3// ᇗ ħ $ᄇNj 0 t) [ [[ 3// 3// 3// 3// 3// 3// 3// ȉ 3//;735( 35(',9 ѤȊȉ ᆿ ÅP 5&&B&)*5 ȉ( ȉ 8 5&&B&)*5 > @( )ȉÅP35(',9 ᇗˣ - 3//;35( ᇗˣ 3//;35( $ ˫ 3// ܝLˣ࡚ȉ ȉ 3//ᇗˣ ঠ ᆿ ÅP $ ˫ 3// ܝLˣ࡚ȉ t) +,6 >3//ᇗˣ 35(',9 ᇗ >3//ᇗˣ (3// ᇗˣ ঠ ؿ -t - ঠ ܝ$˫ ύ ঠ ȉ $'&35( $'& µW t) 3&/. 3&/. 3&/. 3&/. ȉ 335( > @ $3% µW t) [[ +&/. +&/. +&/. +&/. +&/. ȉ +35(> @ $+% µW t) [[[ 6<6&/. $+% ǎ ؿ "̒ ȩ ළ ħ% 0 ȉ 335( > @ $3% µW t) [[ +&/. +&/. +&/. +&/. +&/. ǎ ȉ 6:6> @ " ސĠ %W t) +,6Ȓ( " +6(> " 3//> " 5&& ˫Үp&66&3//5'<&+6(5'<&+,65'<&/6(5'<&/6,5'<& 3//5'<,(+6(5'<,(+6,5'<,(/6(5'<,(/6,5'<,(&66)3//5'<)+6(5'<)+6,5'<)/6(5'<)/6,5'<)$'& 56786$57 5677,0 56763, 5677,0 567$'& 567$'& 567,23*567,23)567,23(567,23'567,23&567,23%567,23$567 $),2567 ȉ ,23%567 ,23% ȉ µW t) Ȓ ȉ,23% ȉ ,23)567 ,23) ȉ µW t) Ȓ ȉ,23) ȉ ,23(567 ,23( ȉ µW t) Ȓ ȉ,23( ȉ ,23'567 ,23' ȉ µW t) Ȓ ȉ,23' ȉ ,23&567 ,23& ȉ µW t) Ȓ ȉ,23& ȉ 7,0 567 7,0 ȉ µW t) Ȓ ȉ7,0 ȉ $'& 567 $'& ȉ µW t) Ȓ ȉ$'& ȉ $'& 567 $'& ȉ µW t) Ȓ ȉ$'& ȉ ,23*567 ,23* ȉ µW t) Ȓ ȉ,23* ȉ $'& 567 $'& ȉ µW t) Ȓ ȉ$'& ȉ 86$57 567 86$57 ȉ µW t) Ȓ ȉ86$57 ȉ 7,0 567 7,0 ȉ µW t) Ȓ ȉ7,0 ȉ 63, 567567 63, ȉ µW t) Ȓ ȉ63, ȉ 3//5'<) 3// ҵ"Ƒ %Wූ µW3//5'<& t) 3// / ҵ"Ƒ 3// %Ƒ ȉ +6(5'<) +6(ҵ"Ƒ %Wූ µW+6(5'<& Ƒ Ƒ ȉ /6(5'<,( /6(ҵ"Ƒ ȩ$ µW t) /6(ҵ"Ƒ ˫ /6(ҵ"Ƒ ȩ$ ȉ /6,5'<,( /6,ҵ"Ƒ ȩ$ µW t) /6,ҵ"Ƒ ˫ /6,ҵ"Ƒ ȩ$ ȉ &66) sI "Ƒ %Wූ µW&66& t) +6( / Ƒ +6( / Ƒ 5&&B$3% 5675 $3% ၠ ȉҮp ȉ /6,5'<) /6,ҵ"Ƒ %Wූ µW+6(5'<& Ƒ Ƒ ȉ /6(5'<) /6(ҵ"Ƒ %Wූ µW+6(5'<& Ƒ Ƒ ȉ +6,5'<) +6,ҵ"Ƒ %Wූ µW+6(5'<& Ƒ Ƒ ȉ 6: " ސ µW %W %W sI t) +,6> " +6(> " 3//> " ȉ 3//5'<,( 3//ҵ"Ƒ ȩ$ µW t) 3//ҵ"Ƒ ˫ 3//ҵ"Ƒ ȩ$ ȉ +6,5'<,( +6,ҵ"Ƒ ȩ$ µW t) +6,ҵ"Ƒ ˫ +6,ҵ"Ƒ ȩ$ ȉ +6(5'<,( +6(ҵ"Ƒ ȩ$ µW t) +6(ҵ"Ƒ ˫ +6(ҵ"Ƒ ȩ$ 5&&B&,5 Ƒ Үp ȉ /6,5'<& +6(ҵ"Ƒ µW t) Ȓ /6,ҵ"Ƒ ȉ/6,5'<) ȉ +6,5'<& +6(ҵ"Ƒ µW t) Ȓ +6,ҵ"Ƒ ȉ+6,5'<) ȉ /6(5'<& +6(ҵ"Ƒ µW t) Ȓ /6(ҵ"Ƒ ȉ/6(5'<) ȉ &66& sI "Ƒ ᆿ ූ t) Ȓ &66)sI "Ƒ ȉ 3//5'<& 3//ҵ"Ƒ µW t) Ȓ 3//ҵ"Ƒ ȉ3//5'<) ȉ +6(5'<& +6(ҵ"Ƒ µW t) Ȓ +6(ҵ"Ƒ ȉ+6(5'<)'$&5673:5567%.3567 &$1567 86%567, & 567, & 5678$57 5678$57 5678$57 5678$57 567 63, 56763, 567::'*5677,0 5677,0 5677,0 5677,0 5677,0 5677,0 767 6',2(1 )60&(1 &5&(1 )/,7)(1 65$0(1'0$ (1'0$ (15&&B$3% (15 $3% ၠ ȩ$Үp ȉ 7,0 567 7,0 ȉ µW t) Ȓ ȉ7,0 ȉ 7,0 567 7,0 ȉ µW t) Ȓ ȉ7,0 ȉ 7,0 567 7,0 ȉ µW t) Ȓ ȉ7,0 5&&B$+%(15 ၠ ȩ$Үp ȉ 6',2(1 6',2 ȩ$ µW t) ˫ ȉ )60&(1 )60& ȩ$ µW t) ˫ ȉ 65$0(1 65$0 ȩ$ µW t) ˫ ȉ '0$ (1 '0$ ȩ$ µW t) ˫ ȉ , & 567 , & ȉ µW t) Ȓ ȉ, & ȉ 8$57 567 8$57 ȉ µW t) Ȓ ȉ8$57 ȉ 8$57 567 8$57 ȉ µW t) Ȓ ȉ8$57 ȉ '0$ (1 '0$ ȩ$ µW t) ˫ ȉ 7,0 567 7,0 ȉ µW t) Ȓ ȉ7,0 ȉ 7,0 567 7,0 ȉ µW t) Ȓ ȉ7,0 ȉ 7,0 567 7,0 ȉ µW t) Ȓ ȉ7,0 ȉ )/,7)(1 )/,7) ȩ$ µW t) ˫ ȉ ::'*567 ::'* ȉ µW t) Ȓ ȉ::'* ȉ ,23$567 ,23$ ȉ µW t) Ȓ ȉ,23$ ȉ $),2567ᇏW ͩ$,2 ȉ µW t) Ȓ ȉᇏW ͩ$ 5&&B$3% 5675 $3% ၠ ȉҮp ȉ 8$57 567 8$57 ȉ µW t) Ȓ ȉ8$57 ȉ 8$57 567 8$57 ȉ µW t) Ȓ ȉ8$57 ȉ 63, 567 63, ȉ µW t) Ȓ ȉ63, ȉ 63, 567 63, ȉ µW t) Ȓ ȉ63, ȉ , & 567 , & ȉ µW t) Ȓ ȉ, & ȉ 3:5567 ঠ ȉ µW t) Ȓ ȉ3:5 ȉ %.3567 ȉ µW t) Ȓ ȉ%.3 ȉ '$&567 '$& ȉ µW t) Ȓ ȉ'$& ȉ &$1567 &$1 ȉ µW t) Ȓ ȉ&$1 ȉ 86%567 86% ȉ µW t) Ȓ ȉ86% ȉ &5&(1 &5& ȩ$ µW t) ˫$'& (186$57 (17,0 (163, (17,0 (1$'& (1$'& (1,23*(1,23)(1,23((1,23'(1,23&(1,23%(1,23$(1 $),2(1 '$&(13:5(1%.3(1 &$1(1 86%(1, & (1, & (18$57 (18$57 (18$57 (18$57 (1 63, (163, (1::'*(17,0 (17,0 (17,0 (17,0 (17,0 (17,0 (1ȉ 7,0 567 7,0 ȩ$ µW t) ˫ ȉ 7,0 567 7,0 ȩ$ µW t) ˫ ȉ 7,0 567 7,0 ȩ$ µW t) ˫ ȉ 7,0 567 7,0 ȩ$ µW t) ˫ ȉ 8$57 567 8$57 ȩ$ µW t) ˫ ȉ 63, 567 63, ȩ$ µW t) ˫ ȉ 8$57 567 8$57 ȩ$ µW t) ˫ ȉ 8$57 567 8$57 ȩ$ µW t) ˫ ȉ 63, 567 63, ȩ$ µW t) ˫ ȉ , & 567 , & ȩ$ µW t) ˫ ȉ , & 567 , & ȩ$ µW t) ˫ ȉ 8$57 567 8$57 ȩ$ µW t) ˫ ȉ ::'*567 ::'* ȩ$ µW t) ˫ ȉ 3:5567 ঠ ȩ$ µW t) ˫ ȉ %.3567 ȩ$ µW t) ˫ ȉ &$1567 &$1 ȩ$ µW t) ˫ ȉ 86%567 86% ȩ$ µW t) ˫ ȉ '$&567 '$& ȩ$ µW t) ˫ ȉ ,23$(1 ,23$ ȩ$ µW t) ˫ ȉ $),2(1 $),2 ȩ$ µW t) ˫ 5&&B$3% (15 $3% ၠ ȩ$Үp ȉ ,23((1 ,23( ȩ$ µW t) ˫ ȉ ,23%(1 ,23% ȩ$ µW t) ˫ ȉ ,23'(1 ,23' ȩ$ µW t) ˫ ȉ ,23&(1 ,23& ȩ$ µW t) ˫ ȉ ,23)(1 ,23) ȩ$ µW t) ˫ ȉ ,23*(1 ,23* ȩ$ µW t) ˫ ȉ 63, (1 63, ȩ$ µW t) ˫ ȉ 7,0 (1 7,0 ȩ$ µW t) ˫ ȉ $'& (1 $'& ȩ$ µW t) ˫ ȉ $'& (1 $'& ȩ$ µW t) ˫ ȉ $'& (1 $'& ȩ$ µW t) ˫ ȉ 86$57 (1 86$57 ȩ$ µW t) ˫ ȉ 7,0 (1 7,0 ȩ$ µW t) ˫%'567 57&(1/6(%<3/6(5'</6(21 /3:5567)::'*567),:'*567)6)7567)325567)3,1567) 509)/6,5'</6,21 ȉ 7,0 567 7,0 ȩ$ µW t) ˫ ȉ 7,0 567 7,0 ȩ$ µW t) ˫ 5&&B%'&5 ÅPҮp 57&6(/> @ ȉ %'567 ᆿ ȉ µW t) ȉ ਢæ ȉ ȉ 57&(1 57& ȩ$ µW t) 57& ˫ 57& ȉ /6(%<3Ȋ- ݯཟ + µW .ݯཟ ˫ ܝ$Lˣ)ȉȊ-ݯཟ ܝ t) + + 5&&B&65 5&& ÅP Ġ Үp ȉ 57&6(/> @57& ঠ- µW -t ̤ ȉ̵ $ -Njၠූ%'567 t) /6(( /6,( +6(ݯཟ > ȉ /6(5'< .Ȋ-/6(ҵ" %W /6(21 )ȉ Ȋ- ܝ t) .ݯཟ ҵ" .ݯཟ ҵ" ȉ /6(21 .Ȋ-ݯཟ ȩ$ ᆿ t) .ݯཟ ˫ .ݯཟ ȉ /:5567)Ȋͩ# ȉ %W ᆿ -NjL509)ȉ t) Ȋͩ#౧ ȉ Ȋͩ#౧ ȉ ȉ ::'*567)IJ ȉ %W ᆿ -NjL509)ȉ t) ȉ ȉ ȉ 509) ȉ µW t) Ȓ ȉ ȉ /6,5'<˷.Ȋ-ݯཟ ҵ" %W /6,21 ˷. .ݯཟ /6,5'< t) ˷. ҵ" ˷.5&ݯཟ ȉ ,:'*567)IJ ȉ %W ᆿ -NjL509)ȉ t) ȉ ȉ ȉ 6)7567)ᆿ ȉ %W ᆿ -NjL509)ȉ t) ȉ ȉ ȉ 325567) Ã ȉ %W ᆿ -NjL509)ȉ t) ȉ ȉ ȉ 3,1567) 1567 $ ȉ %W ᆿ -NjL509)ȉ t) ȉ ȉ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 ,'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 2'5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %6 %6 %6 %6 %6 %6 %6 %6 %6 %6 %6 %6 %6 %6 %6 %6 ȉ %V\ၠූ [ ȉ -.ȉ $Lˣ $ p Ȓ t) ּ 2'5\ȉ / ؉ ၠූ ּ2'5\ȉ( 8 ၠූ-%V\<%U \ ּȉ %V\ȉƲȒ *3,2[B%55 ȉ Үp [ $f( *3,2[B2'5 ᇗ ޖҮp [ $f( ȉ 2'5\ ᇗ ޖ \ -.ȉ ) L $ p Ȓ *3,2[B%655 2'5ȉ- ĵ ၠූ ȉ %5\ [ ȉ -.ȉ $Lˣ $ p Ȓ t) ּ 2'5\ȉ / ؉ ּ2'5\ȉ( ȉ /6,21˷.Ȋ-ݯཟ ȩ$ ᆿ t) ˷.ݯཟ ˫ ˷.ݯཟ*3,2[B&5/ ቱූȊҮp [ $f( 02'( > @&1) > @02'( > @02'( > @&1) > @&1) > @&1) > @02'( > @&1) > @02'( > @*3,2[B&5+ ቱූ2Үp [ $f( ȉ 02'( [ ȉ ᆿ ÅP ౧$ t) ᇗˣ ȉ 0ᇗˣ 0ᇗ 0ᇗ ᇗ 02'(> @! - Åݷ - Åݷ &1) > @02'( > @&1) > @02'( > @&1) > @02'( > @&1) > @02'( > @&1) > @02'( > @&1) > @02'( > @&1) > @02'( > @&1) > @02'( > @*3,2ᇗˣᇗ ˫ҮpΡȉ &1) [ቱූȉ ᆿ ÅP ౧$ t) ᇗˣ > @ ᇗˣ दİᇗˣ ȉ Ġ ½ᇗˣ 02'( > @&1) > @02'( > @&1) > @02'( > @&1) > @ Ρȉ &1) [ቱූȉ ᆿ ÅP ౧$ t) ᇗˣ > @ ᇗˣ दİᇗˣ ȉ Ġ ½ᇗˣ ᇗ 02'(> @! - Åݷ - Åݷ ȉ 02'( [ ȉ ᆿ ÅP ౧$ t) ᇗˣ ȉ 0ᇗˣ 0ᇗ 0ᇗ *3,2[B,'5 ᇗˣ ޖҮp [ $f( ȉ ,'5\ ᇗˣ ޖ \ -.ȉ( ) $ ȉ ) ) ɢ( ּ,2 Ġ *3,2[B%655 ȉၠූ Үp [ $fH%5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 %5 /&.. /&. /&. /&. /&. /&. /&. /&. /&. /&. /&. /&. /&. /&. /&. /&. /&.(92( $'& 5(*$'& ,1-$'& 5(*$'& ,1-7,0 &+ 3' 7,0 86$57 86$57 , &63, 86$57 B5(0$3&$1B5(0$3> @7,0 B5(0$37,0 B5(0$37,0 B5(0$3 - 3[ - 3[ - 3[ - 3[ - 3[ - 3[ - 3[ - 3[ $),2B(9&5 - ÅPҮp $),2B0$35 / <)),2ቱූҮp 6:-B&)*> @ ȉ (92(ˋƢ- ᇗ µW ၠූ)ȉ &R UW H [ (9(1287 -̤ 3257> @<3,1> @-t ,2 ȉ 3257> @ - - ǎᇗ &R UW H [ (9(17287 t) 3$ 3% 3& 3' 3( ȉ 3,1> @ $- - ǎᇗ &R UW H [ (9(17287 $ t) - 3[ - 3[ - 3[ - 3[ - 3[ - 3[ - 3[ - 3[ ȉ /&.. )ȉ ) ҅ -Nj Lˣַ t) ቱූ ȉਢæ ቱූ ȉ ਢæ ȉ̵*3,2[B/&.5 ȋ L ַ L L L ) ) ) 3 ၒ ਢæ Ȓ Lˣַ $ /&.> @ ɢ ȒLˣַ Ƒ ȑ ) $ਢæ ȉ /&.\ [ ȉ\ \ -.ȉ ) L3 $ /&..ȉ( Lˣ t) t ቱූ t ቱූ 3257> @3,1> @ ȉ %U \ [ ȉ \ -.ȉ $Lˣ $ p Ȓ t) ּȉ ؉ ּȉ 2'5ȉ( *3,2[B/&.5 ቱූ tҮp [ $f( $'& ᆼސ . (;7, - )ȉූ $'& ᆼސ . 7,0 B75*2 - $'& ˣᆼސ . (;7, - )ȉූ $'& ˣᆼސ . 7,0 -ሓ - $'& ˣᆼސ . (;7, - )ȉූ $'& ˣᆼސ . 7,0 -ሓ - ȉ 6:-B&)*> @Ɩ ඥ-7$*ቱූ -.ȉ ᆿ L )-.ȉ - t) ɢ ǎቱූ6:-<++ ͩ$,2 6:- Ɩ -7$* -7$* 6:'ၡ &R UW H [ )) " ȉ 6ၒĠ 6:-3ࣣ ++ͩ$ - Ġ -Nj-706 -7&.$ Ĝt - -7$* 6: t) ҈I 6:- ȉĠ ҈I 6:- 3ࣣ 1-7567 ˫ -$7* W6: ˫ -$7* ˫ 6: ȉ $'& B(75*5(*B5(0$3 D GF ᆼސ . / µW ҅ÅP $'& ˣᆼސ . - ᇗˣ )ȉූ ȉ $'& B(75*,1-B5(0$3 $'& ˣᆼސ . / µW ҅ÅP $'& ˣᆼސ . - ᇗˣ )ȉූ ȉ $'& B(75*5(*B5(0$3 D GF ᆼސ . / µW ҅ÅP $'& ˣᆼސ . - ᇗˣ )ȉූ $'& ᆼސ . (;7, - )ȉූ $'& ᆼސ . 7,0 B75*2 - ȉ $'& B(75*,1-B5(0$3 $'& ˣᆼސ . / µW ҅ÅP $'& ˣᆼސ . - ᇗˣ )ȉූȉ 3' B5(0$3 ' ' ̤26&B,1 26&B287 µW ȩ +6( 3' <3' ̤- ౧$ t) 3' ,1 3' 287 ȉ &$1B5(0$3> @&$1 ͩ$/؉ µW Ρ &$1 /_ ÅP ͩ$ / ȉ 7,0 &+ B,5(0$3 7,0 -ሓ ˷./ µW ҅ÅP7,0 -ሓ ˷. t) 7,0 B&+ 3$ - /6,˷.ݯཟ 7,0 B&+ - /6, O ȉ 7,0 B5(0$3t / µW ÅP 7,0 -ሓ ̤*3,2ȉ 7,0 B5(0$3> @t / µW ÅPt -ሓ *3,2ȉ 7,0 B5(0$3> @t / µW ÅPt -ሓ< . (75 *3,2ȉ 7,0 B5(0$3> @t / µW ÅPt -ሓ 1 1 . <PDžᇗˣ *3,2 ȉ 86$57 B5(0$3> @86$57 / µW ÅP86$57 &76 576 &. 7; 5; ͩ$ *3,2 ȉ 86$57 B5(0$3> @86$57 / µW ÅP86$57 &76 576 &. 7; 5; ͩ$ *3,2 ȉ 86$57 B5(0$3 86$57 / µW ÅP86$57 7; 5; ͩ$ *3,2 ȉ , & B5(0$3 , & / ÅP, & 6&/<6'$ ͩ$ *3,205 05 05 0505 05 05 05 05 05 05 05 05 05 05 05 05 05 05 05ȉ 63, B5(0$3 63, / ÅP63, 166 6&. 0,62 026, ͩ$ *3,2$),2B(;7,&5 .Ƒ ቱූҮpƑ <- ˫Үp(;7, > @(;7, > @(;7, > @(;7, > @ȉ (;7,> @(;7,[ [ ቱූ µW ǎ- (;7,[ .Ƒ ᇗˣঠt) 3$>[@ $ 3%>[@ $ 3&>[@ $ 3'>[@ $ 3(>[@ $ 3)>[@ $ 3*>[@ $$),2B(;7,&5 .Ƒ ቱූҮpt) 3$>[@ $ 3%>[@ $ 3&>[@ $ 3'>[@ $ 3(>[@ $ 3)>[@ $ 3*>[@ $ȉ (;7,> @(;7,[ [ ቱූ µW ǎ- (;7,[ .Ƒ ᇗˣঠ(;7, > @(;7, > @(;7, > @(;7, > @$),2B(;7,&5 .Ƒ ቱූҮp(;7, > @(;7, > @(;7, > @(;7, > @ȉ (;7,> @(;7,[ [ ቱූ µW ǎ- (;7,[ .Ƒ ᇗˣঠt) 3$>[@ $ 3%>[@ $ 3&>[@ $ 3'>[@ $ 3(>[@ $ 3)>[@ $ 3*>[@ $$),2B(;7,&5 .Ƒ ቱූҮp(;7, > @(;7, > @(;7, > @(;7, > @(;7,B(05 Ƒ Ӈ Үpȉ 05[ඥ[ - Ӈ t) Ӈ %ඥ[ - )ࢨ %ඥ[ )ࢨ ǎǒฬ J ༫ęȉ (;7,> @(;7,[ [ ቱූ µW ǎ- (;7,[ .Ƒ ᇗˣঠt) 3$>[@ $ 3%>[@ $ 3&>[@ $ 3'>[@ $ 3(>[@ $ 3)>[@ $ 3*>[@ $(;7,B,05 Ƒ Ӈ Үp05 05 05 0505 05 05 05 05 05 05 05 05 05 05 05 05 05 05 0575 75 75 7575 75 75 75 75 75 75 75 75 75 75 75 75 75 75 7575 75 75 7575 75 75 75 75 75 75 75 75 75 75 75 75 75 75 756:,(5 6:,(5 6:,(5 6:,(56:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(5 6:,(535 35 35 3535 35 35 35 35 35 35 35 35 35 35 35 35 35 35 35 (;7,B5765 [ࣵ - Үpȉ 75[ඥ[ [ࣵ ቱූȉ t) ࡘᇗˣඥ[ [ࣵ Ƒ <- ˋƢᇗˣඥ[ [ࣵ Ƒ < ȉ ǎǒฬ(;7,B)765 ࣵ - Үpȉ 75[ඥ[ [ࣵ ቱූȉ t) ࡘᇗˣඥ[ [ࣵ Ƒ <- ˋƢᇗˣඥ[ [ࣵ Ƒ < ȉ ǎǒฬȉ 05[ඥ[ - Ӈ t) Ӈ %ඥ[ - )ࢨ %ඥ[ )ࢨ ǎǒฬ J ༫ę(;7,B6:,(5(;7,B35 ƲҮpȉ 6:,(5[ඥ[ ᆿ Ƒ )ȉ( L ၠූ(;7,B35Ƒ ּ Ʋȉ 8 (;7,B,05<(;7,B(05ƑˋƢ/ Ƒ ࡚ / Ƒ -Nj (;7,B35 ּȉ L )ȉ( ȉ(ǒฬ J ༫ę(ȉ 35[ Ʋȉ t) ࣣ )ࢨ -- )ࢨ ȉ ǎǒฬ J /_( ȉ7(,) +7,) 7&,) *,) 7(,) +7,) 7&,) *,) 7(,) +7,) 7&,) *,)7(,) +7,) 7&,) *,) 7(,) +7,) 7&,) *,) 7(,) +7,) 7&,) *,) 7(,) +7,) 7&,) *,)&7(,) &+7,) &7&,) &*,) &7(,) &+7,) &7&,) &*,) &7(,) &+7,) &7&,) &*,)&7(,) &+7,) &7&,) &*,) &7(,) &+7,) &7&,) &*,) &7(,) &+7,) &7&,) &*,) &7(,) &+7,) &7&,) &*,)0(0 0(00,1&3,1&&,5&',57(,(+7,(7&,((1ȉ 7(,(ˋƢ ᇗ )Ƒ µW t) ࡘ7(Ƒ ˋƢ7(Ƒ ȉ +(,(ˋƢ[ ᇗƑ µW t) ࡘ7(Ƒ ˋƢ7(Ƒ ȉ 7&,(ˋƢ ᇗ҈ Ƒ µW t) ࡘ7(Ƒ ˋƢ7(Ƒ ȉ (1 -ሓ µW t) Ȓȉ 0(0 0(0p C ̤p C µW t) p C ̤p C Wp C ̤p C < ȉ 3/> @-ሓ Gś µW t) Ȋ Ƒ 2 2< ȉ 06,=(> @p C ޖҧ µW t) ȉ ȉ ȉ3/> @06,=(> @36,=(> @ ȉ &7&,)[ -ሓ[ ᇗ҈ [ f µW t) '0$B,65Үp Ƒ ּ+7,) ȉ &*,)[ -ሓ[ IҾƑ [ f µW t) '0$B,65Үp Ƒ ּ+7,)'0$B&&5[ '0$-ሓ[ቱූҮp [ fȉ 7&,)[-ሓ[ ᇗ҈ [ f ÅP '0$B,)&5Үp ּȉLˣ -.ȉ t) ᇗࣣ҈ ᇗ҈ ȉ *,)[-ሓ[ IҾƑ [ f ÅP '0$B,)&5Үp ּȉLˣ -.ȉ t) ࣣ 7( +7 7&-'0$B,)&5 '0$Ƒ Үp'0$B&1'75[ '0$-ሓ[ ᇗ /Үp [ fȉ 0,1&p C H/ µW t) · p C H/ Ȓ · p C H/ Ȓ ȉ 3,1& ၠ H/ µW t) · p C H/ Ȓ · p C H/ Ȓ ȉ &,5& µW t) · Ȓ · Ȓ ȉ ',5 ޖ ᇗ µW t) ၠ) p C )< ȉ36,=(> @ ၠ ޖҧ µW t) ȉ ȉ ȉȉ &7(,)[ -ሓ[ ᇗ ) [ f µW t) '0$B,65Үp Ƒ ּ7(,) '0$B,65 '0$Ƒ Ġ Үpȉ 7(,)[-ሓ[ ᇗ ) [ f ÅP '0$B,)&5Үp ּȉL -. ȉ t) ȉ +7,)[-ሓ[ ͨ ᇗ [ f ÅP '0$B,)&5Үp ּȉL -Lȉ t) [ ᇗ-'0$ ˫Үpȉ &+7,)[ -ሓ[ ͨ ᇗ [ f µW t) '0$B,65Үp Ƒ ּ+7,) .Ƒ ඥ -- NJࣵ- )ȉ ූ )ȉƑLˣ ҅ Ʊ -Nj NJࣵ ç1'7ȉ '17> @ ޖ ᇗ / ޖ ᇗ /( ̤ - Үp $ -ሓ Ȓ '0$B&&5[ (1 Lˣ -ሓ )Үp ( ) S4 ȉ 3$> @ ၠ ၠ ޖҮp Ȓ( ޖ ᇗ ঠ -ሓ '0$B&&5[ (1 $L)Үp'0$B&3$5[ '0$-ሓ[ ၠ Үp [ fؗ ᇗp༐ Үp ˷v '0$ ᇗ - ޖ ᇗ" Үp ˷v # ( #)-ሓቱූ(%W /ͪᇇ Үp ˷v %W / ͪᇇ()̵ቱූ ɢ Үp ˷v ( Ƣ-ሓ . ȑ ޖ ᇗ3$3$'0$B&0$5[ '0$-ሓ[p C Үp [ f0$36,=( ȉ ȩ 3$> @ȉ Ȓ%W [p༐ ᖔ 36,=( ȉ ȩ 3$> @ȉ Ȓ%W p ᖔ0$ȉ 0$> @ ၠ ၠ ޖҮp Ȓ( ޖ ᇗ ঠ -ሓ '0$B&&5[ (1 $L)Үp6757-6757-(2&(2&$:'$:'(1-$:'(1-',6&1',6&(1-$872$:'6*/6&$1-(2&,($:',((2&,(7695()(6:67$57-6:67$57(;775,*-(;775,*$/,*1'0$567&$/&$/&217$'21 (;76(/> @-(;76(/> @ ȉ -(2&,(ˋƢ/ ˣ-ሓᆼސ" Ƒ µW ǎ ࡘ ˋƢܖ ˣ-ሓᆼސ" / Ƒ t) ࡘ-(2&Ƒ ූȉ-(2& / Ƒ ȉ $:'6*/· Ƒ Ρ -ሓ ȩ µW ǎ ˫ $:'&+> @ȉ t -ሓ ͩ$ t) ܖ -ሓ Ρ -ሓ ȉ -$872%W ˣ-ሓඪᆼސ µW ǎ ˫ -ሓඪᆼސ" %W ˣ-ሓඪᆼސ t) ˫ %W ˣ-ሓඪ ᆼސ ȉ ',6&(1 -ሓ µW ǎ ˫ -ሓඪ t) -ሓඪ ȩȉ -',6&(1 ˣ-ሓ µW ǎ ˫ ˣ-ሓඪ t) ˣ-ሓ ඪ ȩ ȉ ',6&180> @ -ሓ၏ ᆿ -Nj-.ȉt) ̤ . ᆼސ -ሓ t) -ሓ -ሓ -ሓ ࡛ ၖ - ȑቱූ ̵˫ۈ-Ǟc Ǟ $'& <$'& Ƒ-.ȉ( Ƒ -ሓ ቱූ / / % ȉ 6&$1· µW ǎ ˫ · · Ƒ ᆼސ $'&B645[ $'&B -645[Үp -Ƒ -ሓ t) ˫ ȩ ·ȉ $:' )ȉ ᆼސ _ɢᄇ -$'&B/75<$'&B+75Үp t) & ූȉ ᆿ t) ࣣ- -ȉ ᆼސ" ȉ )ȉ ˣ -ሓඪᆼސ" ၠූ ᆿ ) $'&B'5 t) ᆼސ ҈ ᆼސ҈ ࡛ ˣ -Ǟc ࡛ ˣ ۈ-Ǟc ˣ ࡛ ࡛ -Ǟc ȉ '8$/02'> @ - µW t) ĵ ࡛ ˣ ࡛ ࡛ Ǟȉ -$:'(1 ˣ-ሓ µW t) -ሓ ȩȉ $:'(1 -ሓ µW t) -ሓ ȩ '8$/02'> @',6&180> @$:'&+> @ȉ $:'&+> @ -ሓ- ȉ µW - ݖ ᇗˣ-ሓ -ሓ -ሓ J $'& ᇗˣ-ሓ < ༫ę˷. -̤- <9U HILQ W $'& ᇗˣ-ሓ < -̤-966 $'& ᇗˣ 966 - ȉ 7695()( <9U HILQ Wȩ$ µW 4 $'& Ƒ)ȉdz ந $'& Ƒ t) ࡘ$'&B&5 $'&ÅPҮp$'& ˫Үp06,=( ȉ ȩ 0$> @ȉ Ȓ%W [p༐ ᖔ 06,=( ȉ ȩ 0$> @ȉ Ȓ%W p ᖔ$'&B65 $'&Ġ Үpȉ $:',(ˋƢ/ Ƒ µW · 8 ç̤ᄇ& ɢ ၠූ-)ȉ · ܝ ŝࡘ t) ࡘ ˋƢ ȉ (2&,(ˋƢ/ (2&Ƒ µW ǎ ࡘ ˋƢᆼސ / Ƒ t) ࡘ(2&Ƒ ˋƢ ූȉ(2& / Ƒ$'&B&5 $'&ÅPҮpȉ -(2& ˣ-ሓᆼސ" ȉ ܖ ˣ-ሓᆼސ" ၠූ ᆿ t) ᆼސ ҈ ᆼސ҈ȉ -6757 ˣ-ሓ ȉ ᆼސ ූȉ ᆿ t) -ሓ ᆼސ -ሓ ᆼސ ȉ 6757 -ሓ ȉ ᆼސ ූȉ ᆿ t) -ሓ ᆼސ -ሓ ᆼސ603 > @603 > @ȉ -(;775,* ˣ-ሓ . ᆼސ µW t) .- W ᆼސ ȩ .- W ᆼސȉ -6:67$57 ᆼސ ˣ-ሓ ᆿ W)ȉ ᆼސ Ꮀ ࡚ȉ 8 -(;76(/> @ȉƑ- --6:67$57ȉ - W ඪ ˣ-ሓ ᆼސ t) ȉĠ ᆼސ ˣ-ሓt) 7 && - 7 && - 7 && - 7 && - 7 75*2- 7 && - (;7,ඥ 7 B75*2- 6:67$57$'&B-2)5[ $'& ˣ-ሓ ޖɯ Үp [ f$'&B6035 $'&ǟ Үp603 > @603 > @603 > @603 > @603 > @$'&B6035 $'&ǟ Үpȉ 603[> @- -ሓ[ ǟ t)603 > @ ȉ (;775,* -ሓ . ᆼސ µW t) .- W ᆼސ ȩ .- W ᆼސȉ (;76(/> @- W -ሓඪᆼސ .- -.ȉ- ǎ W -ሓඪᆼސ .- $'& <$'& ቱූ8t) ȉĠ ᆼސ -ሓ6:67$57$'& ቱූ8 7 && - 7 && - 7 && - 7 && - 7 75*2- 7 && - 7 && - ȉ 6:67$57 ᆼސ -ሓ ᆿ W)ȉ ᆼސ Ꮀ ࡚ȉ 8 (;76(/> @ȉƑ- -6:67$57( - )ȉ ǎ W ඪ -ሓ ᆼސ -6:67$57t) 7 75*2- 7 && - 7 75*2- 7 && - 7 && - 7 75*2- (;7,ඥ 7 B&& - ȉ -(;76(/> @- W ˣ-ሓᆼސ .- -.ȉ- ǎ W ˣ-ሓඪᆼސ .- t) $'& <$'& ቱූ8ȉ '0$p༐p C ၡ µW t) ȩ '0$ ȩȉ $/,*1 ޖ ᖔ µW t) ᖔ ᖔ$'& ቱූ t) 7 75*2 7 && 7 && 7 && 7 && 7 75*2 7 && -6:67$57 ȉ 567&$/ ȉ O µW OҮp )ȉ t) OҮp OҮp 8 ࡙ - ᆼސ ၠූ567&$/ OҮpȉ &$/ $ ' O )ȉᆿ ූ O " t) O ҈ Oȉ &217-"ᆼސ µW 8 ၠූ࡚ȉ ᆼސ -"- ̤)ȉ t) Ρ)ᆼސ -"ᆼސȉ $'21 ˫$'ᆼސ µW )ȉ( Lˣ ¹$'& ኞ )ȉ( Lˣ W ᆼސ ּ ַ ᆼސ ᆼސ -7V W DE t) ˫ $'&ᆼސ< O -ˣ $'& W ᆼސ603 > @603 > @603 > @8 - Үp $'21 Ʋ- J ȉ ᆼސ (- ࡘ ) ᆼސ603 > @603 > @603 > @ ȉ 603[> @- -ሓ[ ǟ t)603 > @603 > @603 > @603 > @603 > @603 > @-2))6(7[6464 > @64 > @$'&B645 $'& ַ Үp64 > @64 > @64 > @64 > @64 > @64 > @$'&B+75 $'& 2 ɢҮp$'&B/57 $'& Ȋ ɢҮp$'&B645 $'& ַ Үp$'&B645 $'& ַ Үp+7> @ȉ +7> @ 2 ɢ -.ȉt)- ɢ2ȉ -2))6(7[> @ ˣ-ሓ[ ޖɯ ᆼސ ˣ-ሓ -.ȉt)- ǎ ύ ᆼސ ޖƑ b ɢ ᆼސ " $'&B -'5[Үp Ƒ)ȉ /7> @ Ȋ ɢ -.ȉt)- ɢȊ/> @64 > @64 > @ ȉ 64 > @ ַ Ƒ జ ᆼސ ȉ 64 > @ ַ Ƒ జ ᆼސ ȉ 64 > @ ַ Ƒ జ ᆼސ -.ȉ ᆿ t)ᆼސַ Ƒ జ ᆼސ-ሓ " a ȉ /> @ -ሓַ -.ȉ ᆿ t) -ሓᆼސַ Ƒ -ሓ t) ᆼސ f ᆼސ 64 > @64 > @ ȉ 64 > @ ַ Ƒ జ ᆼސ64 > @64 > @64 > @64 > @64 > @64 > @ ȉ 64 > @ ַ Ƒ జ ᆼސȉ 64 > @ ַ Ƒ జ ᆼސ ȉ 64 > @ ַ Ƒ జ ᆼސ ȉ 64 > @ ַ Ƒ జ ᆼސ ȉ 64 > @ ַ Ƒ జ ᆼސ ȉ 64 > @ ַ Ƒ జ ᆼސ -.ȉ ᆿ t)ᆼސַ Ƒ జ ᆼސ-ሓ " a ȉ 64 > @ ַ Ƒ జ ᆼސ -.ȉ ᆿ t)ᆼސַ Ƒ జ ᆼސ-ሓ " a ȉ 64 > @ ַ Ƒ జ ᆼސ-64 > @$'&B'5 $'& ޖҮpȉ $'& '$7$> @$'& ᆼސ ޖ $'& Ƒ -.ȉ -$'& ᆼސ -ሓ ޖ $'& <$'& Ƒ ȩ -.ȉ'$7$> @$'& '$7$> @ȉ 64 > @ ַ Ƒ జ ᆼސ$'&B-645$'& ˣַ Үp ȉ 64 > @ ַ Ƒ జ ᆼސ ȉ 64 > @ ַ Ƒ జ ᆼސ ȉ 64 > @ ַ Ƒ జ ᆼސ-/> @-64 > @-64 > @ ȉ -64 > @ ˣַ Ƒ జ ᆼސ ȉ -64 > @ ˣַ Ƒ జ ᆼސ / · ᆼސ -ሓ ַᆼސ #ǎ ᆼސַ 8 -/> @ ǎ ᆼސ ַ ַ -/ 78 $'&B -645> @ȉ -64 > @ ˣַ Ƒ జ ᆼސ -.ȉ ᆿ t)ᆼސַ Ƒ జ ᆼސ-ሓ " aȉ -/> @ ˣ-ሓַ -.ȉ ᆿ t) -ሓᆼސַ Ƒ -ሓ t) ᆼސ ᆼސ ᆼސ ᆼސ -64 > @-64 > @ ȉ -64 > @ ˣַ Ƒ జ ᆼސ-'$7$> @ȉ -'$7$> @ ˣᆼސ ޖ -.ȉ( ) - ˣ-ሓ ᆼސ" ޖ ᖔ ᖔ$'&B-'5[ $'& ˣ ޖҮp [ f'0$(1 7(1 %2)) (1'0$(1 7(1 %2)) (16:75,* 6:75,*> @ > @ȉ :$9( > @'$&-ሓ ȩ$ µW t) ˫ ȩ$ [ ȩ$ȉ 76(. > @'$&-ሓ - ) ȉ ǎ- '$&-ሓ . - t) 7,0 75*2- ) 7 75*2- ǎ) 7 75*2- '$&B&5 '$&ÅPҮpȉ 7(1 '$&-ሓ ȩ$ µW ȩ$ ˫ '$&-ሓ t) ˫ Lˣ'$&B'+5[Үp ޖ $3% ˣ'$&B'25 Үp ȉ ᆼސ ޖ -.ȉ( ) - -ሓ ᆼސ" ޖ ᖔ ᖔ) ȉ $ 7(1 '$&-ሓ ȩ$ ၠූ0$03 > @:$9( > @76(/ > @ ȉ 76(. > @'$&-ሓ - ) ȉ ǎ- '$&-ሓ . - t) 7,0 75*2- ) 7 75*2- ǎ) 7 75*2- ȉ :$9( > @'$&-ሓ ȩ$ µW t) ˫ ȩ$ [ ȩ$> @ > @> @ > @ > @ > @ > @ > @ > @ t) Ӈ /6)5ȉ ɢķǎ Ӈ /6)5ȉ> @ ɢķǎ Ӈ /6)5ȉ> @ ɢķǎȉ 0$03 > @'$&-ሓ Ӈ ɢ- µW - Ӈ ȉ - ɢȉ '0$(1 '$&-ሓ '0$ȩ$ )ȉ ᆿ ၠූ< t) ˫ '$&-ሓ '0$ ȩ$0$03 > @:$9( > @76(/ > @7,0 75*2- 7,0 75*2- 7,0 75*2- 7,0 75*2- .Ƒ ඥ ᆿ ȩ$'$&-ሓ Lˣ'$&B'+5[Үp ޖ $3% ˣ'$&B'25 Үp8 - ᆿ LˣҮp '$&B'+5[ ޖ $3% ҵ ˣҮp '$&B'25ȉ %2)) ˫ '$&-ሓ ᇗ "p ȩ$ ˫ '$&-ሓ ᇗ "p t) ȩ$'$&-ሓ ᇗ "p ˫ '$&-ሓ ᇗ "p ) ȉ $ 7(1 '$&-ሓ ȩ$ ၠූȉ (1 '$&-ሓ ȩ$ t) ˫ '$&-ሓ ȩ$'$&-ሓ> @ > @ > @ > @ > @ > @ > @ 7,0 75*2- 7,0 75*2- 7,0 75*2- 7,0 75*2- .Ƒ ඥ ᆿ ȉ '0$(1 '$&-ሓ '0$ȩ$ µW t) ˫ '$&-ሓ '0$ ȩ$'$&-ሓ '0$ȉ 0$03 > @'$&-ሓ Ӈ ɢ- µW - Ӈ ȉ - ɢt) Ӈ /6)5ȉ ɢķǎ Ӈ /6)5ȉ> @ ɢķǎ Ӈ /6)5ȉ> @ ɢķǎȉ 7(1 '$&-ሓ ȩ$ µW ȩ$ ˫ '$&-ሓ t) ˫ Lˣ'$&B'+5[Үp ޖ $3% ˣ'$&B'25 Үp ȩ$'$&-ሓ Lˣ'$&B'+5[Үp ޖ $3% ˣ'$&B'25 Үpȉ %2)) ˫ '$&-ሓ ᇗ "p ȩ$ ˫ '$&-ሓ ᇗ "p t) ȩ$'$&-ሓ ᇗ "p ˫ '$&-ሓ ᇗ "p 8 - ᆿ LˣҮp '$&B'+5[ ޖ $3% ҵ ˣҮp '$&B'25ȉ '$&-ሓ ȩ$ µW ˫ ȩ$'$&B6:75,*5 '$&ᆿ Үp'$& ˫Үp'$&B'+5 5' '$& ȉ ᖔ ޖ Үp '$&B'+5 5 '$&-ሓ ȉ ᖔ ޖ Үp '$&& '+5> @ ȉ '$&& '+5> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ ȉ '$&& '+5> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ'$&B'+5 / '$&-ሓ ȉ ᖔ ޖ Үp ȉ '$&& '+5> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ'$&& '+5> @ '$&B'+5 / '$&-ሓ ȉ ᖔ ޖ Үp ȉ 6:75,* '$&-ሓ ᆿ t) ˫ '$&-ሓ ᆿ ȩ$'$&-ሓ ᆿ Үp '$&B'+5 ޖ ˣҮp '$&B'25 $3% )ȉ ූÿ ÿ '$&& '+5> @ ȉ '$&& '+5> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ '$&& '+5> @ Үp '$&B'+5 ޖ ˣҮp '$&B'25 $3% )ȉ ූÿ ÿ ȉ 6:75,* '$&-ሓ ᆿ t) ˫ '$&-ሓ ᆿ ȩ$'$&-ሓ ᆿ '$&B'+5 5 '$&-ሓ ȉ ᖔ ޖ Үp ȉ '$&& '+/> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ'$&B'+5 5 '$&-ሓ ȉ ᖔ ޖ Үp '$&& '+5> @ ȉ '$&& '+5> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ '$&& '+5> @'$&B'+5 5 '$&-ሓ ȉ ᖔ ޖ Үp'$&B'+5 /' '$& ȉ ᖔ ޖ Үp '$&B'+5 5' '$& ȉ ᖔ ޖ Үp ȉ '$&& '+5> @ '$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ'$&& '+5> @ '$&& '+5> @ '$&& '+5> @'$&& '+5> @ ȉ '$&& '+5> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ ȉ '$&& '+5> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ ȉ '$&& '+5> @ '$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ '$&& '+5> @'$&& '+5> @ ȉ '$&& '+5> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ ȉ '$&& '+5> @'$&-ሓ ȉ ᖔ ޖ )ȉ ᆿ Lˣ '$&-ሓ ȉ ޖ'$&B'25 '$&-ሓ ޖᇗ Үp '$&B'25 '$&-ሓ ޖᇗ Үp '$&& '25> @ ȉ '$&& '25> @ '$&-ሓ ᇗ ޖ )ȉ ᆿ Lˣ '$&-ሓ ᇗ ޖ '$&& '25> @。
stm32f103中文手册一、概述stm32f103c8/cb:64KB或128KB闪存,20KBSRAM,48引脚或64引脚LQFP封装。
stm32f103r8/rb:64KB或128KB闪存,20KBSRAM,64引脚LQFP封装。
stm32f103v8/vb:64KB或128KB闪存,20KBSRAM,100引脚LQFP封装。
stm32f103rc/rd/re:256KB或384KB或512KB闪存,48KB或64KB SRAM,64引脚或100引脚LQFP封装。
stm32f103vc/vd/ve:256KB或384KB或512KB闪存,48KB或64KB SRAM,100引脚LQFP封装。
stm32f103zc/zd/ze:256KB或384KB或512KB闪存,48KB或64KB SRAM,144引脚LQFP封装。
stm32f103系列的主要特性如下:72MHz的主频,1.25 DMIPS/MHz的性能。
从2.0V到3.6V的工作电压范围。
从-40°C到+85°C的工作温度范围。
多种低功耗模式,包括停机模式、待机模式、睡眠模式和停止模式。
多达7个定时器,包括3个16位通用定时器、1个16位高级定时器、2个基本定时器和1个看门狗定时器。
多达3个同步串行接口(SPI),支持I2S协议。
多达3个通用异步收发器(USART),支持ISO7816协议、LIN协议、IrDA协议和调制解调器控制。
多达2个通用串行总线(USB),支持USB 2.0全速设备和CAN2.0B协议。
多达2个I2C总线接口,支持400KHz的快速模式和10KHz的低速模式。
多达3个12位模数转换器(ADC),支持1.2us的转换时间和多通道扫描模式。
多达2个12位数模转换器(DAC),支持8位和12位的数据格式和双缓冲区输出模式。
多达80个通用输入输出端口(GPIO),支持多种工作模式和中断功能。
多达15个可屏蔽中断源和一个非屏蔽中断源(NMI)。