北邮-微机原理与接口技术(4)(修改版)
- 格式:pdf
- 大小:3.55 MB
- 文档页数:18
微型计算机原理与接口技术(第4版)___题解及实验指导这份大纲旨在为《微型计算机原理与接口技术(第4版)吴宁题解及实验指导》给出一个概览,请参考以下内容。
概述介绍微型计算机原理与接口技术的基本概念引言微型计算机的发展和应用阐述微型计算机系统的组成和层次结构计算机硬件描述计算机硬件的基本组成包括中央处理器、存储器和输入输出设备讨论硬件的功能和特点计算机软件介绍计算机软件的概念和分类强调操作系统的作用和功能讨论软件的开发和应用微型计算机接口研究计算机与外部设备之间的连接和通信介绍接口的原理和技术分析接口的设计和实现实验指导实验准备介绍进行实验所需的基本准备工作包括实验器材、软件环境和实验原理的研究实验内容提供各章节相关实验的具体内容和步骤引导学生逐步完成实验任务强调实验中的关键点和注意事项实验总结总结每个实验的目的和结果分析实验过程中遇到的问题和解决方法提供实验的评价和改进建议通过这份《微型计算机原理与接口技术(第4版)吴宁题解及实验指导》大纲,学生可以了解该教材的内容和结构,对于研究和实验有一个整体的认识和预期。
本章介绍微型计算机原理与接口技术的基本概念和背景。
首先,讲解了计算机系统的组成和发展历程,帮助读者了解计算机系统的基本结构和演化过程。
其次,介绍了微型计算机的特点和分类。
通过本章的研究,读者能够建立起对微型计算机原理与接口技术的整体认识和理解。
本章将深入探讨微型计算机的结构和各个功能部件的作用。
首先,介绍了微型计算机的总线结构和数据流动方式,帮助读者了解信息在计算机系统中的传输过程。
然后,讨论了微型计算机的存储器层次结构和主要存储器的特点。
随后,讲解了微型计算机的中央处理器(CPU)的功能和内部结构。
最后,介绍了微型计算机的输入输出系统,包括输入设备和输出设备的种类和原理。
通过本章的研究,读者能够全面了解微型计算机的内部结构和各个功能部件的作用。
本章重点介绍微型计算机的编程技术,包括指令系统和汇编语言编程。
第四章习题参考答案教材上的习题P205 1 解:A1 - 4字节,A2 - 6字节,A3 - 40字节,A4 - 60字节P205 4 解:PAR偏移地址为0, PLENTH 当前偏移地址$=2+16+4=22,$-PAR=22,故PLENTH的值为22P205 5 解:AX=1,BX=20,CX=1P206 6 解: 应讨论最高位为1和0的情况。
如输入最高位为1,AH=0;输入最高位为0,AH=0FFH。
IN AL,5FH ;假如输入后AL=45HTEST AL,80H ;执行01000101 AND 10000000后ZF=1,AL=00HJZ L1 ;ZF=1,转到L1MOV AH,0JMP STOPL1: MOV AH,0FFH ;结果AH=0FFHSTOP: HALT补充题阅读程序并完成填空(1) ADDR1开始的单元中连续存放两个双字数据,求其和,并将和存放在ADDR2开始的单元(假定和不超过双字)MOV CX,2XOR BX,BXCLCNEXT: MOV AX,[ADDR1+BX]ADC AX,MOV [ADDR2+BX],AXINC BXNEXT解:[ADDR1+BX+4]INC BXLOOP(2)在数据段ADDR1地址处有200个字节数据,要传送到数据段地址ADDR2处。
MOV AX, SEG ADDR1MOV DS, AXMOV ES,MOV SI,MOV DI, OFFSET ADDR2MOV ,200CLDREP解:AXOFFSET ADDR1CXMOVSB(3)已知有某字串BUF1的首地址为2000H, 数据段与附加段重合。
欲从BUF1处开始将20个字数据顺序传送至BUF2处。
(假设BUF1和BUF2有地址重叠)LEA SI, BUF1ADD SI,LEA DI, BUF2STDMOV CX,REP MOVSW解:38ADD DI, 3820(4)设有一个首地址为ARRAY,有N个字数据的数组,要求求出该数组之和,并把结果存入TOTAL地址中。
第一章 绪论19461.EDVAC 1.2.3.ENIAC ⎧⎪⎨⎪⋅⎩⎧⎪⎪⋅⎨⎪⎪⋅⎩,,第一台电子计算机(美,宾夕法尼亚大学,埃克特、莫克利)缺点:一、存储容量太小;二、用线路连接的方式来编排程序。
冯诺依曼、莫尔小组,,奠定了计算机基础组成:运算器、控制器、存储器、输入设备、输出设备基本原理:程序存储和控制冯诺依曼机数值采用二进制计数发展:早期冯诺依曼以CPU 为中心,现在演变为以存储器为中心微机1.1发展史 2.19741946~19561957~19633.41964~19701971~4..Altair ⎫⎪⎪⎬⎪⎪⎭⎧⎪⎪⎨⎪⎪⎩→→→⎧⎪⎧⎪⎨⎪⎨⎪⎪⎪⎩⎩,,开创微机新时代电子管 ()晶体管 ()微机代中、小规模集成电路 ()大、超大规模集成电路()大型机中型机小型机微型机大型巨型化:性能发展方向小型微型化:成本网络、人工智能化51995,..2μμμμ⎧⎨⎩摩尔定律61971CPU()问世:开创微机新纪元1971:,PMOS,2300,<1MHz,10s 15s 第一代48(1971):1972:Intel80081974:Intel8080(NMOS,4500,2MHz In ,1s s,64KB,单),Motorola MC6800第二代8(1974):1975:Zilog Z80CPU 7.按字长tel4004Intel4004换代μ⎧⎪⎨⎪⎩⎧⎪⎨⎪⎩1976:Intel 80851978:Intel 8086(NMOS,29000万,5、8、10MHz,0.5s,1MB)第三代16(1978):1979:Zilog Z8000,Mototola 68001982:Intel 80826,Motorola 680101983:Zilog Z800001984:Motorola 68020第四代32(1983)1985:In z 25/33/50z 60z 150/166/180/200z μ⎧⎪⎪⎨⎪⎪⎩tel 80386(CHMOS,27.5万,1633MH ,<0.1s,32,40GB,)1989:Intel 8086(CHMOS,120万,MH ),Motorola 680401993:Pentium(CMOS,310万,MH )1995:Pentium Pro(5450万,MH )8058680619978第五代6:Pen 2006:3Core SSSE ⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎪⎪⎩⎩tium Ⅱ(750万)1999:Pentium Ⅲ(950万)2000:Pentium 4(1.5GHz 3.6GHz)()1.2⎧⎧⎪⎪•⎨⎨⎪⎪⎩⎩基本结构:CPU(运算器、控制器)、存储器、输入/输出设备微机系统冯诺依曼工作原理:存储器存储程序控制的原理发展:早期冯诺依曼以CPU为中心,现在演变为以存储器为中心()=+CPU =+++I/O 1. 1.2.3./4...1.2.1CPU I O ⎧⎪⎪⎪⎪⎪⎪⎨⎪⎧⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎩⎩⎧⎨⎩核心,中央处理器微处理器运算器控制器微控制器运算器控制器存储器接口单片机从存储器中取指令,指令译码简单的算术逻辑运算任务在处理器和存储器或之间传送数据程序流向控制等随机存储器2存储器:分类存放程序和数据只读存储器微处理器RAM 3I/O 接口:外部设备与C 1 微机微ROM 型计算机.I/O I /O ⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎧⎪⎪⎪⎧⎪⎨⎪⎨⎪⎪⎪⎩⎪⎪⎩⎧⎧⎪⎨⎩⎪⎪⎨⎪⎪⎪⎩PU 或存储器连接交换信息连接CPU 、存储器、I/O 接口任务:CPU 与存储器、I/O 间传送地址、数据、控制信息系数据总线统4总分类地址总线线控制总线键盘、鼠标、扫描仪、数字化仪、输入设备条形码读入器、光笔、语音输入器5.输出设备:CRT 显示器、打印机、绘图仪设备公用设备:软盘机,硬盘机,光盘机CPU ⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎧⎪⎨⎪⎩⎧⎨组成:(主体)微机、I/O 设备、系统软件微机2输入设备:键盘、鼠标、扫描仪、数字化仪、条形码读入器系统输出设备:CRT 显示器、打印机、绘图仪算术逻辑部件ALU :算术、逻辑运算累加器和寄存器组指令指针寄存器IP (程序计数器):指向要执行的下一条指令的偏移地址3段寄存器:段地址与偏移地址组成20位物理地址对存储器寻址时序和控制部件内部总线{41234567⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎪⎪⎩微机性能指标主频字长内存容量存取周期运算速度内核数目高速缓冲4.⎧⎧⎪⎪⎧⎨⎪⎨⎪⎪→→⎩⎩⎪⎪⎧⎪⎪⎧⎪⎪⎨⎨⎪⎨⎪⎪⎪⎪⎪⎩⎩⎪⎧⎨⎩⎩半导体存储器随机读写,断电存储内容消失特点:容量大速度慢动态DRAM内存条MOS电路存储单元电容:漏电信息消失刷新特点:容量小速度高随机RAM双极型电路分类静态SRAM存储单元:触发器或不要刷新MOS电路断电不丢失数据内存非易失性随机读写存储器NVRAM分类SRAM实时读写功能与EEPROM可靠非易失功能综合存储器⎧⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎩⎪⎪⎧⎪⎪⎪⎧⎧⎪⎪⎪⎨⎪⇒⎪⎩⎪⎪⎨⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎩⎪⎪⎪⎩只读不写,非易失性原理:专有设备烧断芯片内二极管而存储二进制信息可编程PROM只能写一次,固化程序用只读ROM分类可擦除可编程EPROMEEPROM(电可擦除EPROM)高速缓冲存储器Cache:存储空间较小,速度较慢,位于CPU和主存之间lash⎧⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎪⎧⎪⎪⎪⎧⎪⎪⎪⎪⎪⇒⎨⎨⎪⎪⎪⎪⎩⎪⎪⎪⎩⎩磁记录:软盘、硬盘、磁带1只读光盘外存光盘存储器:2一次写入光盘大容量、标准化、重量轻、易保存、寿命长3可改写光盘F存储器:(优盘)将数据以电荷的形式储存在光栅电极上,集成度高,可靠性好,不易损坏74373742451.2.2/CPU LS LS I O 作用:(或存储器)与外设交换信息。
第4章作业P1535. 阅读下列程序,说明每条指令执行后的结果是什么?X1 DB 65H, 78HX2 DW 06FFH, 5200HX3 DD ?GO: MOV AL, TYPE X1MOV BL, TYPE X2MOV CL, TYPE X3MOV AH, TYPE GOMOV BH, SIZE X2MOV CH, LENGTH X3解:(1)前三条语句的功能是设置数据于数据段中,从数据段偏移地址0000H开始存放。
变量偏移地址数据X1 0000H0001HX2 0002H0003H0004H0005HX3 0006H0007H0008H0009H六条程序执行结果如下:(AL)=01H;设置变量类型属性,字节数(BL)=02H;设置变量类型属性,字节数(CL)=04H;设置变量类型属性,字节数(AH)=0FFH;设置GO显示类型,近标号,为-1,补码表示(BH)=02H;设置数据类型,无DUP时,返回数据类型的字节数(CH)=01H;无DUP时,返回1。
程序执行后结果如下:调试程序如下:STACK SEGMENT STACKDB 100 DUP(?)STACK ENDSDATA SEGMENTX1 DB 65H, 78HX2 DW 06FFH, 5200HX3 DD ?DATA ENDSCODE SEGMENTASSUME CS:CODE,DS:DATA,SS:STACKSTART: PUSH DSMOV AX,DA TAMOV DS,AXGO: MOV AL, TYPE X1MOV BL, TYPE X2MOV CL, TYPE X3MOV AH, TYPE GOMOV BH, SIZE X2MOV CH, LENGTH X3POP DSHLTCODE ENDSEND START6. 画出示意图,说明下列变量在内存中如何让存放?A1 DB 12H, 34HA2 DB ‘Right.’A3 DW 5678HA4 DB 3 DUP(?)(1)设置数据于数据段中,从数据段偏移地址0000H开始存放。
第一章 绪论19461.EDVAC 1.2.3.ENIAC ⎧⎪⎨⎪⋅⎩⎧⎪⎪⋅⎨⎪⎪⋅⎩,,第一台电子计算机(美,宾夕法尼亚大学,埃克特、莫克利)缺点:一、存储容量太小;二、用线路连接的方式来编排程序。
冯诺依曼、莫尔小组,,奠定了计算机基础组成:运算器、控制器、存储器、输入设备、输出设备基本原理:程序存储和控制冯诺依曼机数值采用二进制计数发展:早期冯诺依曼以CPU 为中心,现在演变为以存储器为中心微机1.1发展史 2.19741946~19561957~19633.41964~19701971~4..Altair ⎫⎪⎪⎬⎪⎪⎭⎧⎪⎪⎨⎪⎪⎩→→→⎧⎪⎧⎪⎨⎪⎨⎪⎪⎪⎩⎩,,开创微机新时代电子管 ()晶体管 ()微机代中、小规模集成电路 ()大、超大规模集成电路()大型机中型机小型机微型机大型巨型化:性能发展方向小型微型化:成本网络、人工智能化51995,..2μμμμ⎧⎨⎩摩尔定律61971CPU()问世:开创微机新纪元1971:,PMOS,2300,<1MHz,10s 15s第一代48(1971):1972:Intel80081974:Intel8080(NMOS,4500,2MHz In ,1s s,64KB,单),Motorola MC6800第二代8(1974):1975:Zilog Z80CPU 7.按字长tel4004Intel4004换代μ⎧⎪⎨⎪⎩⎧⎪⎨⎪⎩1976:Intel 80851978:Intel 8086(NMOS,29000万,5、8、10MHz,0.5s,1MB)第三代16(1978):1979:Zilog Z8000,Mototola 68001982:Intel 80826,Motorola 680101983:Zilog Z800001984:Motorola 68020第四代32(1983)1985:In z 25/33/50z 60z 150/166/180/200z μ⎧⎪⎪⎨⎪⎪⎩tel 80386(CHMOS,27.5万,1633MH ,<0.1s,32,40GB,)1989:Intel 8086(CHMOS,120万,MH ),Motorola 680401993:Pentium(CMOS,310万,MH )1995:Pentium Pro(5450万,MH )8058680619978第五代6:Pen 2006:3Core SSSE ⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎪⎪⎩⎩tium Ⅱ(750万)1999:Pentium Ⅲ(950万)2000:Pentium 4(1.5GHz 3.6GHz)()1.2⎧⎧⎪⎪∙⎨⎨⎪⎪⎩⎩基本结构:CPU(运算器、控制器)、存储器、输入/输出设备微机系统冯诺依曼工作原理:存储器存储程序控制的原理发展:早期冯诺依曼以CPU为中心,现在演变为以存储器为中心()=+CPU =+++I/O 1. 1.2.3./4...1.2.1CPU I O ⎧⎪⎪⎪⎪⎪⎪⎨⎪⎧⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎩⎩⎧⎨⎩核心,中央处理器微处理器运算器控制器微控制器运算器控制器存储器接口单片机从存储器中取指令,指令译码简单的算术逻辑运算任务在处理器和存储器或之间传送数据程序流向控制等随机存储器2存储器:分类存放程序和数据只读存储器微处理器RAM 3I/O 接口:外部设备与C 1 微机微ROM 型计算机.I/O I /O ⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎧⎪⎪⎪⎧⎪⎨⎪⎨⎪⎪⎪⎩⎪⎪⎩⎧⎧⎪⎨⎩⎪⎪⎨⎪⎪⎪⎩PU 或存储器连接交换信息连接CPU 、存储器、I/O 接口任务:CPU 与存储器、I/O 间传送地址、数据、控制信息系数据总线统4总分类地址总线线控制总线键盘、鼠标、扫描仪、数字化仪、输入设备条形码读入器、光笔、语音输入器5.输出设备:CRT 显示器、打印机、绘图仪设备公用设备:软盘机,硬盘机,光盘机CPU ⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎧⎪⎨⎪⎩⎧⎨组成:(主体)微机、I/O 设备、系统软件微机2输入设备:键盘、鼠标、扫描仪、数字化仪、条形码读入器系统输出设备:CRT 显示器、打印机、绘图仪算术逻辑部件ALU :算术、逻辑运算累加器和寄存器组指令指针寄存器IP (程序计数器):指向要执行的下一条指令的偏移地址3段寄存器:段地址与偏移地址组成20位物理地址对存储器寻址时序和控制部件内部总线{41234567⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎪⎪⎩微机性能指标主频字长内存容量存取周期运算速度内核数目高速缓冲4.⎧⎧⎪⎪⎧⎨⎪⎨⎪⎪→→⎩⎩⎪⎪⎧⎪⎪⎧⎪⎪⎨⎨⎪⎨⎪⎪⎪⎪⎪⎩⎩⎪⎧⎨⎩⎩半导体存储器随机读写,断电存储内容消失特点:容量大速度慢动态DRAM内存条MOS电路存储单元电容:漏电信息消失刷新特点:容量小速度高随机RAM双极型电路分类静态SRAM存储单元:触发器或不要刷新MOS电路断电不丢失数据内存非易失性随机读写存储器NVRAM分类SRAM实时读写功能与EEPROM可靠非易失功能综合存储器⎧⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎩⎪⎪⎧⎪⎪⎪⎧⎧⎪⎪⎪⎨⎪⇒⎪⎩⎪⎪⎨⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎩⎪⎪⎪⎩只读不写,非易失性原理:专有设备烧断芯片内二极管而存储二进制信息可编程PROM只能写一次,固化程序用只读ROM分类可擦除可编程EPROMEEPROM(电可擦除EPROM)高速缓冲存储器Cache:存储空间较小,速度较慢,位于CPU和主存之间lash⎧⎧⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎨⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎪⎩⎪⎧⎪⎪⎪⎧⎪⎪⎪⎪⎪⇒⎨⎨⎪⎪⎪⎪⎩⎪⎪⎪⎩⎩磁记录:软盘、硬盘、磁带1只读光盘外存光盘存储器:2一次写入光盘大容量、标准化、重量轻、易保存、寿命长3可改写光盘F存储器:(优盘)将数据以电荷的形式储存在光栅电极上,集成度高,可靠性好,不易损坏74373742451.2.2/CPULS LS I O 作用:(或存储器)与外设交换信息。
1第1章微型计算机系统〔习题1.1〕简答题(1)计算机字长(Word)指的是什么?(2)总线信号分成哪三组信号?(3)PC机主存采用DRAM组成还是SRAM组成?(4)Cache是什么意思?(5)ROM-BIOS是什么?(6)中断是什么?(7)32位PC机主板的芯片组是什么?(8)教材中MASM是指什么?(9)处理器的“取指-译码-执行周期”是指什么?(10)本课程的主要内容属于计算机系统层次结构中哪个层次?〔解答〕①处理器每个单位时间可以处理的二进制数据位数称计算机字长。
②总线信号分成三组,分别是数据总线、地址总线和控制总线。
③ PC机主存采用DRAM组成。
④高速缓冲存储器Cache是处理器与主存之间速度很快但容量较小的存储器。
⑤ ROM-BIOS是“基本输入输出系统”,操作系统通过对BIOS的调用驱动各硬件设备,用户也可以在应用程序中调用BIOS中的许多功能。
⑥中断是CPU正常执行程序的流程被某种原因打断、并暂时停止,转向执行事先安排好的一段处理程序,待该处理程序结束后仍返回被中断的指令继续执行的过程。
⑦主板芯片组是主板的核心部件,它提供主板上的关键逻辑电路。
⑧ MASM是微软开发的宏汇编程序。
⑨指令的处理过程。
处理器的“取指—译码—执行周期”是指处理器从主存储器读取指令(简称取指),翻译指令代码的功能(简称译码),然后执行指令所规定的操作(简称执行)的过程。
⑩机器语言层,即指令集结构。
(学生很多认为是:汇编语言层。
前4章主要涉及汇编语言,但本书还有很多处理器原理等内容)〔习题1.2〕判断题(1)软件与硬件的等价性原理说明软硬件在功能、性能和成本等方面是等价的。
(2)IA-64结构是IA-32结构的64位扩展,也就是Intel 64结构。
(3)8086的数据总线为16位,也就是说8086的数据总线的个数、或说条数、位数是16。
(4)微机主存只要使用RAM芯片就可以了。
(5)处理器并不直接连接外设,而是通过I/O 接口电路与外设连接。