PCB元器件封装说明
- 格式:doc
- 大小:32.00 KB
- 文档页数:12
常用元器件的PROTELL PCB封装1. 标准电阻:RES1、RES2;封装:AXIAL-0.3到AXIAL-1.0两端口可变电阻:RES3、RES4;封装:AXIAL-0.3到AXIAL-1.0三端口可变电阻:RESISTOR TAPPED,POT1,POT2;封装:VR1-VR52.电容:CAP(无极性电容)、ELECTRO1或ELECTRO2(极性电容)、可变电容CAPV AR 封装:无极性电容为RAD-0.1到RAD-0.4,有极性电容为RB.2/.4到RB.5/1.0.3.二极管:DIODE(普通二极管)、DIODE SCHOTTKY(肖特基二极管)、DUIDE TUNNEL (隧道二极管)DIODE V ARCTOR(变容二极管)ZENER1~3(稳压二极管)封装:DIODE0.4和DIODE 0.7;(上面已经说了,注意做PCB时别忘了将封装DIODE的端口改为A、K)4.三极管:NPN,NPN1和PNP,PNP1;引脚封装:TO18、TO92A(普通三极管)TO220H (大功率三极管)TO3(大功率达林顿管)以上的封装为三角形结构。
T0-226为直线形,我们常用的9013、9014管脚排列是直线型的,所以一般三极管都采用TO-126啦!5、效应管:JFETN(N沟道结型场效应管),JFETP(P沟道结型场效应管)MOSFETN(N 沟道增强型管)MOSFETP(P沟道增强型管)引脚封装形式与三极管同。
6、电感:INDUCTOR、INDUCTOR1、INDUCTOR2(普通电感),INDUCTOR V AR、INDUCTOR3、INDUCTOR4(可变电感)8.整流桥原理图中常用的名称为BRIDGE1和BRIDGE2,引脚封装形式为D系列,如D-44,D-37,D-46等。
9.单排多针插座原理图中常用的名称为CON系列,从CON1到CON60,引脚封装形式为SIP系列,从SIP-2到SIP-20。
制作元器件封装的步骤:
一、创建一个PCB封装。
(新建——PCB库——存储到一个路径——命名)
二、利用向导生成原器件封装。
(工具——新建元件——按向导提示设置参数)
三、工作层面参数设置。
(工具——库选项——使用公制、Grid:1mm、其余为0.1mm)
四、系统参数设置。
(工具——参数——风格为:鼠标为中心、其余默认)
五、手工制作元器件的封装
1、定义外形(在TOP OVERLAY层操作)
2、放置焊盘16个。
(第一个焊盘序号为1)
3、调整焊盘的位置和间距。
(用定义参考点的方法)
4、在PCB库标签上重命名。
5、保存该文件到一个路径下。
六、生成元器件报告。
(报告——前三个报告类型)。
PCB中常见的元器件封装大全一、常用元器件:1.元件封装电阻 AXIAL2.无极性电容 RAD3.电解电容 RB—4.电位器 VR5.二极管 DIODE6.三极管 TO7.电源稳压块78和79系列 TO-126H和TO—126V8.场效应管和三极管一样9.整流桥 D-44 D-37 D-4610.单排多针插座 CON SIP11.双列直插元件 DIP12.晶振 XTAL1电阻:RES1,RES2,RES3,RES4;封装属性为axial系列无极性电容:cap;封装属性为RAD-0.1到rad—0.4电解电容:electroi;封装属性为rb.2/.4到rb.5/1。
0电位器:pot1,pot2;封装属性为vr—1到vr—5二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率)三极管:常见的封装属性为to—18(普通三极管)to—22(大功率三极管)to-3(大功率达林顿管)电源稳压块有78和79系列;78系列如7805,7812,7820等;79系列有7905,7912,7920等.常见的封装属性有to126h和to126v整流桥:BRIDGE1,BRIDGE2:封装属性为D系列(D-44,D-37,D—46)电阻:AXIAL0。
3-AXIAL0。
7 其中0.4-0。
7指电阻的长度,一般用AXIAL0.4 瓷片电容:RAD0。
1-RAD0。
3。
其中0。
1—0.3指电容大小,一般用RAD0.1电解电容:RB.1/.2—RB。
4/.8 其中。
1/。
2—。
4/.8指电容大小.一般<100uF 用RB。
1/.2,100uF—470uF用RB。
2/。
4,〉470uF用RB.3/.6二极管:DIODE0。
4-DIODE0。
7 其中0。
4—0.7指二极管长短,一般用DIODE0。
4发光二极管:RB。
1/.2集成块:DIP8-DIP40, 其中8-40指有多少脚,8脚的就是DIP8贴片电阻0603表示的是封装尺寸与具体阻值没有关系但封装尺寸与功率有关通常来说0201 1/20W0402 1/16W0603 1/10W0805 1/8W1206 1/4W电容电阻外形尺寸与封装的对应关系是:0402=1。
PCB元器件制作封装2--使用元件向导制作元件的封装
PCB制作封装2--使用元件向导制作元件的封装
①、在原有的制作元件封装的页面上(这是将所有元件封装制作在同一个元件封装库内),单击菜单栏上的Tools -->>
②、在出现的下拉菜单上点击Component Wizard,接着就会一个对话框
③、点击出现的对话框上的Next,在下面的画面上先选择双列直插式(Dual ln-line Packages [DIP],Select a unit后面的是需要选择单位),
④、接着点击Next(接着出现的画面上是尺寸图,问你需要修改不,如果需要改,就可以将上面的数字修改成你需要的尺寸),
⑤、再点击Next(这个出现的是引脚中心距以及引脚与引脚之间的间距,如果需要修改,则修改为自己需要的尺寸),
⑥、再点击Next(出现的页面是外部丝印框的宽度,可以修改你想要的尺寸),
⑦、再点击Next(出现的页面是引脚个数--且两边对称的,可以修改为指定个数--偶数),
⑧、再点击Next(出现的页面是所画元件需要修改的元件名),最后点击Finish完成。
⑨、将原点设置在元件的中心:Edit -->> Set Referece -->> Center,这样原点就被设置在中心
⑩、查找元件中心的步骤:快捷键Ctrl+END之后,鼠标的箭头就指到原点的中心(或者元件的中心)。
PCB设计中封装规范及要求PCB(Printed Circuit Board,印刷电路板)是现代电子产品中常见的一种基础组成部分,用于连接电子元器件并传导电信号。
在进行PCB设计过程中,封装规范和要求是非常重要的,它们直接影响了PCB的性能、可靠性和生产效率。
本文将详细介绍PCB设计中的封装规范和要求。
1.封装规范在PCB设计中,封装规范是指PCB元件封装的几何形状、尺寸、引脚布局和连接方式等的标准化要求。
下面是一些常见的封装规范:(1)尺寸规范:首先,封装应符合原理图中所示的尺寸和轮廓要求。
其次,对于贴片组件封装,引脚的间距、封装的长宽比等也需要满足相关标准。
(2)引脚布局:引脚布局应考虑到元件的安装和焊接方便性,避免引脚之间的短路和其他不必要的问题。
引脚的顺序可以按照相对原点的位置、数字顺序或按照特定功能进行排序。
(3)焊盘规范:对于贴片元件,焊盘的形状和尺寸应与引脚匹配,并考虑焊接工艺的要求,如合适的焊接垫大小、间距和形状。
(4)三维模型规范:为了在PCB设计时进行三维可视化布局和冲突检查,每个封装都应有相应的三维模型,包括组件的外形、引脚、焊盘等。
2.封装要求在PCB设计中,封装要求是指在实际设计过程中需要满足的一些要求。
下面是一些常见的封装要求:(1)一致性:对于相同功能的元器件,应使用相同的封装,以确保板上的元件一致性,避免布局和焊接的问题。
(2)可靠性:封装应设计为可靠的,以确保电路的稳定性和长期可靠运行。
封装的外形和焊接足够牢固,焊盘和引脚的连接可靠。
(3)散热性能:对于功率较大的元器件(如功放器件、处理器等),封装要求应考虑到其散热性能。
为了降低元器件温度,应设计合适的热传导路径和散热装置。
(4)DRC检查规则:封装设计应符合设计规则检查(Design Rule Check,DRC)的要求,包括最小间距、最小径迹宽度、最小孔径等。
总之,封装规范和要求是PCB设计过程中必须要考虑的重要因素。
原理图封装和pcb封装
原理图封装是将电子元器件的符号、引脚、名称等信息转化为符合CAD软件要求的格式,使得该元器件在原理图中能够正确表示和连接。
PCB封装是将电子元器件的三维模型、外形轮廓、引脚位置等信息转化为符合CAD软件要求的格式,方便在PCB布局和布线过程中进行元器件放置和连接。
在原理图封装中,每个元器件都有一个独特的符号,用于表示该元器件在电路图中的位置和连接方式。
符号上的引脚表示元器件的电气连接,每个引脚都有一个唯一的引脚编号,即管脚号。
符号下方通常会有元器件的名称,用于标识该元器件的具体型号。
PCB封装中的元器件模型通常是一个三维模型,包含了元器件的外形轮廓和引脚位置信息。
这些模型可以用来在PCB布局软件中对元器件进行放置和布线操作。
每个元器件模型都有与之对应的原理图封装符号,使得原理图和PCB布局之间能够进行正确的对应和连接。
原理图封装和PCB封装是电子设计中非常重要的一环,在设计过程中,正确的封装能够保证电路的连接和功能的实现。
因此,封装设计的准确性和可靠性对于整个电子产品的性能和可靠性都有着重要的影响。
PCB元件封装库和集成元件库简介PCB〔Printed Circuit Board〕是电子产品中最重要的组成局部之一,它承载和连接各种电子元器件,为电路的正常运行提供了根底。
在设计PCB时,我们需要选择适宜的元件封装和集成元件,以确保PCB的可靠性和性能。
PCB元件封装库和集成元件库是设计PCB过程中必不可少的资源。
元件封装库是存储了各种元器件封装的数据库,而集成元件库那么收录了一些常见的功能、模块化的集成电路。
本文将详细介绍PCB元件封装库和集成元件库的作用、分类和使用方法。
PCB元件封装库作用PCB元件封装库存储了各种元器件的封装信息,如引脚数量、引脚排列、尺寸、电气参数等。
通过使用元件封装库,PCB设计人员可以直接选择适宜的封装,而不需要重新设计和绘制。
分类PCB元件封装库根据元器件封装的类型进行分类,常见的封装类型包括以下几种:1.DIP封装〔Dual in-line Package〕: DIP封装是最常见的封装类型之一,它采用两行引脚平行排列的形式,适用于集成电路、晶体管等元器件。
2.SIP封装〔Single In-line Package〕: SIP封装是一种单行引脚排列的封装,常用于集成电路、LED灯等元器件。
3.BGA封装〔Ball Grid Array〕: BGA封装是一种外表贴装封装,引脚以网格状分布在封装底部,适用于高密度的集成电路。
4.QFP封装〔Quad Flat Package〕: QFP封装是一种外表贴装封装,引脚以四边形排列在封装底部,适用于集成电路、微控制器等元器件。
使用方法PCB设计软件通常提供了元件封装库的功能,设计人员可以在软件中直接浏览和选择适宜的封装。
以下是使用Altium Designer软件为例的封装选择步骤:1.翻开Altium Designer软件,在工具栏中点击。
目录目录 (1)第一章制作Pad (2)1.1概述 (2)1.2制作规则单面pad略 (6)1.3制作规则过孔pad略 (6)1.4制作异形单面pad (6)第二章制作封装 (7)2.1普通封装制作 (7)2.2制作机械(定位孔/安装孔)封装 (8)2.3导出封装 (9)第一章制作Pad1.1概述一、Allegro中的Padstack主要包括1、元件的物理焊盘1)规则焊盘(Regular Pad)。
有圆形、方形、椭圆形、矩形、八边形、任意形状(Shape)2)热风焊盘(Thermal Relief)。
有圆形、方形、椭圆形、矩形、八边形、任意形状(Shape)3)抗电边距(Anti Pad)。
用于防止管脚和其他网络相连。
有圆形、方形、椭圆形、矩形、八边形、任意形状(Shape)。
2、阻焊层(soldermask):阻焊盘就是solder mask,是指板子上要上绿油的部分。
实际上这阻焊层使用的是负片输出,所以在阻焊层的形状映射到板子上以后,并不是上了绿油阻焊,反而是露出了铜皮。
通常为了增大铜皮的厚度,采用阻焊层上划线去绿油,然后加锡达到增加铜线厚度的效果。
3、助焊层(Pastemask):机器贴片的时候用的。
对应着所以贴片元件的焊盘、在SMT加工是,通常采用一块钢板,将PCB上对应着元器件焊盘的地方打孔,然后钢板上上锡膏,PCB在钢板下的时候,锡膏漏下去,也就刚好每个焊盘上都能沾上焊锡,所以通常阻焊层不能大于实际的焊盘的尺寸。
用“<=”最恰当不过。
4、预留层(Filmmask):用于添加用户自定义信息。
表贴元件的封装、焊盘,需要设置的层面以及尺寸5、Regular Pad:具体尺寸更具实际封装的大小进行设置。
推荐参照《IPC-SM-782A Surface Mount Design and Land Pattern Standard》。
6、Thermal Relief:通常要比规则焊盘尺寸大20mil,如果Regular Pad尺寸小于40mil,需要适当减小尺寸差异。
PCB中常见的元器件封装大全一、常用元器件:1.元件封装电阻 AXIAL2.无极性电容 RAD3.电解电容 RB-4.电位器 VR5.二极管 DIODE6.三极管 TO7.电源稳压块78和79系列 TO-126H和TO-126V8.场效应管和三极管一样9.整流桥 D-44 D-37 D-4610.单排多针插座 CON SIP11.双列直插元件 DIP12.晶振 XTAL1电阻:RES1,RES2,RES3,RES4;封装属性为axial系列无极性电容:cap;封装属性为RAD-0.1到rad-0.4电解电容:electroi;封装属性为rb.2/.4到rb.5/1.0电位器:pot1,pot2;封装属性为vr-1到vr-5二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率)三极管:常见的封装属性为to-18(普通三极管)to-22(大功率三极管)to-3(大功率达林顿管)电源稳压块有78和79系列;78系列如7805,7812,7820等;79系列有7905,7912,7920等.常见的封装属性有to126h和to126v整流桥:BRIDGE1,BRIDGE2: 封装属性为D系列(D-44,D-37,D-46)电阻:AXIAL0.3-AXIAL0.7 其中0.4-0.7指电阻的长度,一般用AXIAL0.4瓷片电容:RAD0.1-RAD0.3。
其中0.1-0.3指电容大小,一般用RAD0.1电解电容:RB.1/.2-RB.4/.8 其中.1/.2-.4/.8指电容大小。
一般<100uF用RB.1/.2,100uF-470uF用RB.2/.4,>470uF用RB.3/.6二极管:DIODE0.4-DIODE0.7 其中0.4-0.7指二极管长短,一般用DIODE0.4发光二极管:RB.1/.2集成块:DIP8-DIP40, 其中8-40指有多少脚,8脚的就是DIP8贴片电阻0603表示的是封装尺寸与具体阻值没有关系但封装尺寸与功率有关通常来说0201 1/20W0402 1/16W0603 1/10W0805 1/8W1206 1/4W电容电阻外形尺寸与封装的对应关系是:0402=1.0x0.50603=1.6x0.80805=2.0x1.21206=3.2x1.61210=3.2x2.51812=4.5x3.22225=5.6x6.5零件封装是指实际零件焊接到电路板时所指示的外观和焊点的位置。
1、BGA(ball grid array球形触点陈列,表面贴装型封装之一。
在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。
也称为凸点陈列载体(PAC。
引脚可超过200,是多引脚LSI 用的一种封装。
封装本体也可做得比QFP(四侧引脚扁平封装小。
例如,引脚中心距为1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方。
而且BGA 不用担心QFP 那样的引脚变形问题。
该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。
最初,BGA 的引脚(凸点中心距为1.5mm ,引脚数为225。
现在也有一些LSI 厂家正在开发500 引脚的BGA 。
BGA 的问题是回流焊后的外观检查。
现在尚不清楚是否有效的外观检查方法。
有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。
美国Motorola 公司把用模压树脂密封的封装称为OMPAC ,而把灌封方法密封的封装称为GPAC(见OMPAC 和GPAC 。
2、BQFP(quad flat package with bumper带缓冲垫的四侧引脚扁平封装。
QFP 封装之一,在封装本体的四个角设置突起(缓冲垫以防止在运送过程中引脚发生弯曲变形。
美国半导体厂家主要在微处理器和ASIC 等电路中采用此封装。
引脚中心距0.635mm ,引脚数从84 到196 左右(见QFP 。
3、碰焊PGA(butt joint pin grid array 表面贴装型PGA 的别称(见表面贴装型PGA 。
4、C -(ceramic表示陶瓷封装的记号。
例如,CDIP 表示的是陶瓷DIP 。
是在实际中经常使用的记号。
5、Cerdip用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器等电路。
带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。
引脚中心距2.54mm ,引脚数从8 到42。
在日本,此封装表示为DIP -G(G 即玻璃密封的意思。
6、Cerquad表面贴装型封装之一,即用下密封的陶瓷QFP ,用于封装DSP 等的逻辑LSI 电路。
带有窗口的Cerquad 用于封装EPROM 电路。
散热性比塑料QFP 好,在自然空冷条件下可容许1. 5~ 2W 的功率。
但封装成本比塑料QFP 高3~5 倍。
引脚中心距有1.27mm 、0.8mm 、0.65mm 、 0.5mm 、 0.4mm 等多种规格。
引脚数从32 到368。
7、CLCC(ceramic leaded chip carrier带引脚的陶瓷芯片载体,表面贴装型封装之一,引脚从封装的四个侧面引出,呈丁字形。
带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。
此封装也称为 QFJ 、QFJ -G(见QFJ 。
8、COB(chip on board板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。
虽然COB 是最简单的裸芯片贴装技术,但它的封装密度远不如TAB 和倒片焊技术。
9、DFP(dual flat package双侧引脚扁平封装。
是SOP 的别称(见SOP 。
以前曾有此称法,现在已基本上不用。
10、DIC(dual in-line ceramic package陶瓷DIP(含玻璃密封的别称(见DIP.11、DIL(dual in-lineDIP 的别称(见DIP 。
欧洲半导体厂家多用此名称。
12、DIP(dual in-line package双列直插式封装。
插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。
DIP 是最普及的插装型封装,应用范围包括标准逻辑IC ,存贮器LSI ,微机电路等。
引脚中心距2.54mm ,引脚数从6 到64。
封装宽度通常为15.2mm 。
有的把宽度为7.52mm 和10.16mm 的封装分别称为skinny DIP 和slim DIP(窄体型DIP 。
但多数情况下并不加区分,只简单地统称为DIP 。
另外,用低熔点玻璃密封的陶瓷DIP 也称为cerdip(见cerdip 。
13、DSO(dual small out-lint双侧引脚小外形封装。
SOP 的别称(见SOP 。
部分半导体厂家采用此名称。
14、DICP(dual tape carrier package双侧引脚带载封装。
TCP(带载封装之一。
引脚制作在绝缘带上并从封装两侧引出。
由于利用的是TAB(自动带载焊接技术,封装外形非常薄。
常用于液晶显示驱动LSI ,但多数为定制品。
另外,0.5mm 厚的存储器LSI 簿形封装正处于开发阶段。
在日本,按照EIAJ(日本电子机械工业会标准规定,将DICP 命名为DTP 。
15、DIP(dual tape carrier package同上。
日本电子机械工业会标准对DTCP 的命名(见DTCP 。
16、FP(flat package扁平封装。
表面贴装型封装之一。
QFP 或SOP(见QFP 和SOP 的别称。
部分半导体厂家采用此名称。
17、flip-chip倒焊芯片。
裸芯片封装技术之一,在LSI 芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连接。
封装的占有面积基本上与芯片尺寸相同。
是所有封装技术中体积最小、最薄的一种。
但如果基板的热膨胀系数与LSI 芯片不同,就会在接合处产生反应,从而影响连接的可靠性。
因此必须用树脂来加固LSI 芯片,并使用热膨胀系数基本相同的基板材料。
18、FQFP(fine pitch quad flat package小引脚中心距QFP 。
通常指引脚中心距小于0.65mm 的QFP(见QFP 。
部分导导体厂家采用此名称。
19、CPAC(globe top pad array carrier美国Motorola 公司对BGA 的别称(见BGA 。
20、CQFP(quad fiat package with guard ring带保护环的四侧引脚扁平封装。
塑料QFP 之一,引脚用树脂保护环掩蔽,以防止弯曲变形。
在把LSI 组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L 形状。
这种封装在美国Motorola 公司已批量生产。
引脚中心距0.5mm ,引脚数最多为208 左右。
21、H-(with heat sink表示带散热器的标记。
例如,HSOP 表示带散热器的SOP 。
22、pin grid array(surface mount type表面贴装型PGA 。
通常PGA 为插装型封装,引脚长约3.4mm 。
表面贴装型PGA 在封装的底面有陈列状的引脚,其长度从1.5mm 到2.0mm 。
贴装采用与印刷基板碰焊的方法,因而也称为碰焊PGA 。
因为引脚中心距只有1.27mm ,比插装型PGA 小一半,所以封装本体可制作得不怎么大,而引脚数比插装型多(250~528 ,是大规模逻辑LSI 用的封装。
封装的基材有多层陶瓷基板和玻璃环氧树脂印刷基数。
以多层陶瓷基材制作封装已经实用化。
23、JLCC(J-leaded chip carrierJ 形引脚芯片载体。
指带窗口CLCC 和带窗口的陶瓷QFJ 的别称(见CLCC 和QFJ 。
部分半导体厂家采用的名称。
24、LCC(Leadless chip carrier无引脚芯片载体。
指陶瓷基板的四个侧面只有电极接触而无引脚的表面贴装型封装。
是高速和高频IC 用封装,也称为陶瓷QFN 或QFN -C(见QFN 。
25、LGA(land grid array触点陈列封装。
即在底面制作有阵列状态坦电极触点的封装。
装配时插入插座即可。
现已实用的有227 触点(1.27mm 中心距和447 触点(2.54mm 中心距的陶瓷LGA ,应用于高速逻辑 LSI 电路。
LGA 与QFP 相比,能够以比较小的封装容纳更多的输入输出引脚。
另外,由于引线的阻抗小,对于高速LSI 是很适用的。
但由于插座制作复杂,成本高,现在基本上不怎么使用。
预计今后对其需求会有所增加。
26、LOC(lead on chip芯片上引线封装。
LSI 封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作有凸焊点,用引线缝合进行电气连接。
与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm 左右宽度。
27、LQFP(low profile quad flat package薄型QFP 。
指封装本体厚度为1.4mm 的QFP ,是日本电子机械工业会根据制定的新QFP 外形规格所用的名称。
28、L -QUAD陶瓷QFP 之一。
封装基板用氮化铝,基导热率比氧化铝高7~8 倍,具有较好的散热性。
封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。
是为逻辑LSI 开发的一种封装,在自然空冷条件下可容许W3的功率。
现已开发出了208 引脚(0.5mm 中心距和160 引脚 (0.65mm 中心距的LSI 逻辑用封装,并于1993 年10 月开始投入批量生产。
29、MCM(multi-chip module多芯片组件。
将多块半导体裸芯片组装在一块布线基板上的一种封装。
根据基板材料可分为MCM -L ,MCM -C 和MCM -D 三大类。
MCM -L 是使用通常的玻璃环氧树脂多层印刷基板的组件。
布线密度不怎么高,成本较低。
MCM -C 是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷作为基板的组件,与使用多层陶瓷基板的厚膜混合IC 类似。
两者无明显差别。
布线密度高于MCM -L 。
MCM -D 是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝或Si 、Al 作为基板的组件。
布线密谋在三种组件中是最高的,但成本也高。
30、MFP(mini flat package小形扁平封装。
塑料SOP 或SSOP 的别称(见SOP 和SSOP 。
部分半导体厂家采用的名称。
31、MQFP(metric quad flat package按照JEDEC(美国联合电子设备委员会标准对QFP 进行的一种分类。
指引脚中心距为 0.65mm 、本体厚度为3.8mm ~2.0mm 的标准QFP(见QFP 。
32、MQUAD(metal quad美国Olin 公司开发的一种QFP 封装。
基板与封盖均采用铝材,用粘合剂密封。
在自然空冷条件下可容许2.5W ~2.8W 的功率。