MOSFET的UIS及雪崩能量解析
- 格式:pdf
- 大小:275.65 KB
- 文档页数:5
分析高压SiC MOSFET的鲁棒性和可靠性在将SiC MOSFET安装到关键任务应用之前,应对其可靠性和鲁棒性进行评估。
本文围绕1200V DMOSFET技术的可靠性和鲁棒性展开,以便更好地理解系统设计的权衡,以提高效率和可靠性。
高压碳化硅(SiC)MOSFET在许多行业都有多种应用。
传统的硅基MOSFET热性能有限,开关频率较低,因此无法在高频工作中高效工作。
卓越的电气参数,如更低的RDS(ON)和更高的开关频率,可为电机驱动、焊接机、可再生能源系统、充电站和IT 数据中心中的应用提供更高的功率密度。
此外,SiC MOSFET可以在400°C以上的温度下运行,热阻更低,有助于降低传导损耗。
同时,它们在更高频率下工作的能力有效地增加了热密度。
低传导和开关损耗的理想特性使这些半导体器件是高功率应用的理想选择。
在HVDC转换器、大功率逆变器(图1)等许多操作中,功率MOSFET必须根据特定要求串联或并联。
然而,这些配置带来了不同的挑战,甚至可能损坏这些设备。
下面列出了其中一些实例:在HVDC转换器中,使用一系列SiC MOSFET用于实现所需的阻断电压水平。
但是,在串联配置中,可能会出现不均等的电压共享,这会导致某些MOSFET发生雪崩击穿。
反过来,这可能会进一步导致整组器件出现故障;螺线管控制、固态变压器、升压转换器和反激式转换器等应用会在MOSFET中感应出高压尖峰,这会导致器件因高di/dt和寄生电容而以雪崩模式运行,最终导致高功耗;在大功率电机驱动器的情况下,足够的短路耐受能力对于确保故障保护和设备/系统故障预防至关重要。
上述实例表明,在将这些SiC MOSFET安装到此类关键任务应用之前,测量这些SiC MOSFET的可靠性和鲁棒性至关重要。
本文围绕1200V DMOSFET技术的可靠性和鲁棒性展开,以更好地理解系统设计的权衡,以提高效率和可靠性。
1设备描述和测试程序为进行测试,GeneSiC半导体公司在150mm晶圆上制造了1200V/75mΩ SiC DMOSFET。
MOSFET雪崩特性及电源案例解析MOSFET(金属氧化物半导体场效应晶体管)是一种非常重要的半导体器件,被广泛应用于电子电路中。
在正常工作的情况下,MOSFET可以提供很好的性能和稳定性。
然而,当MOSFET的工作电压超过特定的电压时,会发生雪崩击穿现象,导致器件的破坏。
本文将详细介绍MOSFET的雪崩特性,并结合电源案例对其进行解析。
雪崩击穿是指当MOSFET的漏结(Drain-Source)结电压超过其额定值时,电流突然大幅度增加,从而导致器件的不可逆破坏。
在一个MOSFET器件中,漏结结与源结之间形成了一个电场,当该电场造成的电压超过材料的击穿电压时,雪崩击穿现象就会发生。
MOSFET的雪崩特性与其结构有关。
根据结构的不同,可以将MOSFET分为2种类型:N沟道(N-channel)MOSFET和P沟道(P-channel)MOSFET。
对于N沟道MOSFET,当漏结结端的电压超过其额定值时,由于P型基底区(Body)和N型漏结区(Drain)之间形成的PN结反向偏置电压加大,电子和空穴会被强烈的电场加速,形成冲击离子化电流,导致雪崩现象的发生。
而P沟道MOSFET的雪崩击穿现象则与N沟道MOSFET相反,当源结电压超过其额定值时,阻挡层(Channel)和漏结结区之间形成的PN结反向偏置电压加大,导致电荷载流子穿越阻挡层,形成雪崩读出电流。
下面以一个电源案例来解析MOSFET的雪崩特性。
假设我们有一个MOSFET电源电路,输入电压为10V,通过升压变换器将其升压到50V,并驱动一个负载。
MOSFET的额定漏结电压为40V。
根据MOSFET的雪崩特性,当漏结电压超过40V时,MOSFET的雪崩击穿可能会发生。
在分析这个案例之前,我们需要先了解一下电源电路的工作原理。
升压变换器通过周期性开关,将输入电压转换为高电压输出。
开关管是MOSFET,负责控制输入电压的导通和截断。
当输入电压低于40V时,MOSFET处于截断状态,输出电压为0V。
MOSFET参数理解分类:电源分享2012-07-16 14:33 4629人阅读评论(0) 收藏举报soa工作测试存储平台制造最大额定参数,所有数值取得条件(Ta=25℃)VDSS 最大漏-源电压在栅源短接,漏-源额定电压(VDSS)是指漏-源未发生雪崩击穿前所能施加的最大电压。
根据温度的不同,实际雪崩击穿电压可能低于额定VDSS。
关于V(BR)DSS的详细描述请参见静电学特性.VGS 最大栅源电压VGS额定电压是栅源两极间可以施加的最大电压。
设定该额定电压的主要目的是防止电压过高导致的栅氧化层损伤。
实际栅氧化层可承受的电压远高于额定电压,但是会随制造工艺的不同而改变,因此保持VGS在额定电压以内可以保证应用的可靠性。
ID - 连续漏电流ID定义为芯片在最大额定结温TJ(max)下,管表面温度在25℃或者更高温度下,可允许的最大连续直流电流。
该参数为结与管壳之间额定热阻RθJC和管壳温度的函数:ID中并不包含开关损耗,并且实际使用时保持管表面温度在25℃(Tcase)也很难。
因此,硬开关应用中实际开关电流通常小于ID 额定值@ TC = 25℃的一半,通常在1/3~1/4。
补充,如果采用热阻JA的话可以估算出特定温度下的ID,这个值更有现实意义。
IDM -脉冲漏极电流该参数反映了器件可以处理的脉冲电流的高低,脉冲电流要远高于连续的直流电流。
定义IDM的目的在于:线的欧姆区。
对于一定的栅-源电压,MOSFET导通后,存在最大的漏极电流。
如图所示,对于给定的一个栅-源电压,如果工作点位于线性区域内,漏极电流的增大会提高漏-源电压,由此增大导通损耗。
长时间工作在大功率之下,将导致器件失效。
因此,在典型栅极驱动电压下,需要将额定IDM设定在区域之下。
区域的分界点在Vgs和曲线相交点。
因此需要设定电流密度上限,防止芯片温度过高而烧毁。
这本质上是为了防止过高电流流经封装引线,因为在某些情况下,整个芯片上最“薄弱的连接”不是芯片,而是封装引线。
MOSFET的UIS及雪崩能量解析在功率MOSFET的数据表中,通常包括单脉冲雪崩能量EAS,雪崩电流IAR,重复脉冲雪崩能量EAR等参数,而许多电子工程师在设计电源系统的过程中,很少考虑到这些参数与电源系统的应用有什么样的联系,如何在实际的应用中评定这些参数对其的影响,以及在哪些应用条件下需要考虑这些参数。
本文将论述这些问题,同时探讨功率MOSFET在非钳位感性开关条件下的工作状态。
EAS,IAR和EAR的定义及测量MOSFET的雪崩能量与器件的热性能和工作状态相关,其最终的表现就是温度的上升,而温度上升与功率水平和硅片封装的热性能相关。
功率半导体对快速功率脉冲(时间为100~200μs)的热响应可以由式1说明:(1)其中,A是硅片面积,K常数与硅片的热性能相关。
由式(1)得:(2)其中,tav是脉冲时间。
当长时间在低电流下测量雪崩能量时,消耗的功率将使器件的温度升高,器件的失效电流由其达到的峰值温度所决定。
如果器件足够牢靠,温度不超过最高的允许结温,就可以维持测量。
在此过程内,结温通常从25℃增加到TJMAX,外部环境温度恒定为25℃,电流通常设定在ID的60%。
雪崩电压VAV大约为1.3倍器件额定电压。
雪崩能量通常在非钳位感性开关UIS条件下测量。
其中,有两个值EAS和EAR,EAS为单脉冲雪崩能量,定义了单次雪崩状态下器件能够消耗的最大能量;EAR为重复脉冲雪崩能量。
雪崩能量依赖于电感值和起始的电流值。
图1为VDD去耦的EAS测量电路及波形。
其中,驱动MOSFET为Q1,待测量的MOSFET为DUT,L为电感,D为续流管。
待测量的MOSFET和驱动MOSFET同时导通,电源电压VDD加在电感上,电感激磁,其电流线性上升,经导通时间tp后,电感电流达到最大值;然后待测量的MOSFET和驱动MOSFET同时关断,由于电感的电流不能突变,在切换的瞬间,要维持原来的大小和方向,因此续流二极管D导通。
MOSFET雪崩测试及失效模式分析MOSFET雪崩测试及失效模式分析摘要:本文介绍了功率MOSFET及雪崩测试的基本概念,并对雪崩测试后产生的失效样品进行了研究分析,从而得出封装过程及晶圆设计缺陷均能引起器件雪崩失效。
关键词: MOSFET 雪崩测试失效分析1. 功率MOSFE简介金属-氧化物半导体场效应晶体管,简称金氧半场效晶体管(Metal-Oxide-Semiconductor Field-Effect Transistor, MOSFET)是一种可以广泛使用在模拟电路与数字电路的场效晶体管(field-effect transistor)。
依照其“通道”(工作载流子)的极性不同,可分为“N型”与“P型” 的两种类型,通常又称为NMOSFET与PMOSFET,其他简称尚包括NMOS、PMOS等。
功率场效应晶体管也分为结型和绝缘栅型,但通常主要指绝缘栅型中的MOS 型(Metal Oxide Semiconductor FET),简称功率MOSFET。
2. 雪崩测试原理雪崩能量通常在非钳位感性开关UIS条件下测量。
其中,有两个值EAS和EAR,EAS为单脉冲雪崩能量,定义了单次雪崩状态下器件能够消耗的最大能量;EAR为重复脉冲雪崩能量。
雪崩能量依赖于电感值和起始的电流值。
实际封装测试时只测试EAS。
EAS 特性通常用来描述功率MOSFET在非钳制电感电路中能够承受电流大小的能力,或通常用来描述功率MOSFET在雪崩击穿下负载能量的能力。
EAS特性好坏会直接影响到器件的安全工作区及寿命,因此对于功率MOSFET而言,EAS特性被认为是器件安全性的重要指标。
图2 EAS测试原理图及波形3. 失效分析EAS测试是通过施加一单脉冲能量来考核MOSFET产品的承受能力, 用以剔除芯片本身存在的潜在缺陷或装配过程中造成轻微损伤的不良品, 从而使产品在使用前得到有效的筛选, 能够更可靠的工作。
EAS 测试的不良品通常表现为栅极漏电流ISGS超标或短路。
mos管雪崩击穿原理
mos管雪崩击穿原理是指当MOS管的栅-源结或栅-漏结处的
电场强度达到一定值时,会发生电子与正空穴的雪崩击穿现象,导致结内的载流子数量急剧增加,电流急剧增大,从而对
MOS管造成损坏。
MOS管是由栅极、漏极和源极组成的一种半导体器件。
当MOS管处于开启状态时,栅极施加的电压控制了漏极-源极之
间的电流流动,而栅极-漏极或栅极-源极之间的结负责控制器
件的操作。
在正常操作中,当栅极施加的电压较低时,MOS管的结处形
成了一个屏障,阻碍了电流的流动,器件处于断开状态。
当栅极施加的电压增大到一定程度时,电场强度也会增大,电子与正空穴之间的碰撞增多,加速电子能量增大,导致一部分电子获得了足够的能量突破屏障,电流开始通过。
这个过程叫做击穿。
当电场强度进一步增大时,电子与正空穴之间的碰撞会更加频繁,足够多的电子通过击穿屏障,导致电流急剧增大,这种情况叫做雪崩击穿。
雪崩击穿会对MOS管造成瞬间的过电流,
导致电压超过器件的耐压能力,可能造成器件损坏。
因此,保证MOS管在正常工作范围内,避免电压超过耐压能力,是防止雪崩击穿的重要措施。
MOSFET的UIS及雪崩能量解析在功率的数据表中,通常包括单脉冲雪崩能量EAS,雪崩电流IAR,重复脉冲雪崩能量EAR等参数,而许多电子工程师在设计电源系统的过程中,很少考虑到这些参数与电源系统的应用有什么样的联系,如何在实际的应用中评定这些参数对其的影响,以及在哪些应用条件下需要考虑这些参数。
本文将论述这些问题,同时探讨功率MOSFET在非钳位感性开关条件下的工作状态。
EAS,IAR和EAR的定义及测量MOSFET的雪崩能量与器件的热性能和工作状态相关,其最终的表现就是温度的上升,而温度上升与功率水平和硅片封装的热性能相关。
功率半导体对快速功率脉冲(时间为100~200μs)的热响应可以由式1说明:(1)其中,A是硅片面积,K常数与硅片的热性能相关。
由式(1)得:(2)其中,tav是脉冲时间。
当长时间在低电流下测量雪崩能量时,消耗的功率将使器件的温度升高,器件的失效电流由其达到的峰值温度所决定。
如果器件足够牢靠,温度不超过最高的允许结温,就可以维持测量。
在此过程内,结温通常从25℃增加到TJMAX,外部环境温度恒定为25℃,电流通常设定在ID的60%。
雪崩电压VAV大约为1.3倍器件额定电压。
雪崩能量通常在非钳位感性开关UIS条件下测量。
其中,有两个值EAS和EAR,EAS为单脉冲雪崩能量,定义了单次雪崩状态下器件能够消耗的最大能量;EAR为重复脉冲雪崩能量。
雪崩能量依赖于电感值和起始的电流值。
图1为VDD去耦的EAS测量电路及波形。
其中,驱动MOSFET为Q1,待测量的MOSFET为DUT,L为电感,D为续流管。
待测量的MOSFET和驱动MOSFET 同时导通,电源电压VDD加在电感上,电感激磁,其电流线性上升,经导通时间tp后,电感电流达到最大值;然后待测量的MOSFET和驱动MOSFET同时关断,由于电感的电流不能突变,在切换的瞬间,要维持原来的大小和方向,因此续流二极管D导通。
图1 VDD去耦的EAS测量图由于MOSFET的DS之间有寄生电容,因此,在D导通续流时,电感L和CDS 形成谐振回路,L的电流降低使CDS上的电压上升,直到电感的电流为0,D自然关断,L中储存的能量应该全部转换到CDS中。
功率MOSFET雪崩击穿问题分析2008-10-29 10:08:00 【文章字体:大中小】推荐收藏打印摘要:分析了功率MOSFET雪崩击穿的原因,以及MOSFET故障时能量耗散与器件温升的关系。
和传统的双极性晶体管相比,反向偏置时MOSFET雪崩击穿过程不存在“热点”的作用,而电气量变化却十分复杂。
寄生器件在MOSFET的雪崩击穿中起着决定性的作用,寄生晶体管的激活导通是其雪崩击穿的主要原因。
在MOSFET 发生雪崩击穿时,器件内部能量的耗散会使器件温度急剧升高。
关键词:双极性晶体管;功率MOSFET;雪崩击穿;寄生晶体管;能量耗散1 引言功率MOSFET在电力电子设备中应用十分广泛,因其故障而引起的电子设备损坏也比较常见。
分析研究功率MOSFET故障的原因、后果,对于MOSFET的进一步推广应用具有重要意义。
在正向偏置工作时,由于功率MOSFET是多数载流子导电,通常被看成是不存在二次击穿的器件。
但事实上,当功率MOSFET反向偏置时,受电气量变化(如漏源极电压、电流变化)的作用,功率MOSFET内部载流子容易发生雪崩式倍增,因而发生雪崩击穿现象。
与双极性晶体管的二次击穿不同,MOSFET的雪崩击穿常在高压、大电流时发生,不存在局部热点的作用;其安全工作范围也不受脉冲宽度的影响。
目前,功率器件的故障研究已经从单纯的物理结构分析过渡到了器件建模理论仿真模拟层面。
因此,本文将从理论上推导MOSFET故障时漏极电流的构成,并从微观电子角度对MOSFET雪崩击穿现象作详细分析。
同时,还将对故障时器件的能量、温度变化关系作一定的分析。
2 功率MOSFET雪崩击穿理论分析当MOSFET漏极存在大电流Id,高电压Vd时,器件内电离作用加剧,出现大量的空穴电流,经Rb流入源极,导致寄生三极管基极电势Vb升高,出现所谓的“快回(Snap-back)”现象,即在Vb升高到一定程度时,寄生三极管V2导通,集电极(即漏极)电压快速返回达到晶体管基极开路时的击穿电压(增益很高的晶体管中该值相对较低),从而发生雪崩击穿,(大量的研究和试验表明,Ic,SB很小。
MOSFET雪崩能量计算方法
首先,我们来了解一下什么是雪崩效应。
当MOSFET处于工作状态时,当负载电流超过额定值或者电压过高时,会导致电场浓度增大,从而引起
载流子的加速。
如果电场强度超过材料的击穿电场强度,就会发生雪崩效应,导致局部的击穿和功率损耗,甚至造成器件损坏。
对于计算MOSFET的雪崩能量,可以使用以下方法:
1.计算功率损耗:
首先,我们需要计算在雪崩效应发生时MOSFET上的功率损耗。
功率
损耗可以通过电流和电压的乘积来计算。
当MOSFET处于雪崩状态时,电
流将在局部区域非常高,可以通过额定电流和电压的比例来计算。
例如:如果额定电流为10A,电压为100V,当发生雪崩效应时,电流
可能增加到100A,电压维持在100V。
因此,功率损耗为10A*100V=1000W。
2.计算雪崩时间:
雪崩效应发生时,载流子将以非常高的速度运动,并在短时间内释放
能量。
我们需要计算雪崩效应持续的时间,以确定能量的释放量。
雪崩时间可以通过MOSFET的结构参数和工作情况来估算。
例如,根
据材料的电子迁移率、载流子的运动速度和结构的尺寸等因素,可以确定
雪崩效应的扩展速度。
通过除以扩展速度,我们可以得到雪崩效应持续时
间的大致估计。
3.计算雪崩能量:
通过计算功率损耗和雪崩时间,我们可以估算雪崩效应期间MOSFET
释放的能量。
例如:假设雪崩效应的持续时间为1微秒(1x10^-6秒),功率损耗为1000瓦特,那么雪崩能量可以通过功率乘以时间来计算:1000瓦特*1微秒=1毫焦耳。
MOSFET雪崩测试及失效模式分析摘要:本文介绍了功率MOSFET及雪崩测试的基本概念,并对雪崩测试后产生的失效样品进行了研究分析,从而得出封装过程及晶圆设计缺陷均能引起器件雪崩失效。
关键词: MOSFET 雪崩测试失效分析1. 功率MOSFE简介金属-氧化物半导体场效应晶体管,简称金氧半场效晶体管(Metal-Oxide-Semiconductor Field-Effect Transistor, MOSFET)是一种可以广泛使用在模拟电路与数字电路的场效晶体管(field-effect transistor)。
依照其“通道”(工作载流子)的极性不同,可分为“N型”与“P型” 的两种类型,通常又称为NMOSFET与PMOSFET,其他简称尚包括NMOS、PMOS等。
功率场效应晶体管也分为结型和绝缘栅型,但通常主要指绝缘栅型中的MOS型(Metal Oxide Semiconductor FET),简称功率MOSFET。
2. 雪崩测试原理雪崩能量通常在非钳位感性开关UIS条件下测量。
其中,有两个值EAS和EAR,EAS为单脉冲雪崩能量,定义了单次雪崩状态下器件能够消耗的最大能量;EAR为重复脉冲雪崩能量。
雪崩能量依赖于电感值和起始的电流值。
实际封装测试时只测试EAS。
EAS 特性通常用来描述功率MOSFET在非钳制电感电路中能够承受电流大小的能力,或通常用来描述功率MOSFET在雪崩击穿下负载能量的能力。
EAS特性好坏会直接影响到器件的安全工作区及寿命,因此对于功率MOSFET而言,EAS特性被认为是器件安全性的重要指标。
图2 EAS测试原理图及波形3. 失效分析EAS测试是通过施加一单脉冲能量来考核MOSFET产品的承受能力, 用以剔除芯片本身存在的潜在缺陷或装配过程中造成轻微损伤的不良品, 从而使产品在使用前得到有效的筛选, 能够更可靠的工作。
EAS测试的不良品通常表现为栅极漏电流ISGS超标或短路。
ID-连续漏电流ID定义为芯片在最大额定结温TJ(max)下,管表面温度在25℃或者更高温度下,可允许的最大连续直流电流。
该参数为结与管壳之间额定热阻RθJC和管壳温度的函数:ID中并不包含开关损耗,并且实际使用时保持管表面温度在25℃(Tcase)也很难。
因此,硬开关应用中实际开关电流通常小于ID额定值@TC=25℃的一半,通常在1/3~1/4。
补充,如果采用热阻JA的话可以估算出特定温度下的ID,这个值更有现实意义。
IDM-脉冲漏极电流该参数反映了器件可以处理的脉冲电流的高低,脉冲电流要远高于连续的直流电流。
定义IDM的目的在于:线的欧姆区。
对于一定的栅-源电压,MOSFET导通后,存在最大的漏极电流。
如图所示,对于给定的一个栅-源电压,如果工作点位于线性区域内,漏极电流的增大会提高漏-源电压,由此增大导通损耗。
长时间工作在大功率之下,将导致器件失效。
因此,在典型栅极驱动电压下,需要将额定IDM设定在区域之下。
区域的分界点在Vgs和曲线相交点。
因此需要设定电流密度上限,防止芯片温度过高而烧毁。
这本质上是为了防止过高电流流经封装引线,因为在某些情况下,整个芯片上最“薄弱的连接”不是芯片,而是封装引线。
考虑到热效应对于IDM的限制,温度的升高依赖于脉冲宽度,脉冲间的时间间隔,散热状况,RDS(on)以及脉冲电流的波形和幅度。
单纯满足脉冲电流不超出IDM上限并不能保证结温不超过最大允许值。
可以参考热性能与机械性能中关于瞬时热阻的讨论,来估计脉冲电流下结温的情况。
PD-容许沟道总功耗容许沟道总功耗标定了器件可以消散的最大功耗,可以表示为最大结温和管壳温度为25℃时热阻的函数。
TJ,TSTG-工作温度和存储环境温度的范围这两个参数标定了器件工作和存储环境所允许的结温区间。
设定这样的温度范围是为了满足器件最短工作寿命的要求。
如果确保器件工作在这个温度区间内,将极大地延长其工作寿命。
EAS-单脉冲雪崩击穿能量如果电压过冲值(通常由于漏电流和杂散电感造成)未超过击穿电压,则器件不会发生雪崩击穿,因此也就不需要消散雪崩击穿的能力。
功率mosfet应用与解析(1)--功率mosfet基础本文内容较长,希望了解MOSFET基本参数工程师,需要花一些时间和耐心。
功率MOSFET基础内容表1.基本器件结构2.击穿电压3.导通状态特性4.电容5.栅极电荷6.栅极电阻7.导通和关断8.体二极管正向电压9.体二极管反向恢复10.雪崩能力和额定11.dV/dt额定12.热阻特性13.功率耗散14.安全工作区15.电流额定1.基本器件结构功率MOSFET (金属氧化物半导体场效应晶体管)是非常通用的功率器件,因为它具有低的栅极驱动功率,快的开关速度和优异的并联工作能力。
许多功率MOSFET具有纵向的垂直结构,源极和漏极在晶元的相对的平面,从而可以流过大的电流和具有高的电压。
图1a和1b示出沟漕和平面两种基本的器件结构。
沟漕结构主要用于额定电压低于200V的器件,因为它具有高的沟道密度,因此导通电阻低。
平面结构适合于更高的额定电压器件,因为导通电阻主要由epi-层的电阻来决定,因此无法得到高的单元密度。
两种结构基本的操作相同。
除了特别的定义,本文只讨论沟漕结构。
Figure 1a: 沟漕MOSFET结构 Figure 1b: 平面MOSFET结构2.击穿电压在许多功率MOSFET中,N+ 源极和P-体形成的结是通过金属物短路的,从而避免意外的导通寄生的三极管。
当没有偏置加在栅极时,功率MOSFET通过反向偏置P-体和N- Epi形成的结,可以承受高的漏极电压。
在高压器件中,绝大部分电压由少掺杂的Epi层来承受:厚的少掺杂的Epi层承受更高的击穿耐压,但是增加了导通电阻。
在低压器件中,P-体掺杂程度和N- Epi层差不多,也可以承受电压。
如果P-体的厚度不够,重掺杂太多,耗尽区可以通孔达到N+ 源极区,从而降低了击穿电压值。
如果P-体的厚度太大,重掺杂不够,沟道的电阻和阈值电压将增大。
因此需要仔细的设计体和Epi掺杂和厚度以优化其性能。
数据表中,BV DSS通常定义为漏电流为250uA时漏极到源极的电压。
MOS场效应管雪崩方式及何时要考虑雪崩-mos场效应管应用-百能云芯
如下所示
在UIS工作状态下,MOS场效应管雪崩损坏及无损坏时
电子元器件在UIS工作时雪崩损坏模式有2种
即寄生三极管导通损坏+热损坏
寄生三极管导通损
即在MOS场效应管内部一个寄生三极管
如下图所示
一般情况下,三级管击穿电压<MOS场效应管电压,漏源反向电流流过P区,Rp和Rc产生压降值=三极管BJTVBEon,因不一致的局部单元,弱单元因三级管放大作用及基级电流IB 增加让局部三极管BJT导通,因此发生失控,栅极电压不足以关断MOS场效应管;
热损坏
即MOS场效应管在功率脉冲作用,因增加功耗,结温升高致硅片特性允许临界值,从而产生失效;
如下图所示
Rp=源极内部收缩区电阻
Rc=接触电阻
Rp,Rc与温度相关,随其增加而增加,射极和基极开启电压VBE随温度增加而降低,UIS能力随温度增加而降低;
雪崩能量何时考虑
1.电源输出短路时,初级产生大电流+初级电感时;
2.电机是感性负载,启动和堵转过程会产生大冲击电流;
3.MOS场效应管漏源产生大电压尖峰应用时;
4.反激应用,MOS场效应管关断时会产生大电压尖峰;。
MOSFET 的UIS 及雪崩能量解析及雪崩能量解析 在功率的数据表中,通常包括单脉冲雪崩能量EAS ,雪崩电流IAR ,重复脉冲雪崩能量EAR 等参数,而许多电子工程师在设计电源系统的过程中,很少考虑到这些参数与电源系统的应用有什么样的联系,如何在实际的应用中评定这些参数对其的影响,以及在哪些应用条件下需要考虑这些参数。
本文将论述这些问题,同时探讨功率MOSFET 在非钳位感性开关条件下的工作状态。
EAS ,IAR 和EAR 的定义及测量MOSFET 的雪崩能量与器件的热性能和工作状态相关 在功率的数据表中,通常包括单脉冲雪崩能量EAS,雪崩电流IAR,重复脉冲雪崩能量EAR 等参数,而许多电子工程师在设计电源系统的过程中,很少考虑到这些参数与电源系统的应用有什么样的联系,如何在实际的应用中评定这些参数对其的影响,以及在哪些应用条件下需要考虑这些参数。
本文将论述这些问题,同时探讨功率MOSFET 在非钳位感性开关条件下的工作状态。
EAS EAS,,IAR 和EAR 的定义及测量
的定义及测量 MOSFET 的雪崩能量与器件的热性能和工作状态相关,其最终的表现就是温度的上升,而温度上升与功率水平和硅片封装的热性能相关。
功率半导体对快速功率脉冲(时间为100~200μs)的热响应可以由式1说明:
(1)
其中,A 是硅片面积,K 常数与硅片的热性能相关。
由式(1)得:
(2)
其中,tav 是脉冲时间。
当长时间在低电流下测量雪崩能量时,消耗的功率将使器件的温度升高,器件的失效电流由其达到的峰值温度所决定。
如果器件足够牢靠,温度不超过最高的允许结温,就可以维持测量。
在此过程内,结温通常从25℃增加到TJMAX,外部环境温度恒定为25℃,电流通常设定在ID 的60%。
雪崩电压VAV 大约为1.3倍器件额定电压。
雪崩能量通常在非钳位感性开关UIS 条件下测量。
其中,有两个值EAS 和EAR,EAS 为单脉冲雪崩能量,定义了单次雪崩状态下器件能够消耗的最大能量;EAR 为重复脉冲雪崩能量。
雪崩能量依赖于电感值和起始的电流值。
图1为VDD去耦的EAS测量电路及波形。
其中,驱动MOSFET为Q1,待测量的MOSFET 为DUT,L为电感,D为续流管。
待测量的MOSFET和驱动MOSFET同时导通,电源电压VDD 加在电感上,电感激磁,其电流线性上升,经导通时间tp后,电感电流达到最大值;然后待测量的MOSFET和驱动MOSFET同时关断,由于电感的电流不能突变,在切换的瞬间,要维持原来的大小和方向,因此续流二极管D导通。
图1 VDD去耦的EAS测量图
由于MOSFET的DS之间有寄生电容,因此,在D导通续流时,电感L和CDS形成谐振回路,L的电流降低使CDS上的电压上升,直到电感的电流为0,D自然关断,L中储存的能量应该全部转换到CDS中。
如果电感L为0.1mH,IAS=10A,CDS=1nF,理论上,电压VDS为
CDSVDS2=LIAS2 (3)
VDS=3100V
这样高的电压值是不可能的,那么为什么会有这样的情况?从实际的波形上看,MOSFET的DS 区域相当于一个反并联的二极管。
由于这个二极管两端加的是反向电压,因此处于反向工作区,随着DS的电压VDS增加,增加到接近于对应稳压管的钳位电压也就是 V(BR)DSS时,VDS 的电压就不会再明显的增加,而是维持在V(BR)DSS值基本不变,如图1所示。
此时,MOSFET 工作于雪崩区,V(BR)DSS就是雪崩电压,对于单次脉冲,加在MOSFET上的能量即为雪崩能量EAS:
EAS=LIAS2/2 (4)
同时,由于雪崩电压是正温度系数,当MOSFET内部的某些单元温度增加,其耐压值也增加,因此,那些温度低的单元自动平衡,流过更多的电流以提高温度从而提高雪崩电压。
另外,测量值依赖于雪崩电压,而在去磁期间,雪崩电压将随温度的增加而变化。
在上述公式中,有一个问题,那就是如何确定IAS?当电感确定后,是由tp来确定的吗?事实上,对于一个MOSFET器件,要首先确定IAS。
如图1所示的电路中,电感选定后,不断地增
加电流,直到将MOSFET完全损坏,然后将此时的电流值除以1.2或1.3,即降额70%或80%,所得到的电流值即为IAS。
注意到IAS和L固定后,tp也是确定的。
过去,传统的测量EAS的电路图和波形如图2所示。
注意到,VDS最后的电压没有降到0,而是VDD,也就是有部分的能量没有转换到雪崩能量中。
图2 传统的EAS测量图
在关断区,图2(b)对应的三角形面积为能量,不考虑VDD,去磁电压为VDS,实际的去磁电压为VDS-VDD,因此雪崩能量为
(5)
对于一些低压的器件,VDS-VDD变得很小,引入的误差会较大,因此限制了此测量电路的在低压器件中的使用。
目前测量使用的电感,不同的公司有不同的标准,对于低压的MOSFET,大多数公司开始趋向于用0.1mH的电感值。
通常发现:如果电感值越大,尽管雪崩的电流值会降低,但最终测量的雪崩能量值会增加,原因在于电感增加,电流上升的速度变慢,这样芯片就有更多的时间散热,因此最后测量的雪崩能量值会增加。
这其中存在动态热阻和热容的问题,以后再论述这个问题。
雪崩的损坏方式
雪崩的损坏方式
图3显示了UIS工作条件下,器件雪崩损坏以及器件没有损坏的状态。
图3 UIS损坏波形
事实上,器件在UIS工作条件下的雪崩损坏有两种模式:热损坏和寄生三极管导通损坏。
热损坏就是功率MOSFET在功率脉冲的作用下,由于功耗增加导致结温升高,结温升高到硅片特性允许的临界值,失效将发生。
寄生三极管导通损坏:在MOSFET内部,有一个寄生的三极管(见图4),通常三级管的击穿电压通常低于MOSFET的电压。
当DS的反向电流开始流过P区后,Rp和Rc产生压降,Rp 和Rc的压降等于三极管BJT的VBEon。
由于局部单元的不一致,那些弱的单元,由于基级电流IB增加和三级管的放大作用促使局部的三极管BJT导通,从而导致失控发生。
此时,栅极的电压不再能够关断MOSFET。
图4 寄生三极管导通
在图4中,Rp为源极下体内收缩区的电阻,Rc为接触电阻,Rp和Rc随温度增加而增加,射极和基极的开启电压VBE随温度的增加而降低。
因此,UIS的能力随度的增加而降低。
图5 UIS损坏模式(VDD=150V,L=1mH,起始温度25℃)
在什么的应用条件下要考虑雪崩能量
在什么的应用条件下要考虑雪崩能量
从上面的分析就可以知道,对于那些在MOSFET的D和S极产生较大电压的尖峰应用,就要
考虑器件的雪崩能量,电压的尖峰所集中的能量主要由电感和电流所决定,因此对于反激的应用,MOSFET关断时会产生较大的电压尖峰。
通常的情况下,功率器件都会降额,从而留有足够的电压余量。
但是,一些电源在输出短路时,初级中会产生较大的电流,加上初级电感,器件就会有雪崩损坏的可能,因此在这样的应用条件下,就要考虑器件的雪崩能量。
另外,由于一些电机的负载是感性负载,而启动和堵转过程中会产生极大的冲击电流,因此也要考虑器件的雪崩能量。