dsp分章复习
- 格式:doc
- 大小:2.91 MB
- 文档页数:26
第一章1、DSP,DSP的两层含义:DSP(Digital Signal Processing)----数字信号处理的理论和方法。
DSP(Digital Signal Processor)----用于数字信号处理的可编程微处理器。
2、CPU、MCU、DSP区别与联系:CPU:微型计算机中央处理器。
(如:奔腾等)MCU:单片微型计算机(如MCS-51,MCS-96等)DSP:可编程的数字信号处理器。
3、掌握冯偌伊曼结构、哈佛结构以及改进的哈佛结构的区别及联系?DSP处理器则毫无例外地将程序代码和数据的存储空间分开,各有自己的地址总线与数据总线,这就是所谓的哈弗结构(同时取指令和取操作数,并行的进行指令和数据的处理,大大提高了运算速度)。
改进的哈弗结构,在哈弗结构基础上。
又加以改进,使得程序代码和数据存储空间之间也可以进行数据的传送。
冯·诺依曼体系结构模型:改进的哈弗结构:4、简述数字信号处理与模拟信号处理相比的优越性,(DSP系统的特点):DSP系统的特点(与模拟信号处理系统相比):1)、精度高,抗干扰能力强,稳定性好。
2)、编程方便,易于实现复杂算法(含自适应算法)。
3)、可程控。
4)、接口简单。
5)、集成方便。
5、DSP芯片的结构特点?1)、改进的哈弗结构2)、多总线结构3)、流水线技术4)、多处理单元5)、特殊的DSP 指令6)、指令周期短7)、运算精度高8)、丰富的外设9)、功耗低6、DSP芯片的分类?DSP芯片的分类(1)按用途分类1)、通用型DSP芯片(本课程主要讨论的芯片)2)、专用型DSP芯片(2)、按数据格式分1)、定点DSP 2)、浮点DSP7、了解做DSP方面公司:DSP主要厂商:美国TI、ADI、Motorola、Zilog等公司。
TI公司位居榜首,占全球DSP市场约60%左右。
TI、Lucent、AD、Motorola、ZSPh和NEC公司。
8、DSP应用系统的开发工具?常用的软硬件开发工具:Simulator软件仿真器、Emulator在线仿真器和C编译器等。
3、DSP有哪几种分类方式,可将DSP芯片分成哪几类?答:DSP有三种分类方式:按基础特性分类、按数据格式分类和按用途分类。
按基础特性可分为静态DSP芯片和一致性DSP芯片;按数据格式可分为定点DSP芯片和浮点DSP芯片;按照用途可分为通用型DSP芯片和专用型DSP芯片。
7、冯·诺伊曼结构和哈佛结构的主要区别是什么?与前者相比,哈佛结构有何优势?答:1)主要区别:冯·诺伊曼结构采用单存储空间,即程序指令和数据共用一个存储空间,使用单一的地址和数据总线。
哈佛结构采用双存储空间,程序存储器和数据存储器分开,有各自独立的程序总线和数据总线。
2)哈佛结构优势哈佛结构可独立编址和访问,可对程序和数据进行独立传输,使取指令操作、指令执行操作、数据吞吐并行完成,极大地提高了数据处理能力和指令的执行速度,非常适合于实时的数字信号处理。
8、以四级流水线为例,介绍DSP所采用的流水线技术。
答:计算单元在执行一条多周期指令时,总要经过取指、译码、取数、执行、写结果等步骤,需要若干指令周期才能完成。
流水线技术是将各指令的各个步骤重叠起来执行,而不是一条指令完成后,才开始执行下一条指令。
即在每个指令周期内,几个不同的指令均处于激活状态,每个指令处于不同的阶段。
如下图所示,在第N个指令取指令时,前面一个即第N-1个指令正在译码,而第N-2个指令正在取操作数,第N-3个指令则正在执行指令。
使用流水线技术后,尽管每一条指令的执行仍然要经过这些步骤,需要同样的指令周期数,但将一个指令段综合起来看,其中每一条指令的执行都是在一个指令周期内完成的。
10、数字信号处理的实现方法有哪几种?答:1)在通用的微型计算机(PC机)上用软件(如VB、VC语言)实现。
2)在通用的计算机系统中加上专用的加速处理机实现。
3)用单片机(如MCS-51、96系列等)实现。
4)用FPGA等产品实现数字信号处理算法。
5)用通用的可编程DSP芯片实现。
1、请列出几种常用的嵌入式操作系统,并简单说明其特点?2、常用的嵌入式处理器包括?3、DSP按照数据格式可以分为定点和浮点处理器两种4、DSP同单片机不同在于其哈弗结构,请说明其特点?5、DSP与MCU硬件结构比较,有何异同?6、请列出几个常用的DSP制造商?7、CPU组成包括什么?8、DSP的程序执行机构是什么?9、DSP的每次取指操作都是取8条32位指令,称为一个取指包10、指令执行时,每条指令占用一个功能单元11、什么是DSP的数据通路,C6000的数据通路包括什么?12、下列寄存器哪个不能用作条件寄存器A1、A2、A3、B0、B1、B213、C6000DSP中有8个功能单元,分别是什么?14、什么是流水线,其操作原理是什么?15、DSP的流水线都按照所有指令均按取指(fetch)、译码(decode)和执行三级进行。
16、取指级有4个节拍,译码级有2个节拍,执行级对不同类型的指令有不同数目的节拍17、流水线操作以CPU周期为单位,1个执行包在流水线1个节拍的时间就是1个CPU周期。
18、①在DP节拍,1个取指包的8条指令根据并行性被分成几个执行包,执行包由1~8条并行指令组成。
②在DP节拍期间,1个执行包的指令被分别分配到相应的功能单元③同时,源寄存器、目的寄存器和有关数据通路被译码以便在功能单元完成指令执行19、C6000片内为哈佛结构,即存储器分为程序存储空间和数据存储空间。
20、延迟间隙21、取指包:CPU运行时总是一次取8条32位指令,组成一个取指包执行包:所有并行执行的指令组成一个执行包。
22、C6000全部采用间接寻址23、所有寄存器都可以作为线性寻址的地址指针。
而A4~A7,B4~B7这8个寄存器还可以作为循环寻址的地址指针24、DSP试验箱通过仿真器连接电脑,其接口是JTAG口。
25、CCS有两种工作模式,软件仿真模式;硬件在线编程模式26、为什么要使用RTOS27、DSP/BIOS提供了4种不同的线程:硬件中断(HWI)、软件中断(SWI) 、任务(TSK) 、IDLE线程。
DSP最新考纲1、CPU总线结构基本概念。
2、直接寻址模式的基本寻址方法。
3、存储器映像寄存器包括的主要内容及地址。
4、CCS生成可执行文件的过程及载入可执行文件的方法。
5、片上ROM固化的内容及地址。
6、DSP系统的结构框图。
7、软件等待状态发生器的设置。
8、C语言中I/O端口的访问方法及插入汇编命令的方法。
9、自举的概念。
10、中断向量表地址的计算方法。
11、多路缓冲串口的发送和接收过程。
12、上电复位电路及手动复位电路设计方法。
13、定时器定时时间计算方法:定时周期 = CLKOUT×(TDDR+1)×(PRD+1)14、中断编程过程及方法。
15、布置的作业。
复习:1-01.数字信号处理:答:数字信号处理是利用计算机或专用处理设备,以数字的形式对信号进行分析、采集、合成、变换、滤波、估算、压缩、识别等加工处理,以便提取有用的信息并进行有效的传输与应用。
1-02.DSP系统的构成:1-03.数字信号处理器的特点:答:数字信号处理器(DSP)是一种特别适合于进行数字信号处理运算的微处理器,主要用于实时快速实现各种数字信号处理的算法。
哈弗结构;多总线结构;流水线结构;多处理单元;特殊的dsp指令;指令周期短;运算精度高;硬件配置高。
1-04.定点DSP:数据采用定点格式工作的DSP芯片。
浮点DSP:数据采用浮点格式工作的DSP芯片。
1-05.54x的特点:答:(1) 改进哈佛结构;(2) 8条总线(1条程序总线,3条数据总线,4条地址总线);(3) 高度专业指令系统;(4) 内核供电电压低。
优点:(1)功耗低;(2)高度并行性。
1-06.1. 总线结构:8条16位总线(1条程序,3条数据,4条地址)(1)PB:传送程序存储器的指令代码和操作数;(2)CB、DB:传送来自数据存储器的操作数;(3)EB传送写入数据存储器操作数;(4)PAB、CAB、DAB、EAB:传送地址信息。
DSP期末复习整理第⼀章绪论1.1 DSP的基本概念1.2.2 DSP芯⽚的特点1) 采⽤哈佛结构2) 采⽤多总线结构3) 采⽤流⽔线结构4) 具有专⽤的硬件乘法-累加器5) 具有特殊的寻址⽅式和指令6) ⽀持并⾏指令操作7) 硬件配置强,具有较强的借⼝功能8) ⽀持多处理器结构1.2.3 DSP芯⽚的分类1)按照数据格式的不同DSP芯⽚可以划分为:定点DSP芯⽚和浮点DSP芯⽚2)按照字长⼤⼩的不同,DSP芯⽚可以划分为:16位、24位、32位3)按照不同⽣产⼚家的产品系列划分,有TI公司的TMS320系列ADI公司的Blackfin、SHARC、TigerSHARCA系列飞思卡尔公司的MSC系列习题1.2简述DSP系统组成1.3DSP芯⽚与普通单⽚机相⽐有什么特点1.5DSP芯⽚有哪些主要特点第⼆章TMS320C55x的硬件结构2.1 TMS320C55x的总体结构2.1.1 C55x CPU内部总线结构C55x CPU含有12组内部独⽴总线,即:程序地址总线(PAB):1组,24位;程序数据总线(PB): 1组,32位;数据读地址总线(BAB、CAB、DAB):3组,24位;数据读总线(BB、CB、DB):3组,16位;数据写地址总线(EAB、FAB):2组,24位;数据写总线(EB、FB):2组,16位。
2.1.2 C55x 的CPU组成C55x的CPU包含5个功能单元:指令缓冲单元(I单元)、程序流单元(P单元)、地址-数据流单元(A单元)、数据运算单元(D单元)和存储器接⼝单元(M单元)。
I单元包括32X16位指令缓冲队列和指令译码器。
此单元主要接收程序代码并负责放⼊指令队列,由指令译码器来解释指令,然后再把指令流传给其他的⼯作单元(P单元、A单元、D单元)来执⾏这些指令P单元包括程序地址发⽣器和程序控制逻辑。
此单元产⽣所有程序空间地址,并送到PAB总线。
A单元包括数据地址产⽣电路(DAGEN)、附加的16位ALU和1组寄存器,此单元产⽣读/写数据空间地址,并送到BAB、CAB、DAB总线。
DSP处理器总复习第三章:处理器结构1.了解总线结构:PB CB DB EB PAB CAB DAB EAB◆程序总线(PB)◆三条数据总线(CB、DB、EB)CB、DB :数据读总线EB:数据写总线◆四条地址总线(PAB、CAB、DAB、EAB)2.了解CPU的内核:算数逻辑单元ALU;累加器ACCA,ACCB;桶形移位寄存器;乘加单元;比较选择和存储单元(CSSU);指数编码器(EXP encoder)(P50)MAC *AR2+, *AR3+, A (只能用累加器A)3.掌握存储器组织结构:①注意引脚:PS,DS,IS,MSTRB,IOSTRB,MP/MC.以及位:OVLY,DROM的使用。
程序空间,数据空间,I/O空间。
PS非(程序存储的片选):低电平有效外部总线和PB及PAB连通,CPU访问存放在外部存储器中的程序指令;DS非(数据存储的片选):低电平有效,外部总线和数据总线连通IS非(I/O口的片选):当CPU执行PORTR或PORTW指令时,IS非有效。
PMST处理器模式状态寄存器的三个位(MP/MC、OVL Y、DROM) 会影响存储器配置:☐MP/MC 决定是否将片上ROM存储器映射到程序空间⏹=0 微型计算机模式,片上ROM被映射到程序空间⏹=1 微处理器模式,片上ROM不被映射到程序空间⏹复位值:由MP/MC 引脚状态决定☐OVLY (RAM overlay)⏹=0 RAM不重叠,片上RAM只映射到数据空间⏹=1 RAM重叠,片上RAM同时映射到数据空间和程序空间⏹复位值:0☐DROM (Data ROM)⏹=0 片上ROM不被映射到数据空间⏹=1 片上ROM的一部分被映射到数据空间⏹复位值:0②CPU寄存器:重点掌握IMR,IFR,ST0,ST1,PMST, A,B,AR0~AR7,BK,BRC,SP其中ST0,ST1,PMST中各位的含义。
中断寄存器(IMR、IFR):中断屏蔽寄存器,可用于屏蔽中断中断标志寄存器(IFR)状态寄存器ST0TC:测试/控制标志DP:数据存储器页指针C:借位标志状态寄存器ST1CPL:编译模式选择位XF:XF引脚状态控制位SXM:符号扩展模式位HM:保持模式CPU挂起位C16:双16运算使能位ASM:累加器移位模式处理器模式状态寄存器(PMST):用于控制C54x DSP的存储器映射方式、存放中断向量表指针等●辅助计存器(AR0~AR7):通过AR0~AR7访问数据空间中数据的方式被称为间接寻址方式●循环缓冲区大小寄存器(BK)ARAU单元使用16位循环缓冲区大小寄存器(BK)实现循环递增/递减寻址●块重复寄存器(BRC、RSA、REA)☐16位块重复计数寄存器(BRC)用于存放一个汇编语言代码块需要被重复执行的次数☐16位块重复起始地址寄存器(RSA)用于存放被重复程序块的起始地址☐16位块重复结束地址寄存器(REA)用于存放被重复程序块的结束地址CPU根据这三个寄存器的内容执行块重复指令●堆栈指针寄存器(SP): DP和SP则用于直接寻址方式, SP同时也用于实现堆栈寻址☐存放的是系统堆栈的栈顶地址☐压栈和出栈指令就是通过SP指针实现的☐中断、TRAP、函数调用/返回和PUSHD、PUSHM、POPD以及POPM等指令都会使用SP进行堆栈操作⏹其中AR0~AR7、ARAU0、ARAU1、ARP、BK构成一个独立的逻辑模块实现包括循环寻址和位倒序寻址在内的各种间接寻址方式4.系统复位:IPTR,MP/MC,PC,INTM,IFR.☐IPTR被设置为1FFh☐MP/MC 位被设置为与MP/MC 引脚相同的状态若MP/MC =0,复位后CPU将从内部ROM开始读取指令执行若MP/MC =1,复位后CPU将读取外部程序存储器中的指令并执行☐PC被设置为FF80h,XPC被清零☐设置INTM = 1,即全局关闭可屏蔽中断☐设置IFR = 0000H☐一个内部同步复位信号被发给片上外设软件中断,硬件中断,非可屏蔽中断,可屏蔽中断。
dsp复习资料1.简述dsp芯⽚的主要特点。
1.哈佛结构:将程序和数据存储在不同的存储空间中,即程序存储器和数据存储器是两个相互独⽴的存储器,每个存储器独⽴编址、独⽴访问。
2.多总线结构:可以保证在⼀个机器周期内可以多次访问程序空间和数据空间。
3.指令系统的流⽔线操作:DSP芯⽚⼴泛采⽤流⽔线以减少指令执⾏时间,从⽽增强了处理器的处理能⼒。
4.专⽤的硬件乘法器:DSP芯⽚中有专⽤的硬件乘法器,使得乘法累加运算能在单个周期内完成。
5:特殊的DSP指令:(例如)TMS320C54x中的FIRS和LMS指令专门⽤于系数对称的FIR滤波器和LMS 算法。
6.快速的指令周期7.硬件配置强2.结合你的专业⽅向,试举出⼀个dsp具体应⽤实例,并说明为什么要采⽤dsp.DSP芯⽚的⾼速发展,得益于集成电路技术的进步,巨⼤的市场需求信号处理:数字滤波、⾃适应滤波、FFT、频谱分析3. 请描述TMS320C54x的总线结构1个程序总线(PB) 传送从程序存储器来的指令代码和⽴即数3个数据总线(CB DB EB)连接各种元器件4个地址总线(PAB CAB DAB EAB) 传送执⾏指令所需的地址PB ⽤于装载指令代码和⽴即数CB DB ⽤于读取操作数EB ⽤于写⼊操作数地址总线负责其他地址总线的地址存储与装载4. TMS320C54x⽚内存储器⼀般包括哪些种类?如何配置TMS320C54x⽚内存储器。
TMS320C54x芯⽚有随机访问存储器(RAM)和只读存储器(ROM)RAM可分为两种:双访问RAM(DARAM)和单访问RAM(SARAM)⽚内存储空间⼀般包括:64K的程序空间,64K的数据空间和64K的I/O空间,TMS320C54x⽚内存储器可使⽤MP/MC位、OVLY位、DROM位进⾏相对应得配置。
①MP/⾮MC位:如果该位清0,则⽚内ROM映象在程序存储器空间;如果置1,则⽚内ROM不映象在程序存储器空间。
DSP复习要点第一章绪论1、数的定标:Qn表示。
例如:16进制数2000H=8192,用Q0表示16进制数2000H=0.25,用Q15表示2、‟C54x小数的表示方法:采用2的补码小数;.word 32768 *707/10003、定点算术运算:乘法:解决冗余符号位的办法是在程序中设定状态寄存器STl中的FRCT位为1,让相乘的结果自动左移1位。
第二章CPU结构和存储器设置一、思考题:1、C54x DSP的总线结构有哪些特点?答:TMS320C54x的结构是围绕8组16bit总线建立的。
(1)、一组程序总线(PB):传送从程序存储器的指令代码和立即数。
(2)、三组数据总线(CB,DB和EB):连接各种元器件,(3)、四组地址总线(PAB,CAB,DAB和EAB)传送执行指令所需要的地址。
2、C54x DSP的CPU包括哪些单元?答:'C54X 芯片的CPU包括:(1)、40bit的算术逻辑单元(2)、累加器A和B(3)、桶形移位寄存器(4)、乘法器/加法器单元(5)、比较选择和存储单元(6)、指数编码器(7)、CPU状态和控制寄存器(8)、寻址单元。
1)、累加器A和B分为三部分:保护位、高位字、地位字。
保护位保存多余高位,防止溢出。
2)、桶形移位寄存器:将输入数据进行0~31bits的左移(正值)和0~15bits的右移(负值)3)、乘法器/加法器单元:能够在一个周期内完成一次17*17bit的乘法和一次40位的加法4)、比较选择和存储单元:用维比特算法设计的进行加法/比较/选择运算。
5)、CPU状态和控制寄存器:状态寄存器ST0和ST1,由置位指令SSBX和复位指令RSBX控制、处理器模式状态寄存器PMST2-3、简述’C54x DSP的ST1,ST0,PMST的主要功能。
答:’C54x DSP的ST1,ST0,PMST的主要功能是用于设置和查看CPU的工作状态。
•ST0主要反映处理器的寻址要求和计算机的运行状态。
第一章/*****************************************************************************/时域离散信号是幅值取连续,时间取离散模拟信号是都取连续1. 序列x(n)的能量定义为序列各抽样样值的平方和。
2. 若一线性时不变系统当输入为x(n)=δ(n)时输出为y(n)=R3(n),则当输入为u(n)-u(n-2)时输出为( C)。
A. R3(n)B. R2(n)C. R 3(n)+R 3(n-1)D. R 2(n)+R 2(n-1)u(n)-u(n-2) =δ(n) +δ(n - 1)然后和R 3(n)卷积一下就可以了3. 一个线性时不变系统稳定的充分必要条件是其系统函数的收敛域包含( A )。
A. 单位圆B. 原点C. 实轴D. 虚轴17. 以下单位冲激响应所代表的线性时不变系统中因果稳定的是( C )。
A. h(n) = u(n)B. h(n) = u(n +1)C. h(n) = R 4(n)D. h(n) = R 4(n +1)A 不稳定b,d 不是因果所以c26. 下列哪一个单位抽样响应所表示的系统不是因果系统?( D )A. h(n)=δ(n)B. h(n)=u(n)C. h(n)=u(n)-u(n-1)D. h(n)=u(n)-u(n+1)29. 序列x(n)=Re(e jn π/12)+Im(e jn π/18),周期为( B )。
A. 18B. 72C. 18πD. 36算出实部和虚部的周期 分别为:24和36 公倍数是721.时不变系统必然是线性系统。
( × ) 2.当输入序列不同时,线性时不变系统的单位抽样响应也不同。
( × ) 3.因果稳定系统的系统函数的极点必然在单位圆内。
( √ ) 4.常系数差分方程表示的系统必为线性移不变系统。
( × ) 5. 序列的傅里叶变换是周期函数。
( √ )6. 设y(n)=kx(n)+b, k>0,b>0为常数,则该系统是线性系统。
( × )7. y(n)=g(n)x(n)是线性系统。
( √ )8. 只要找到一个有界的输入,产生有界输出,则表明系统稳定。
( × )不是一个,而是任意输入是有界的,输出必然有界。
9. 线性时不变系统是因果系统的充分必要条件是_h (n )=0,n<0___。
10. 设两个有限长序列的长度分别为N 和M ,则它们线性卷积的结果序列长度为_N+M -1__。
11. 线性系统同时满足 可加性 和 比例性 两个性质。
12. 某线性时不变系统当输入x(n) =δ(n-1)时输出y(n) =δ(n -2) + δ(n -3),则该系统的单位冲激响应h(n) =_δ(n-1)+ δ(n -2)___。
13. 序列x(n) = cos (3πn)的周期等于__2____。
14. 已知系统的单位抽样响应为h(n),则系统稳定的充要条件是系统的单位取样响应h(n)绝对可和 或填(n=-∞~∞)∑|h(n)|<∞第二章/*****************************************************************************/如果收敛域包含无穷大,则可能是因果序列如果收敛域包含0,则可能是左序列特别要注意δ(n )的收敛域是整个z平面,且包含0和无穷大序列全部取正数,则收敛域包含无穷大序列全部取负数,则收敛域包含0有正有负则都不包含0和无穷大9. 已知序列Z 变换的收敛域为|z |>1,则该序列为( B )。
A. 有限长序列B. 右边序列C. 左边序列D. 双边序列18. 下列序列中z 变换收敛域包括z = 0的是( C )。
A. u(n)B. -u(n)C. u(-n)D. u(n-1)31. 对于x(n)=n21⎪⎭⎫ ⎝⎛u(n)的Z 变换,( B )。
A. 零点为z=21,极点为z=0 B. 零点为z=0,极点为z=21C. 零点为z=21,极点为z=1D. 零点为z=21,极点为z=233. 设序列x(n)=2δ(n+1)+δ(n)-δ(n-1),则X(e j ω)|ω=0的值为( B )。
A. 1B. 2C. 4D. 1/215. 设系统的单位抽样响应为h(n)=δ(n)+2δ(n-1)+5δ(n-2),其频率响应为( B )。
A. H(e j ω)=e j ω+e j2ω+e j5ωB. H(e j ω)=1+2e -j ω+5e -j2ωC. H(e j ω)=e -j ω+e -j2ω+e -j5ωD. H(e j ω)=1+21e -j ω+51e -j2ω34. 设有限长序列为x(n),N1≤n≤N2,当N1<0,N2>0,Z变换的收敛域为( A)。
A. 0<|z|<∞B. |z|>0C. |z|<∞D. |z|≤∞6. 非零周期序列的Z变换不存在。
( √)11. 序列的傅里叶变换就是序列z变换在单位圆上的取值。
( ×)22. 离散傅立叶变换是Z变换在单位圆周上取值的特例。
( √)23. 一般来说,左边序列的Z变换的收敛域一定在模最小的有限极点所在的圆之内。
( √)21. 序列R4(n)的Z变换为z^4-1/z^3(z-1) ,其收敛域为0<|z|<=∞。
第三章/****************************************************************************/4. 已知x(n)=δ(n),N点的DFT[x(n)]=X(k),则X(5)=( B )。
A. NB. 1C. 0D. - N5. 如图所示的运算流图符号是( D)基2 FFT算法的蝶形运算流图符号。
A. 按频率抽取B. 按时间抽取C. 两者都是D. 两者都不是6. 直接计算N点DFT所需的复数乘法次数与( B)成正比。
A. NB. N2C. N3D. Nlog2N10. 序列x(n)=R5(n),其8点DFT记为X(k),k=0,1,…,7,则X(0)为( D)。
A. 2B. 3C. 4D. 516. 序列x(n) = nR4(n-1),则其能量等于( D)。
A. 5B. 10C. 15D. 3020. 欲借助FFT算法快速计算两有限长序列的线性卷积,则过程中要调用( C )次FFT算法。
A. 1B. 2C. 3D. 421. 不考虑某些旋转因子的特殊性,一般一个基2 FFT算法的蝶形运算所需的复数乘法及复数加法次数分别为( A)。
A. 1和2B. 1和1C. 2和1D. 2和227. 若序列的长度为M,要能够由频域抽样信号X(k)恢复原序列,而不发生时域混叠现象,则频域抽样点数N需满足的条件是( A)。
A. N≥MB. N≤MC. N≤2MD. N≥2M28. 用按时间抽取FFT计算N点DFT所需的复数乘法次数与( D)成正比。
A. NB.N2C. N3D.Nlog2N35. 设两有限长序列的长度分别是M与N,欲用圆周卷积计算两者的线性卷积,则圆周卷积的长度至少应取( B)。
A.M+N B. M+N-1C. M+N+1D. 2(M+N)36. 计算N=2L(L为整数)点的按时间抽取基-2FFT需要( A)级蝶形运算。
A. LB. L/2C. ND. N/23. 设两个有限长序列的长度分别为N和M,则它们线性卷积的结果序列长度为_N+M-1__。
4. 一个短序列与一个长序列卷积时,有重叠相加法和重叠保留法两种分段卷积法。
5. 如果通用计算机的速度为平均每次复数乘需要4μs,每次复数加需要1μs,则在此计算机上计算210点的基2FFT需要___10____级蝶形运算,总的运算时间是__30720____μs。
6. 在用DFT近似分析连续信号的频谱时,___栅栏___效应是指DFT只能计算一些离散点上的频谱。
12. 用按时间抽取的基2 FFT算法计算N点(N=2L,L为整数)的DFT,共需要作N/2log2N 次复数乘和_Nlog2N____次复数加。
13. FFT的基本运算单元称为_蝶形____运算。
17. 基2 FFT算法计算N = 2L(L为整数)点DFT需___L_____级蝶形,每级由___N/2___个蝶形运算组成。
27. 用按时间抽取的基-2FFT算法计算N=2L(L为整数)点的DFT时,每级蝶形运算一般需要____N/2__次复数乘。
第五章7. 下列各种滤波器的结构中哪种不是I I R滤波器的基本结构( D)。
A. 直接型B. 级联型C. 并联型D. 频率抽样型Fir没有并联型频率抽样型这个是fir的8. 以下对双线性变换的描述中正确的是( B)。
A. 双线性变换是一种线性变换B. 双线性变换可以用来进行数字频率与模拟频率间的变换C. 双线性变换是一种分段线性变换12. 下列结构中不属于FIR滤波器基本结构的是( C)。
A. 横截型B. 级联型C. 并联型D. 频率抽样型13. 已知某FIR滤波器单位抽样响应h(n)的长度为(M+1),则在下列不同特性的单位抽样响应中可以用来设计线性相位滤波器的是( A)。
A. h[n] = -h[M-n]B. h[n] = h[M+n]C. h[n] = -h[M-n+1]D. h[n] = h[M-n+1]14. 下列关于用冲激响应不变法设计IIR滤波器的说法中错误的是( D)。
A. 数字频率与模拟频率之间呈线性关系B. 能将线性相位的模拟滤波器映射为一个线性相位的数字滤波器C. 容易出现频率混叠效应D. 可以用于设计高通和带阻滤波器22. 因果FIR滤波器的系统函数H(z)的全部极点都在( A)处。
A. z = 0B. z = 1C. z = jD. z =∞23.以下关于用双线性变换法设计IIR滤波器的论述中正确的是( B)。
A. 数字频率与模拟频率之间呈线性关系B. 总是将稳定的模拟滤波器映射为一个稳定的数字滤波器C. 使用的变换是s平面到z平面的多值映射D. 不宜用来设计高通和带阻滤波器24. 线性相位FIR滤波器主要有以下四类(Ⅰ) h(n)偶对称,长度N为奇数(Ⅱ) h(n)偶对称,长度N为偶数(Ⅲ) h(n)奇对称,长度N为奇数(Ⅳ) h(n)奇对称,长度N为偶数则其中不能用于设计高通滤波器的是( B)。
A.Ⅰ、ⅡB.Ⅱ、ⅢC.Ⅲ、ⅣD.Ⅳ、Ⅰ25. 若一模拟信号为带限,且对其抽样满足奈奎斯特条件,则只要将抽样信号通过( A )即可完全不失真恢复原信号。
A. 理想低通滤波器B. 理想高通滤波器C. 理想带通滤波器D. 理想带阻滤波器37. 下列对IIR滤波器特点的论述中错误的是( C)。