组合逻辑电路的基本组成单元是门电路
- 格式:docx
- 大小:36.56 KB
- 文档页数:1
第1章检测题(共100分,120分钟)一、填空题:(每空0.5分,共25分)1、N型半导体是在本征半导体中掺入极微量的五价元素组成的。
这种半导体内的多数载流子为自由电子,少数载流子为空穴,不能移动的杂质离子带正电。
P型半导体是在本征半导体中掺入极微量的三价元素组成的。
这种半导体内的多数载流子为空穴,少数载流子为自由电子,不能移动的杂质离子带负电。
2、三极管的内部结构是由发射区、基区、集电区区及发射结和集电结组成的。
三极管对外引出的电极分别是发射极、基极和集电极。
3、PN结正向偏置时,外电场的方向与内电场的方向相反,有利于多数载流子的扩散运动而不利于少数载流子的漂移;PN结反向偏置时,外电场的方向与内电场的方向一致,有利于少子的漂移运动而不利于多子的扩散,这种情况下的电流称为反向饱和电流。
4、PN结形成的过程中,P型半导体中的多数载流子由P向N区进行扩散,N型半导体中的多数载流子由N向P区进行扩散。
扩散的结果使它们的交界处建立起一个空间电荷区,其方向由N区指向P区。
空间电荷区的建立,对多数载流子的扩散起削弱作用,对少子的漂移起增强作用,当这两种运动达到动态平衡时,PN结形成。
7、稳压管是一种特殊物质制造的面接触型硅晶体二极管,正常工作应在特性曲线的反向击穿区。
三、选择题:(每小题2分,共20分)2、P型半导体是在本征半导体中加入微量的(A)元素构成的。
A、三价;B、四价;C、五价;D、六价。
3、稳压二极管的正常工作状态是(C)。
A、导通状态;B、截止状态;C、反向击穿状态;D、任意状态。
5、PN结两端加正向电压时,其正向电流是(A)而成。
A、多子扩散;B、少子扩散;C、少子漂移;D、多子漂移。
6、测得NPN型三极管上各电极对地电位分别为V E=2.1V,V B=2.8V,V C=4.4V,说明此三极管处在(A)。
A、放大区;B、饱和区;C、截止区;D、反向击穿区。
10、若使三极管具有电流放大能力,必须满足的外部条件是(C)A、发射结正偏、集电结正偏;B、发射结反偏、集电结反偏;C、发射结正偏、集电结反偏;D、发射结反偏、集电结正偏。
第1篇一、实验目的1. 理解组合逻辑电路的基本概念和组成原理;2. 掌握组合逻辑电路的设计方法;3. 学会使用逻辑门电路实现组合逻辑电路;4. 培养动手能力和分析问题、解决问题的能力。
二、实验原理组合逻辑电路是一种在任意时刻,其输出仅与该时刻的输入有关的逻辑电路。
其基本组成单元是逻辑门,包括与门、或门、非门、异或门等。
通过这些逻辑门可以实现各种组合逻辑功能。
三、实验器材1. 74LS00芯片(四路2输入与非门);2. 74LS20芯片(四路2输入或门);3. 74LS86芯片(四路2输入异或门);4. 74LS32芯片(四路2输入或非门);5. 逻辑电平转换器;6. 电源;7. 连接线;8. 实验板。
四、实验步骤1. 设计组合逻辑电路根据实验要求,设计一个组合逻辑电路,例如:设计一个3位奇偶校验电路。
2. 画出逻辑电路图根据设计要求,画出组合逻辑电路的逻辑图,并标注各个逻辑门的输入输出端口。
3. 搭建实验电路根据逻辑电路图,搭建实验电路。
将各个逻辑门按照电路图连接,并确保连接正确。
4. 测试电路功能使用逻辑电平转换器产生不同的输入信号,观察输出信号是否符合预期。
五、实验数据及分析1. 设计的3位奇偶校验电路逻辑图如下:```+--------+ +--------+ +--------+| | | | | || A1 |---| A2 |---| A3 || | | | | |+--------+ +--------+ +--------+| | || | || | |+-------+-------+||v+--------+| || F || |+--------+```2. 实验电路搭建及测试根据逻辑电路图,搭建实验电路,并使用逻辑电平转换器产生不同的输入信号(A1、A2、A3),观察输出信号F是否符合预期。
(1)当A1=0,A2=0,A3=0时,F=0,符合预期;(2)当A1=0,A2=0,A3=1时,F=1,符合预期;(3)当A1=0,A2=1,A3=0时,F=1,符合预期;(4)当A1=0,A2=1,A3=1时,F=0,符合预期;(5)当A1=1,A2=0,A3=0时,F=1,符合预期;(6)当A1=1,A2=0,A3=1时,F=0,符合预期;(7)当A1=1,A2=1,A3=0时,F=0,符合预期;(8)当A1=1,A2=1,A3=1时,F=1,符合预期。
一、填空题(每空1分,共25分)1、在时间上和数值上均作连续变化的电信号称为模拟信号;在时间上和数值上离散的信号叫做数字信号。
2、具有基本逻辑关系的电路称为门电路,其中最基本的有与门、或门和非门。
3、能将某种特定信息转换成机器识别的二进制数码的组合逻辑电路,称之为编码器;能将机器识别的二进制数码转换成人们熟悉的十进制或某种特定信息的逻辑电路,称为译码器。
4、两个与非门构成的基本RS触发器的功能有清零、置1和保持。
电路中不允许两个输入端同时为为低电平,否则将出现逻辑混乱。
5、组合逻辑电路的基本单元是门电路,时序逻辑电路的基本单元是触发器。
6、常用逻辑门电路的真值表如表1所示,判断 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
F 1 同或门;F 2 与非门;F 3 或门。
表 1A B F 1 F 2 F 30 0 0 1 00 1 1 1 11 0 1 1 11 1 0 0 17、5个变量可构成 32 个最小项,全体最小项之和为 1 。
8、十进制数45转换为二进制数为101101,转换为八进制数为55 ,转换为十六进制为2D。
9、常用的集成门电路芯片74LS00为与非门,74LS86为异或门,74LS138为译码器。
10、能对两个1位二进制数相加并考虑低位来的进位,求得和及进位的逻辑电路,称为全加器。
二、判断正误题(每小题1分,共10分)1、D 触发器的输出总是跟随其输入的变化而变化。
(对)2、或逻辑关系是“有1出1,全0出0”。
(对)3、十进制数(3)10比二进制数(10)2小。
(错)4、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
(对)5、触发器和逻辑门一样,输出取决于输入现态。
(错)6、B A B A •=+是逻辑代数的非非定律。
(错)7、卡诺图中为1的方格均表示一个逻辑函数的最小项。
(对)8、由三个开关并联起来控制一盏电灯时,电灯的亮与不亮同三个开关的闭合或断开之间的对应关系属于“与”的逻辑关系。
大学《电工学》试题及答案一、填空题:1.时序逻辑电路的特点是:输出不仅取决于当时 输入 的状态还与电路 原来 的状态有关。
2.欲使JK 触发器实现的功能,则输入端J 应接 “1” ,K 应接 “1” 。
3.组合逻辑电路的基本单元是 门电路 ,时序逻辑电路的基本单元是 触发器 。
4.两个与非门构成的基本RS 触发器的功能有 置0 、 置1 和 保持 。
电路中不允许两个输入端同时为 0 ,否则将出现逻辑混乱。
5.钟控RS 触发器具有“空翻”现象,且属于 电平 触发方式的触发器;为抑制“空翻”,人们研制出了 边沿 触发方式的JK 触发器和D 触发器。
6.JK 触发器具有 保持 、 翻转 、 置0 和 置1 的功能。
7.D 触发器具有 置0 和 置1 的功能。
二、选择题:1.描述时序逻辑电路功能的两个重要方程式是( B )。
A 、 状态方程和输出方程B 、状态方程和驱动方程C 、 驱动方程和特性方程D 、驱动方程和输出方程2.由与非门组成的RS 触发器不允许输入的变量组合为( D )。
A 、00B 、 01C 、 10D 、 113. 双稳态触发器的类型有( D ) n n Q Q=+1R S ⋅A、基本RS触发器;B、同步RS触发器;C、主从式触发器;D、前三种都有。
4. 存在空翻问题的触发器是(B)A、D触发器;B、同步RS触发器;C、主从JK触发器。
三、简述题1、时序逻辑电路和组合逻辑电路的区别有哪些?答:主要区别有两点:时序逻辑电路的基本单元是触发器,组合逻辑电路的基本单元是门电路;时序逻辑电路的输出只与现时输入有关,不具有记忆性,组合逻辑电路的输出不仅和现时输入有关,还和现时状态有关,即具有记忆性。
2、何谓“空翻”现象?抑制“空翻”可采取什么措施?答:在一个时钟脉冲为“1”期间,触发器的输出随输入发生多次变化的现象称为“空翻”。
空翻造成触发器工作的不可靠,为抑制空翻,人们研制出了边沿触发方式的主从型JK触发器和维持阻塞型的D触发器等等。
一、填空题1. 已知图中 U1=2V, U2=-8V, 则UAB= -10 。
2. 电路的三种工作状态是通路、断路、短路。
3. 有三个6Ω的电阻, 若把它们串联, 等效电阻是 18 Ω;若把它们并联, 等效电阻 2Ω;若两个并联后再与第三个串联, 等效电阻是 9 Ω。
4. 用电流表测量电流时, 应把电流表串联在被测电路中;用电压表测量电压时, 应把电压表与被测电路并联。
5. 电路中任意一个闭合路径称为回路;三条或三条以上支路的交点称为节点。
6.电路如图所示, 设U=12V、I=2A、R=6Ω, 则UAB= -24 V。
7. 直流电路如图所示, R1所消耗的功率为2W, 则R2的阻值应为 2 Ω。
8. 电路中电位的参考点发生变化后, 其他各点的电位均发生变化。
9. 在直流电路中, 电感可以看作短路 , 电容可以看作断路。
9. 我国工业交流电采用的标准频率是 50 Hz。
10. 三相对称负载作三角形联接时, 线电流IL与相电流IP间的关系是: IP= IL。
11. 电阻元件是耗能元件, 电容元件是储能元件。
12. 已知一正弦电压u=311sin(628t-60º)V, 则其最大值为 311 V, 频率为 100 Hz, 初相位为 -60º。
13.在纯电阻交流电路中, 已知电路端电压u=311sin(314t-60º)V, 电阻R=10Ω, 则电流I=22A,电压与电流的相位差φ= 0º , 电阻消耗的功率P= 4840 W。
14.三角形联结的三相对称负载, 若线电压为380 V, 则相电压为 380 V;若相电流为10 A, 则线电流为 17.32 A。
15. 式QC=I2XC是表示电容元件在正弦电路中的无功功率计算公式。
16. 正弦交流电压的最大值Um与其有效值U之比为。
17. 电感元件是一种储能元件, 可将输入的电能转化为磁场能量储存起来。
18. 若三相电动势依次达到最大值的次序为e1—e2—e3, 则称此种相序为正序。
2020—2021学年秋季学期电磁场与无线技术专业《电工与电子技术》期末考试题试卷(卷A )题 号 一 二 三 四 五 总 分得 分一、填空题(每小题1分,共计40分)。
1.将电气设备的金属外壳或构架与电网的零线相连接的保护方式叫做( 保护接零 )。
2.电工测量仪表按照动作原理可以分为磁电式、电磁式、电动式、整流式、热电式、感应式等类型。
3.电工仪表通常由测量机构和 测量线路 两部分组成。
4. 8421BCD 码为 1000 ,它代表的十进制数是8。
5.逻辑门电路中,最基本的逻辑门是_____、_____和________。
6. 逻辑代数有0和1两种逻辑值,它们并不表示 的大小,而是表示两种相反的逻辑状态。
7. 译码的含义是 。
8. JK 触发器具有 个稳定状态,在输入信号消失后,它能保持 不变。
9.与非门构成的基本RS 触发器,当D S =1、D R =0时,其输出状…○…………○………装…………○…………订…………○…………线…………○…………院系: 专业班级: 学号: 姓名: 座位号:态是。
10. 在时钟脉冲控制下,根据输入信号及J端、K端的不同情况,能够具有、置1、和计数功能的电路,称为JK触发器。
11. 计数器分为加法计数器和计数器、同步计数器和计数器。
12. 寄存器常分为数码寄存器和寄存器,其区别在有无的功能。
13. n位二进制代码有个状态,可以表示个信息。
14. 用来表示的逻辑电路称为逻辑图。
15、照明电路中火线对地线的电压U=220V。
电路检修时,穿上绝缘胶鞋,可操作自如不会触电。
设人体电阻R1=1KΩ,胶鞋电阻R2=210KΩ,则加在人体上的电压U1= V。
16、图所示为采用串联电阻分压器的收音机或录音机音量控制电路。
设输入电压U=1V;R1为可调电阻,其阻值为0-4.7KΩ;R2=0 .3K Ω。
则输出电压U0最大值是 V,最小值是 mv。
17、一段粗细均匀的导线,其电阻值是R,若将其从中间对折合成一根导线,则这个导线的电阻是。
1.下列四种类型的逻辑门中,可以用( D )实现与、或、非三种基本运算。
A. 与门 B. 或门 C. 非门 D. 与非门 2. 根据反演规则,CD C B A F ++=)(的反函数为(A )。
A. ))((''''''D C C B A F ++= B. ))((''''''D C C B A F ++= C. ))((''''''D C C B A F += D. ))(('''''D C C B A F ++= 3.逻辑函数F=)(B A A ⊕⊕ =( A )。
A. BB. AC. B A ⊕D. B A ⊕4. 最小项ABCD 的逻辑相邻最小项是( A )。
A. ABCDB. ABCDC. ABCDD. ABCD 5. 对CMOS 与非门电路,其多余输入端正确的处理方法是(D )。
A. 通过大电阻接地(>1.5K Ω)B. 悬空C. 通过小电阻接地(<1K Ω)D. 通过电阻接+VCC 6. 下列说法不正确的是( C )。
A .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑。
B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)。
C .OC 门输出端直接连接可以实现正逻辑的线与运算。
D .集电极开路的门称为OC 门。
7.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。
A. 11111101B. 10111111C. 11110111D. 111111118. 若用JK 触发器来实现特性方程为1+n QQ AB Q +=A ,则JK 端的方程为( A )。
A.J=AB ,K=AB.J=AB ,K=AC. J =A ,K =ABD.J=B A ,K=AB 9.要将方波脉冲的周期扩展10倍,可采用( C )。
福建师范大学22春“计算机科学与技术”《数字逻辑》作业考核题库高频考点版(参考答案)一.综合考核(共50题)1.555的余3码为()。
A.101101101B.010*********C.100010001000D.010*********参考答案:C2.组合逻辑电路的基本单元电路是门电路和触发器。
()A.错误B.正确参考答案:A3.一位十六进制数可以用()位二进制数来表示。
A.1B.2C.4D.16参考答案:C4.奇偶校验码能发现两位(或偶数位)出错。
()A.错误B.正确参考答案:A八路数据选择器应有()个选择控制器。
A.2B.3C.6D.8参考答案:B6.8421BCD码1001比0001大。
()A.错误B.正确参考答案:B7.优先编码器的编码信号是相互排斥的,不允许多个编码信号同时有效。
()A.错误B.正确参考答案:A8.CMOS或非门与TTL或非门的逻辑功能完全相同。
()A.错误B.正确参考答案:B9.方波的占空比为0.5。
()A.错误B.正确参考答案:B一个T触发器,在T=1时,来一个时钟脉冲后,则触发器()。
A.保持原态B.置0C.置1D.翻转参考答案:D11.逻辑变量反映逻辑状态的变化,逻辑变量仅能取值“0”或“1”。
()A.错误B.正确参考答案:B12.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。
()A.错误B.正确参考答案:B13.一个触发器能够记忆“0”和“1”两种状态。
()A.错误B.正确参考答案:B14.一片四位二进制译码器,它的输出函数有()。
A.1B.8C.10D.16参考答案:DTTLOC门(集电极开路门)的输出端可以直接相连,实现线与。
()A.错误B.正确参考答案:B16.在以原码形式表示中没有符号位。
()A.错误B.正确参考答案:A17.公式化简法中有吸收法、消去法、合并法等等。
()A.错误B.正确参考答案:B18.5个触发器最多可以构成16进制计数器。
模块八检测题答案(一) 填空题:1.触发器的逻辑功能通常可用、、和等多种方法进行描述。
(功能真值表,逻辑函数式,状态转换图,时序波形图)2.组合逻辑电路的基本单元是,时序逻辑电路的基本单元是。
(门电路,触发器)3.触发器具有“空翻”现象,且属于触发方式的触发器;为抑制“空翻”,人们研制出了触发方式的JK触发器和D触发器。
(钟控RS,电平,边沿)4.JK触发器具有、、和四种功能。
欲使JK触发器实现n+1的功能,则输入端J应接,K应接。
n QQ=(置0 ,置1 ,保持,翻转,1 ,1 )5.同步RS触发器的状态变化是在时钟脉冲期间发生的,主从RS 触发器的状态转变是在时钟脉冲发生的。
(CP=1, 下降沿)6.时序逻辑电路按各位触发器接受信号的不同,可分为步时序逻辑电路和步时序逻辑电路两大类。
在步时序逻辑电路中,各位触发器无统一的信号,输出状态的变化通常不是发生的。
(时钟脉冲控制,同,异,异,时钟脉冲控制,同一时刻)7.分析时序逻辑电路时,首先要根据已知逻辑的电路图分别写出相应的方程、方程和方程,若所分析电路属于步时序逻辑电路,则还要写出各位触发器的方程。
(驱动,输出,次态,异,时钟脉冲)8.寄存器可分为寄存器和寄存器,集成74LS194属于移位寄存器。
用四位移位寄存器构成环行计数器时,有效状态共有个;若构成扭环计数器时,其有效状态是个。
(数码,移位,双向,4 ,8 )9.74LS194是典型的四位型集成双向移位寄存器芯片,具有、并行输入、和等功能。
(TTL,左移和右移,保持数据,清除数据)10.逻辑图输入端子有圆圈的表示触发,输出端子有圆圈的表示;不带三角符号的表示方式,带三角符号的表示方式;带三角符号及圆圈的表示触发,有三角符号不带圆圈的表示触发。
(低电平,“非”,电位触发,边沿触发方式,下降沿,上升沿)(二)判断题(错)1.基本的RS触发器具有“空翻”现象。
(错)2.钟控的RS触发器的约束条件是:R+S=0。
1逻辑函数有四种表示方法它们分别是直值表、逻辑图、逻辑表达式和卡诺图2.将2004个“1异或起来得到的结果是03.由5555 定时器构成的三种电路中,施密特触发题和单稳态触发器是脉冲的整形电路。
4TT L器件输入脚悬空相当于输入高电平。
5,基本逻辑运算有:与或和韭运算。
6.采用四位比较器对两个四位数比较时,先比较最高位。
7触发器按动作特点可分为基本型、同步型、主从型和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用积分型单稳态触发器9.目前我们所学的双板型集成电路和单极型袋成电路的典型电路分别是TTL电路和CMOS电路。
10.施密特触发器有_2_个稳定状态.多谐振荡器有_O_个稳定状态。
11.数宇系统按组成方式可分为_功能扩展电路、功能综合电路__两种;12 两二进制数相加时,不考虑低位的进位信号是半加器。
13.不仅考虑两个本位相加,而且还考虑来自.低位进位相加的运算电路,称为全加器。
14.时序运辆电路的输出不仅和该时刻输入变量的取值有关,而且还与该时刻电路所处的状态有关。
l5.计数器按CP脉冲的输入方式可分为同步计數器和异步计数器触发器根据逻辑功能的不同,可分为RS触发器T触发器JK 触发器T触发器D触发器等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用_反馈清零法_、预置数法、进位输出置最小数法等方法可以实现任意进制的技术器位二进制数。
18.一个JK 触发器有2个稳态,它可存储1位二进制数19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用_多谐振荡器_电路。
20.把jK触发器改成T触发器的方法是]=K=T进制的计数群。
21.N 个触发器组成的计数器最多可以组成2^n进制的计数器22.基本RS 触发器的约束条件是RS=023.对于水触发器,若J= K.则可完成T 触发器的逻辑功能诺J = K,则可完成D触发器的逻辑功能。
24.由二值变量所构成的因果关系称为_逻辑_关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
组合逻辑电路的基本组成单元是门电路
门电路是组合逻辑电路的基本组成单元,是组合式电路的体系结构的重要组成部分,也是最基本的逻辑电路元件。
它的功能是根据变量的不同状态来控制元件的输出状态。
门电路的功能多种多样,可以分为逻辑门和存储门两大类。
逻辑门是一种可以根据逻辑表达式中不同状态来控制门电路输出状态的门电路。
主要有AND门(乘法门)、OR门(加法门)、NOT门(反转门)、NAND门(非乘法门)、NOR门(非加法门)等。
它是组合逻辑电路中最重要的构件,可以实现对多个输入信号的处理,使组合逻辑电路可以实现各种复杂的逻辑功能。
存储门又叫延时门,是能够用来产生时间上的逻辑功能而构成的一类门电路。
它具有与输入信号无关的延时时间,并能够根据当前的输入信号和时间的配合,确定最终的输出信号的电路元件。
主要有RS门(重设门)、JK门(加减门)、D门(数据门)、T门(时间存储门)等,这些存储门是实现复杂逻辑功能的重要元件,而且是用来实现定期和定时时钟循环、空间序列逻辑、模拟计算等功能所构成的重要组件。
门电路的功能是非常重要的,它把复杂的逻辑功能简单的表达出来,为组合逻辑电路提供实用的基础。
通过控制门电路的输入和输出是可以完成各种复杂逻辑功能,为控制电路的连接搭建框架,因此它在电子系统中有着非常重要的地位。