用555制作秒脉冲诸多方法介绍
- 格式:doc
- 大小:146.00 KB
- 文档页数:7
设计题目:秒脉冲发生器得设计设计小组:第三组1 秒脉冲发生器整体设计方案1、1秒脉冲发生设计方案概述秒脉冲发生器就是由100HZ时钟产生电路与分频电路两部分构成,其中100HZ时钟产生电路主要由555定时器组成得时钟电路,主要用来产生100HZ得脉冲信号;分频电路主要由74LS192组成得100进制计数器电路,主要用于将100HZ脉冲信号分成1HZ脉冲信号。
该方案通过了Multisim软件仿真,并得到了1HZ得脉冲信号,基本实现了工程训练得要求。
1、2 秒脉冲发生器整体设计电路设计图图1 秒脉冲发生器整体设计电路设计图1、3 秒脉冲发生器整体设计电路仿真图图2 秒脉冲发生器整体设计电路仿真图2 各分电路得元件介绍及设计方案2、1 100HZ时钟产生电路图3 100HZ时钟产生电路2、1、1元件介绍555芯片引脚图及引脚描述:555得8脚就是集成电路工作电压输入端,电压为5~18V,以UCC表示;从分压器上瞧出,上比较器A1得5脚接在R1与R2之间,所以5脚得电压固定在2UCC/3上;下比较器A2接在R2与R3之间,A2得同相输入端电位被固定在UCC/3上。
1脚为地。
2脚为触发输入端;3脚为输出端,输出得电平状态受触发器控制,而触发器受上比较器6脚与下比较器2脚得控制。
当触发器接受上比较器A1从R脚输入得高电平时,触发器被置于复位状态,3脚输出低电平;2脚与6脚就是互补得,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。
6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入电压大于2 Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。
3脚在高电位接近电源电压Ucc,输出电流最大可打200mA。
4脚就是复位端,当4脚电位小于0、4V时,不管2、6脚状态如何,输出端3脚都输出低电平。
5脚就是控制端。
7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。
我们在课程的学习中已经知道,多谐振荡器可以产生时序逻辑电路所需要的时钟信号。
在应用中我们一般利用集成芯片——555定时器构成多谐振荡器电路,构成方法如下图所示。
现有一块555芯片,然后通过选择合适的外接电阻、电容的值从而确定555定时器构成的多谐振荡器的振荡频率和周期。
由555定时器构成的多谐振荡器的周期计算公式为:
那么,若取C=0.01uF,R1=43kΩ,R2=51kΩ,则从芯片的OUT引脚得到振荡频率为1kHz 的时钟脉冲。
若针对下图,去Ra=1kΩ,Rb=10kΩ,C=68uF,则可以得到周期约为1s的定时脉冲。
电子课程设计报告发射器控制器系名专业年级姓名指导教师2010年10月10 日目录一、课程设计目的描述及要求 (2)二、设计总框图 (2)三、各单元电路的设计方案及原理说明 (2)四、元件型号芯片介绍 (4)五、系统总体电路图 (6)六、调试步骤和测试结果 (7)七、总结 (7)1.课程设计目的:设计一个采用中小规模集成电路构成的电子秒表 2.课程设计题目的描述和要求设计一个采用中小规模集成电路构成的电子秒表,具体指标如下: 1.准确计时,计数分辨率为1S 。
2.秒表由2位数码管显示,计时周期为60S ,显示满刻度为59S 。
3.课程设计报告内容根据设计任务要求,电子秒表的工作原理框图如图1所示。
主要包括三大部分:脉冲信号发生器 倒计时器 时间显示器。
由定时器NE555构成的多谐振荡器产生秒脉冲,两块74LS192芯片级联成60进制倒计时器,计时器输出的数据通过译码器和数码管显示出来。
(1) 总方框图3.各单元电路的设计方案及原理说明3.1 秒脉冲系统所需要的秒脉冲由定时器NE555所构成的多谐振荡器提供,多谐振荡器如图1—1(a )所示,图中NE555外引线排列如图1—1(b )所示。
其中1脚是电路地GND ;8脚是正电源端Ucc ,工作电压范围为5~18V ;2脚是低触发端TR ;3脚是输出端OUT ;4脚是主复位端R ;5脚是控制电压端Uc ;6脚是高触发端TH ;7脚放电端DISC 。
R1、R2和C 为定时电阻和电容,C1为电压控制端稳定电容。
在信号的输出端产生矩形脉冲,其振荡频率为 f=1.44/( R1+2R2)C 。
秒脉冲(脉冲信号发生器) →计数器(倒计时器)(个位)→ 译码器时间显示器(数码管)→ 时间显示器(数码管)译码器计数器(倒计时器)(十位)→→↓TH Uc集成电路5553.2倒计时器倒计时器由两位4位十进制可逆同步计数器(双时钟)74LS192、非门和或门构成。
其组成如图所示,其中 74LS192是上升沿触发,CPU 为加计数时钟输入端;CPD 为减计数时钟输入端;LD 为异步预置端,低有效;CR 为异步清零端,高有效;CO 为进位输出端,当1001后输出低电平;BO 为借位输出端,当0000后输出低电平;D3D2D1D0为数据预置端;Q3Q2Q1Q0为数据输出端。
用555制作秒脉冲诸多方法介绍1.秒信号的发生电路秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。
需要的芯片有集成电路555定时器,还有电阻和电容。
下图为其电路图:图3-1 秒信号发生电路振荡电路是数字钟的核心部分,它的频率和稳定性直接关系到表的精度。
因此选择555定时器构成的多谐振荡器,其中电容C1为47微法,C2为0.01微法,两个电阻R1=R2=10K欧姆。
此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:f=1.43/[(R1+2R2)C](3-1)由公式(3-1)代入R1 ,R2和C的值得,f=1Hz。
即其输出频率为1Hz的矩形波信号2. 用555制作秒脉冲输出频率为1Hz,占空比为50%.由于CD4060在MULTISIM中仿真不了,所以本设计采用三片74HC161和一片74HC160IC级联,构成2^15分频器。
单元电路连接如下图所示:3、基于NE555的秒方波发生器的设计用NE555芯片以及外围电路搭建成一个多谐振荡器,通过设计外围电路的参数输出方波频率为1Hz,故称为秒方波发生器。
由于脉冲的占空比对系统的影响不大,故把占空比设计为1/3。
输出方波用作计数器及D触发器的clk信号。
NE555定时器引脚图如图1所示,脉冲频率公式:f=1/(R1+2R2)C㏑2选择R1=47K,R2=47K,RV1=2K,C=10μF,形成电路图如图2所示:图6A2555_VIRTUAL GNDDIS OUTRST VCCTHR CONTRI C5330nFC610uFR1747kΩR1847kΩR192kΩKey=A50%VCC98765图7秒脉冲发生器13 瓷片电容 0.01uF 2 14点解电容10uF12.1振荡器电路2.1.1 用555作振荡器采用集成电路555定时器与RC 组成的多谐振荡器。
输出的脉冲频率为=2)2+(1=121In C R R f 1KHz ,周期T =1=f S 1ms 。
时钟脉冲发生器
555组成的多谐振荡器可以用作各种时钟脉冲发生器,如图所示,其中(1)为脉冲频率可调的矩形脉冲发生器,改变电容C可获得超长时间的低频脉冲,调节电位器RP可得到任意频率的脉冲如秒脉冲,1KHz,10KHz等标准脉冲。
由于电容C的充放电回路时间常数不相等,所以图(1)所示电路的输出波形为矩形脉冲,矩形脉冲的占空比随频率的变化而变化。
图(2)所示电路为占空比可调的时钟脉冲发生器,接入两只二极管D1,D2后,电容C的充放电回路分开。
放电回路为D2,R,内部三极管T及电容C,放电时间T1约等于0.7RC。
充电回路为R’,D1,C,充电时间为T2约等于0.7R’C。
输出脉冲的频率
f=1.43/[(R+R’)C]
调节电位器RP可以改变输出脉冲的占空比,但频率不变。
如果使R=R’则可获得对称方波。
100k¦¸
(1)矩形脉冲发生器
Key = A
100k¦¸
(2)占空比可调的脉冲发生器。
题目秒脉冲发生器摘要555定时器是美国Signetics公司1972年研制的用于取代机械式定时器的中规模集成电路,因输入端设计有三个5千欧的电阻而成名。
此电路后来竟风靡世界。
目前,流行的产品有4个:BJT两个:555,666(含两个555);COMOS两个:7555,7556(含两个7555)555定时器是一种通用的集模拟与逻辑功能为一体的中规模集成电路。
利用这种集成单片,只要适当配接少量元件,可以很方便地构成脉冲产生和变换电路及具有其他定时功能的电路,在电子系统,电子玩具,家用电器等方面都有广泛的应用555定时器可以说是模拟电路与数字电路结合的典范。
我们的这个课程设计也应用到了555定时器产生秒脉冲的功能。
关键词555定时器;脉冲;LED灯;电路;电路图目录(一)设计目的 (4)(二)设计要求 (4)(三)设计内容 (5)1实验原理 (5)2电路原理图 (5)3实验器材 (6)4实验步骤 (6)(四)仿真结果 (7)(五)焊接好的成品图 (8)(六)成品性能检测 (9)(七)总结 (10)(一)设计目的1. 培养理论联系实际的真确设计思想,训练综合运用已学过的理论和生产实际知识去分析和解决工程实际问题的能力。
2. 学习较复杂的电子系统设计的一般方法,了解和掌握模拟、数字电路等知识解决电子信息方面常见实际问题的能力,由学生自行设计、自行制作和自行调试。
3. 有利于我们逻辑思维的锻炼,程序设计能直接有效地训练学生的创新思维、培养分析问题、解决问题能力。
即使是一个简单的程序,依然需要学生有条不理的构思。
4. 有利于培养学生严谨认真的学习态度和创新能力。
5. 熟悉一些基本器件的应用。
6. 熟悉多功能板的焊接工艺技术和电子线路系统的装调技术。
(二)设计要求设计一个带555定时器的秒脉冲发生器,通过555定时器产生单位秒脉冲,并将其输出端接到一个LED灯泡上,我们通过观察LED灯泡的状态,可以看到它不停地闪烁,进行明暗两种状态的交替变化,交替时间大约为0.75s。
555定时器及其应用【实验目的】(1) 掌握555的工作原理及其性能特点 (2) 掌握555组成的基本电路及应用。
【实验要求】(1) 用555组成一个时钟脉冲信号发生器,要求输出:标准秒脉冲,20Hz~20kHz 范围内任意频率可调、占空比可调的脉冲信号。
(2) 设计一个触摸开关,要求每触发一次其输出端维持10秒钟的高电平。
(3) 用555设计一个分频器,要求输入时钟脉冲的频率为1KHz ,其输出为100Hz 。
【实验器材】面包板,555芯片一片,函数发生器,直流稳压电源,万用表,示波器,电阻、电容、导线若干。
【实验原理】 (1) 时钟脉冲产生器555组成的多谱振器可以用作各种时钟脉冲发生器,如图1所示,通过D1,D2两个二极管将电路的充电支路与放电支路分开,则由RC 电路的充放电时间公式得,充电时间为:110.7t R C = ,放电时间为230.7t R C =,因此输出脉冲的频率为131.43()f R R C=+ ,占空比为111213t R t t R R =++ 。
通过调节R1和R3的阻值便可实现输出不同频率与占空比的脉冲信号。
图 1 时钟脉冲发生器(2) 触摸开关555组成的单稳态触发器可以用作触摸开关,电路如图2所示,其中M 为触摸金属片(或导线)。
静态时无触发脉冲输入,555的输出为低电平即U O =0,发光二极管不亮,当用手触摸金属片M 时,相当于2端输入一负脉冲,555的内部比较器A2翻转,使输出变为高电平即U O =1,发光二极管亮,直到电容C 上的电压充电23C DD U U = 。
发光二极管亮的时间为 1.1tp RC = 。
图 2 触摸开关电路(3) 分频电路由555组成的单稳态触发器可以构成分频比率很大的分频电路,如图3所示。
设输入信号Ui 为一列脉冲串,第一个负脉冲触发2端后,555的输出Uo 变为高电平,电容C 开始充电,由于Uc 未达到23DD U ,Uo 将一直保持为高电平,在这段时间里,输入负脉冲再出发也不起作用。
555多谐振荡器产生1Hz脉冲 - 回复让我们来探讨一下555多谐振荡器的基本原理。
555多谐振荡器是一种集成电路,能够产生高稳定度的脉冲信号。
它由比较器、触发器和输出级组成,通过外接的电阻和电容来控制输出脉冲的频率和占空比。
在555多谐振荡器中,当电容充电至2/3的电压时,比较器输出反转信号,导致触发器的状态改变,电容开始放电直到电压降至1/3的电压,触发器的状态再次改变。
这样循环往复就形成了一定频率的脉冲信号。
凭借这一原理,我们可以设计出一个产生1Hz脉冲的555多谐振荡器。
我们需要根据所需的频率来确定电阻和电容的数值。
在这里,我们需要计算出电阻和电容的数值,以便产生接近1Hz的频率。
接下来,将555多谐振荡器的引脚按照设计连接好,通过外接电路控制电阻和电容的数值,就能够产生出1Hz的脉冲信号。
当我们将555多谐振荡器连接好后,就可以进行测试和验证。
通过连接示波器,我们可以观察到输出的脉冲信号,并通过频率计准确测量频率是否达到了1Hz。
如果频率不准确,我们可以通过调整电阻和电容的数值来进行微调,以满足实际需求。
对于555多谐振荡器产生1Hz脉冲这一主题,个人认为在实际应用中有着广泛的用途。
比如在计时、时序控制、音乐电子乐器中,都可以利用到1Hz的脉冲信号。
通过学习和掌握555多谐振荡器的工作原理和调试方法,可以更好地理解和掌握电子电路的基本知识。
通过深入理解555多谐振荡器的工作原理,并结合具体的设计和应用,我们能够更加全面、深刻地理解1Hz脉冲的产生过程和调试方法。
这不仅有助于我们在实际应用中更加灵活地运用脉冲信号,也有助于我们对电子电路的理解和掌握。
555多谐振荡器是一种常用的集成电路,用于产生稳定的脉冲信号。
它的工作原理十分简单,通过外接电阻和电容,利用电荷的充放电过程来产生周期性的脉冲信号。
它不仅在电子电路中有着广泛的应用,还可以帮助我们更好地理解和掌握电子电路的基本原理。
在设计555多谐振荡器产生1Hz脉冲信号时,我们首先需要确定所需要的频率,然后通过计算电阻和电容的数值来实现。
一、设计任务:用555定时器设计并实现一个脉冲波,通过实际测量验证设计结论。
二、要求:(1)频率约为300HZ ,450HZ ,660HZ ,850HZ 或1500HZ (取其中之一,根据实验台序号不同而不同),占空比不作要求;(2)频率1KHZ ,占空比3/5或2/3,3/4, 4/5, 0.9(取其中之一,根据实验台序号不同而不同);(3)只改变一个元件,使频率可从300HZ 到30KHZ 选择性粗调,或从3kHZ 到300KHZ 选择性粗调,但占空比不变;(4)只改变一个元件,使频率从4kHZ 到10KHZ 变化,同时占空比从0.6至0.9变化;或频率从约2kHZ 至5kHZ 变化,同时占空比也从0.6至0.9变化。
三、设计原理:555是一种模拟和数字功能相结合的中规模集成器件,可在 4.5V~16V 工作。
555定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。
它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。
555内部如图1所示,它包括两个电压比较器C 1和C 2,三个5K 的等值串联电阻R ,一个 RS 触发器,一个放电管 V 及功率输出级。
它提供两个基准电压U CC /3(V R2)和2/3U CC (V R1)。
555 定时器的功能主要由两个比较器决定。
两个比较器的输出电压控制RS 触发器和放电管的状态。
加上电源后,当 5 脚悬空时,电压比较器(C 1) 的同相输入端的电压为2/3U CC ,另一个电压比较器(C 2) 的反相输入端的电压为U CC /3。
若触发输入端 TR 的电压小于U CC /3,则 C 2 的输出为 0,可使 RS 触发器置 1,使输出端 U O = U CC 。
如果阈值输入端 TH 的电压大于 2/3U CC ,同时 TR 端的电压大于U CC /3,则 C 1 的输出为 0,C 2的输出为U CC ,可将 RS 触发器置 0,使输出为低电平。
设计题目:秒脉冲发生器的设计设计小组:第三组1 秒脉冲发生器整体设计方案1.1秒脉冲发生设计方案概述秒脉冲发生器是由100HZ时钟产生电路和分频电路两部分构成,其中100HZ时钟产生电路主要由555定时器组成的时钟电路,主要用来产生100HZ的脉冲信号;分频电路主要由74LS192组成的100进制计数器电路,主要用于将100HZ 脉冲信号分成1HZ脉冲信号。
该方案通过了Multisim软件仿真,并得到了1HZ的脉冲信号,基本实现了工程训练的要求。
1.2 秒脉冲发生器整体设计电路设计图图1 秒脉冲发生器整体设计电路设计图1.3 秒脉冲发生器整体设计电路仿真图图2 秒脉冲发生器整体设计电路仿真图2 各分电路的元件介绍及设计方案2.1 100HZ时钟产生电路图3 100HZ时钟产生电路2.1.1元件介绍555芯片引脚图及引脚描述:555的8脚是集成电路工作电压输入端,电压为5~18V,以UCC表示;从分压器上看出,上比较器A1的5脚接在R1和R2之间,所以5脚的电压固定在2UCC/3上;下比较器A2接在R2与R3之间,A2的同相输入端电位被固定在UCC/3上。
1脚为地。
2脚为触发输入端;3脚为输出端,输出的电平状态受触发器控制,而触发器受上比较器6脚和下比较器2脚的控制。
当触发器接受上比较器A1从R脚输入的高电平时,触发器被置于复位状态,3脚输出低电平;2脚和6脚是互补的,2脚只对低电平起作用,高电平对它不起作用,即电压小于1Ucc/3,此时3脚输出高电平。
6脚为阈值端,只对高电平起作用,低电平对它不起作用,即输入电压大于2 Ucc/3,称高触发端,3脚输出低电平,但有一个先决条件,即2脚电位必须大于1Ucc/3时才有效。
3脚在高电位接近电源电压Ucc,输出电流最大可打200mA。
4脚是复位端,当4脚电位小于0.4V时,不管2、6脚状态如何,输出端3脚都输出低电平。
5脚是控制端。
7脚称放电端,与3脚输出同步,输出电平一致,但7脚并不输出电流,所以3脚称为实高(或低)、7脚称为虚高。
1.秒信号的发生电路秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。
需要的芯片有集成电路555定时器,还有电阻和电容。
下图为其电路图:图3-1 秒信号发生电路振荡电路是数字钟的核心部分,它的频率和稳定性直接关系到表的精度。
因此选择555定时器构成的多谐振荡器,其中电容C1为47微法,C2为0.01微法,两个电阻R1=R2=10K欧姆。
此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:f=1.43/[(R1+2R2)C] (3-1)由公式(3-1)代入R1 ,R2和C的值得,f=1Hz。
即其输出频率为1Hz的矩形波信号2. 用555制作秒脉冲输出频率为1Hz,占空比为50%.由于CD4060在MULTISIM中仿真不了,所以本设计采用三片74HC161和一片74HC160IC级联,构成2^15分频器。
单元电路连接如下图所示:3、基于NE555的秒方波发生器的设计用NE555芯片以及外围电路搭建成一个多谐振荡器,通过设计外围电路的参数输出方波频率为1Hz,故称为秒方波发生器。
由于脉冲的占空比对系统的影响不大,故把占空比设计为1/3。
输出方波用作计数器及D触发器的clk信号。
NE555定时器引脚图如图1所示,脉冲频率公式:f=1/(R1+2R2)C㏑2选择R1=47K,R2=47K,RV1=2K,C=10μF,形成电路图如图2所示:图6A2555_VIRTUAL GNDDIS OUTRST VCCTHR CONTRI C5330nFC610uFR1747kΩR1847kΩR192kΩKey=A50%VCC98765图7秒脉冲发生器13 瓷片电容 0.01uF 2 14 点解电容 10uF 12.1振荡器电路2.1.1 用555作振荡器采用集成电路555定时器与RC 组成的多谐振荡器。
输出的脉冲频率为=2)2+(1=121In C R R f 1KHz ,周期T =1=f S 1ms 。
1.秒信号的发生电路秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。
需要的芯片有集成电路555定时器,还有电阻和电容。
下图为其电路图:图 3-1 秒信号发生电路振荡电路是数字钟的核心部分,它的频率和稳定性直接关系到表的精度。
因此选择555定时器构成的多谐振荡器,其中电容C1为47微法,C2为0.01微法,两个电阻R1=R2=10K欧姆。
此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:f=1.43/[(R1+2R2)C] (3-1)由公式(3-1)代入R1 ,R2和C的值得,f=1Hz。
即其输出频率为1Hz的矩形波信号2. 用555制作秒脉冲输出频率为1Hz,占空比为50%.由于CD4060在MULTISIM中仿真不了,所以本设计采用三片74HC161和一片74HC160IC级联,构成2^15分频器。
单元电路连接如下图所示:3、基于NE555的秒方波发生器的设计用NE555芯片以及外围电路搭建成一个多谐振荡器,通过设计外围电路的参数输出方波频率为1Hz,故称为秒方波发生器。
由于脉冲的占空比对系统的影响不大,故把占空比设计为1/3。
输出方波用作计数器及D触发器的clk信号。
NE555定时器引脚图如图1所示,脉冲频率公式:f=1/(R1+2R2)C㏑2选择R1=47K,R2=47K,RV1=2K,C=10μF,形成电路图如图2所示:图6A2555_VIRTUAL GNDDIS OUTRST VCCTHR CONTRI C5330nFC610uFR1747kΩR1847kΩR192kΩKey=A50%VCC98765图7秒脉冲发生器13 瓷片电容 0.01uF 2 14 点解电容 10uF 12.1振荡器电路2.1.1 用555作振荡器采用集成电路555定时器与RC 组成的多谐振荡器。
输出的脉冲频率为=2)2+(1=121In C R R f 1KHz ,周期T =1=f S 1ms 。
24秒倒计时电路的简单制作本设计采用555作为振荡电路,由74LSl92、74LS48和七段共阴LED数码管构成计时电路,具有计时器直接复位、启动、暂停、连续计时和报警功能。
该电路制作、调试简单,采用普通器件,一装即成。
一、电路组成电路由秒脉冲发生器、计数器、译码器、显示电路、报警电路和辅助控制电路五部分组成,见右图。
其整机电路如下图所示,印制板电路如左图所示。
1.秒脉冲发生器秒脉冲产生电路由555定时嚣和外接元件R1、R2、C构成多谐振荡器。
输出脉冲的频率为:经过计算得到f≈1Hz即1秒。
2.计数器计数器由两片74LS192同步十进制可逆计数器构成。
利用减计数Rd=0,反向=0,CPd=1,实现计数器按8421码递减进行减计数。
利用借位输出端反向BO与下一级的CPd连接,实现计数器之间的级联。
利用预置数反向LD端实现异步置数。
当Rd=0,且反向LD=0时,不管CPu和CPd时钟输入端的状态如何,将使计数器的输出等于并行输人数据,即Q3Q2Q1Q0=D3D2D1D0。
3.译码及显示电路本电路由译码驱动74LS48和7段共阴数码管组成。
74LS48译码驱动器具有以下特点:内部上拉输出驱动,有效高电平输出,内部有升压电阻而无需外接电阻。
4.控制电路完成计数器的复位、启动计数、暂停/继续计数、声光报警等功能。
控制电路由IC5组成。
IC5B受计数器的控制。
IC5C、IC5D组成RS触发器,实现计数器的复位、计数和保持“24”、以及声、光报警的功能。
(1)K1:启动按钮。
K1处于断开位置时,当计数器递减计数到零时,控制电路发出声、光报警信号,计数器保持“24”状态不变,处于等待状态。
当K1闭合时,计数器开始计数。
(2)K2:手动复位按钮。
当接下K2时,不管计数器工作于什么状态,计数器立即复位到预置数值,即“24”。
当松开K2时,计数器从24开始计数。
(3)K3:暂停按钮。
当“暂停/连续”开关处于“暂停”时,计数器暂停计数,显示器保持不变,当此开关处于“连续”开关,计数器继续累计计数。
1.秒信号的发生电路
秒信号发生电路由集成电路555定时器与RC组成的多谐振荡器构成。
需要的芯片有集成电路555定时器,还有电阻和电容。
下图为其电路图:
图 3-1 秒信号发生电路
振荡电路是数字钟的核心部分,它的频率和稳定性直接关系到表的精度。
因此选择555定时器构成的多谐振荡器,其中电容C1为47微法,C2为0.01微法,两个电阻R1=R2=10K欧姆。
此时在电路的输出端就得到了一个周期性的矩形波,其振荡频率为:
f=1.43/[(R1+2R2)C] (3-1)由公式(3-1)代入R1 ,R2和C的值得,f=1Hz。
即其输出频率为1Hz的矩形波信号
2. 用555制作秒脉冲
输出频率为1Hz,占空比为50%.
由于CD4060在MULTISIM中仿真不了,所以本设计采用三片74HC161和一片74HC160IC级联,构成2^15分频器。
单元电路连接如下图所示:
3、基于NE555的秒方波发生器的设计
用NE555芯片以及外围电路搭建成一个多谐振荡器,通过设计外围电路的参数输出方波频率为1Hz,故称为秒方波发生器。
由于脉冲的占空比对系统的影响不大,故把占空比设计为1/3。
输出方波用作计数器及D触发器的clk信号。
NE555定时器引脚图如图1所示,脉冲频率公式:
f=1/(R1+2R2)C㏑2
选择R1=47K,R2=47K,RV1=2K,C=10μF,形成电路图如图2所示:
图6
A2
555_VIRTUAL GND
DIS OUT
RST VCC
THR CON
TRI C5330nF
C610uF
R1747kΩ
R1847kΩ
R192kΩ
Key=A
50%
VCC
987
65
图7秒脉冲发生器
13 瓷片电容 0.01uF 2 14 点解电容 10uF 1
2.1振荡器电路
2.1.1 用555作振荡器
采用集成电路555定时器与RC 组成的多谐振荡器。
输出的脉冲频率为
=2)2+(1=121In C R R f 1KHz ,周期T =1=f S 1ms 。
取电阻为千欧级,电
容0.01uF 到0.1uF 。
若参数选择:R 1=R 2=10k 欧姆,C 1=47uF 时,可以得到秒脉冲信号。
虽然直接得到了秒脉冲,但从计时精度的角度考虑,振荡器的振荡频率越高,钟表计时的精度就越高,所以一般不直接输出秒脉冲信号。
2.1.3振荡器单元电路图
图2.2 555定时器构成的振荡器电路工作原理
接通电源V
CC 后,V
cc
经电阻R
1
和R
2
对电容C冲电,其电压u
c
按由0按指数
规律上升。
随着冲电达到饱和,电容C开始放电u
c
随之下降。
由于电容C上的
电压u
c
将在2/3Vcc和1/3Vcc之间来回冲电和放电,从而使电路产生了振荡,输出矩形脉冲。
一般来说,般来说,振荡器的频率越高,计时精度越高,但耗电量将增大。
如果精度要求不高也可以采用由集成电路定时器555与RC组成的多谐振荡器。
如图1所示。
设振荡频率f=1KHz,R为可调电阻,微调R1可以调出1KHz输出。
图1
②分频器
由于振荡器产生的频率很高,要得到秒脉冲,需要分屏电路。
本实验由集成电路定时器555与RC组成的多谐振荡器,产生1KHz的脉冲信号。
故采用3片中规模集成电路计数器74LS90来实现,得到需要的秒脉冲信号。
图2
2.11 振荡器
振荡器是数字电子钟的核心,其作用是产生一个频率标准,即时间标准信号,然后再由分频器生成秒脉冲,所以,振荡器频率的精度和稳定度就基本决定了数字电子钟的准确度,为产生稳定的时间标准信号,一般采用石英晶体振荡器。
从数字电子钟的精度考虑,振荡频率越高记数精度越高。
但这回使振荡器的耗电量增大,分频器级数增多。
所以在确定频率时应同时考虑这两方面的因素再选择器材。
如果精度要求不是很高的话我们可以采用由集成逻辑门与RC组成的时钟源振荡器或由集成电路定时器555与RC组成的多谐振荡器。
一般而言,选用石英晶体振荡器所选用的晶振频率为32768Hz,再通过15级2分频集成电路得到1Hz
的标准秒脉冲。
2.12 分频器
振荡器产生的时标信号频率很高,要使它变成用来计时的“秒”信号,需要若干级分频电路,分频器的级数和每级分频次数要根据时标信号的频率
来决定。
其功能主要有两个:一是产生标准秒脉冲信号,二是提供功能扩展电路所需的信号。
Welcome To Download !!!
欢迎您的下载,资料仅供参考!。