李玉山_信号完整性(SI)分析11-12
- 格式:ppt
- 大小:5.94 MB
- 文档页数:125
532012年第14期责任编辑:陈雍君********************【摘要】文章针对目前高速数字终端中高速数字电路和高密度电路设计的现状,阐述了电磁兼容设计的三个关键问题,描述了它们共同的物理基础PDN (电源分配网络)的组成,提出通过采取去耦滤波方式,合理地选用滤波网络和元件设计出高速电路的PDN 网络,以满足高速数字终端PDN 网络对电磁兼容性的要求。
【关键词】高速数字终端 电磁兼容 PDN 网络1 概述目前,高速数字终端处理器的处理速度已经达到GHz 级别,几十GHz 的CPU 也即将实用化。
随着手持终端体积越来越小和功能越来越多,要求芯片的处理速度不断提升,芯片集成的器件密度和I/O 接口数量不断增加,电路板设计的密度也不断加大,随之而来的电磁兼容问题也就越来越严重和复杂。
高速数字终端设备的设计面临三个严峻的问题——信号完整性(SI )、电源完整性(PI )、电磁完整性(EMI )。
信号完整性是要确保数字电路各芯片之间信号的准确传递;电源完整性是要确保通信设备各部分电路和芯片的可靠供电和噪声抑制;电磁完整性则是要确保PCB 板电路不干扰其他设备或不被其他设备所干扰。
这三个方面是相互关联的,三者协同设计的物理基础就是PDN (电源分配网络)的设计。
电磁兼容问题产生的原因主要有两个:一个是PDN 上的高频噪声,尤其是电源/地之间的高频噪声;另一个是高频信号回路产生的高次谐波分量,它们通过传导、辐射和耦合的方式传播影响。
为避免产生EMC 问题,除了合理选用数字电路和合理设计印制板外,还必须采取正确的去耦和滤波措施来消除因电磁兼容问题带来的影响。
与传统电磁兼容研究宏观电路电磁辐射为对象有所不同,本文研究的对象为PCB 板级的电磁兼容性问题,即在设计PDN 时,通过正确的去耦网络电路设计来解决电磁兼容问题。
2 数字噪声产生的原理数字电路输出和输入都为0/1状态信号,传输信号时IC 1必须对IC 2的输入进行充放电,由于充放电过程会产生剧烈的电流变化,造成电压的急剧变化,如果不能对其有效控制,及时将其减弱,这种变化就会产生能量辐射,形成高频噪声。
时域频域分析机理姓名陈凯学号104972103056院系信息工程学院专业通信与信息系统班级信研1006提交时间:2011 年 6 月20 日目录摘要 (1)1引言 (2)2 时域频域概念 (3)2.1 时域 (3)2.2 频域 (4)3 时域频域的关系 (5)3.1 傅里叶变换 (5)3.2 信号的频谱 (7)3.3 傅里叶逆变换 (9)4 信号带宽 (11)4.1 带宽与上升时间 (11)4.2 带宽与时钟频率 (15)4.3 实际信号的带宽 (16)4.4 测量的带宽 (18)4.5 模型的带宽 (19)4.6 互连线的带宽 (21)5 参考文献 (23)时域频域分析机理摘要:时域和频域作为信号的基本性质,从不同方式来分析信号。
时域相对比较熟悉,频域则非常有助于理解和掌握许多信号完整性效应,两者之间可通过傅立叶变换相互转换。
而上升时间和带宽,前者是时域中的术语,后者是频域中的术语,它们是紧密联系的。
关键词:时域频域上升时间带宽Abstract:Time domain and frequency domain as the basic nature of the signal from the different ways to analyze the signal. Relatively familiar with the time domain, frequency domain is very helpful to understand and master the many effects of signal integrity between the two can be FFT conversion. The rise time and bandwidth, the former term is the time domain, frequency domain, which is the term, they are closely linked.Keyword:Time Domain Frequency domain Rise time Bandwidth1引言在高速信号完整性分析中,可以从时域和频域两个不同的角度去分析。
信号及电源完整性分析与设计[Chapter7]第七讲传输线设计及接地、过孔分析西安电子科技大学电路CAD研究所 李玉山17.0引言美国90%工程师按传输线设计互连。
说到底,传输线 是一种场的简化概念!关注的是互连的阻抗、时延和信号 的波形! 准确分析高速互连的SI,要从认识传输线开始! 传输线三种阻抗万变不离其宗,仍是阻抗的基本定义 。
只不过将传输线始端的输入阻抗简称为阻抗;将信号随 时遇到的及时阻抗称为瞬时阻抗。
如果在信号前进过程中 ,传输线的横截面,包括信号路径与返回路径几何结构都 不变的均匀传输线,则称其为特性阻抗。
2一般的传输线都是由两条有一定长度的导线组成。
图7.1给出传输线概念的本质特点,把一条称为信号 路径,另一条称为返回路径。
图7.1 传输线由任意两条有一定长度的导线组成。
其中一条标记为 信号路径,另一个为返回路径3一种糊涂认识:线电阻怎么是50Ω?是并联还是串联? 注意,这里应是阻抗而非电阻! 传输线的两个重要特征:特性阻抗和时延(低速场合均被忽略而已),说的都是:传输线对信号的作用。
理想传输线模型 (彻底的分布式)性能与实际互连实测性 能更加吻合;模型带宽相当高。
理想传输线也可以用R-LG-C集总参数组合近似。
理想传输线是仿真工具箱中的一种新的电路元件,用于 仿真效果较好,但电路概念不够简明易懂。
47.1返回路径不同于“接地”以往我们简单地将“地”当作传输线返回路径。
信号完整性设计中,最忌讳的就是滥用“地”这一名词。
应习惯于把其他导体看作是返回路径。
事实上,中央 “ 地 ” 已经难觅,更多的是本地“地”。
电源布线主要考虑SSN,不要让多个返回路径形成“大 合唱”。
理想情况下每个信号都有单独的返回地路径。
即 使一般情况下信号与地引脚比率为8:1(认为电源引脚数=地引脚数);超高速互连则要求这一比率为2:1。
5信号完整性的许多问题,源自返回路径设计不当。
要认真设计信号之外其他路径的几何形状 (它影响特性阻抗和耦合等)。