编码译码显示电路资料
- 格式:ppt
- 大小:376.00 KB
- 文档页数:16
实验二编码、译码与显示实验目的1.了解编码器、译码器与显示器的工作原理2.熟悉CMOS中规模器件的使用方法。
实验要求使用编码器、译码器实现编、译码的功能使用译码器实现一位全减器设计实验仪器及材料数字试验箱器件CD4532 8-3线优先编码器一片CD4511 BCD七段字型译码驱动器一片74LS138 3-8线译码器/分配器一片实验内容实验前按每个实验电路联线,检查无误后方可接通电源,U cc=+5V,如改接电路,必须断开电源后进行。
1、按图1接线,按表1顺序给8-3线优先编码器的信号输入端送入相应电平,将结果填入表中,与附录中CD4532的功能表相对照,检查是否符合优先顺序编码以及编码结果是否正确。
2、将译码器CD4511的数据输入端接编码器CD4532的输出端,检查编码对象与数字显示是否一致,若不一致,分析原因,检查故障并排除(图2)。
(本数字实验箱上已经完成了译码器4511和数码管之间的连接。
实验时,只要将十进制的BCD码连接至译码器的相应输入端,即可显示0~9的数字。
)图1D0-D7数据输入端EI选通输入端Q0~Q2编码输出端QGS组选通输出端EO选通输出端图2BI:4脚是消隐输入控制端,当BI=0 时,不管其它输入端状态如何,七段数码管均处于熄灭(消隐)状态,不显示数字。
LT:3脚是测试输入端,当BI=1,LT=0 时,译码输出全为1,不管输入DCBA 状态如何,七段均发亮,显示“8”。
它主要用来检测数码管是否损坏。
LE:锁定控制端,当LE=0时,允许译码输出。
LE=1时译码器是锁定保持状态,译码器输出被保持在LE=0时的数值。
A、B、C、D为8421BCD码输入端。
a、b、c、d、e、f、g:为译码输出端,输出为高电平1有效。
表1 实验数据记录表3、3-8线译码器逻辑功能测试按图3连线,完成表2记录要求。
图3 74LS138A、B、C译码地址输入端E3选通端,高电平有效,E2、E1选通端,低电平有效Y7~Y0译码输出端表2实验数据记录表4 用74LS138设计一个逻辑函数按图4画出连线图并连接实验线路,对表3中数据进行验证,并写出逻辑表达式。
实验三编码、译码、寄存逻辑电路设计一、实验目的与要求1.掌握加法器、译码器、编码器、数据选择器的逻辑功能和应用方法。
2.掌握寄存器的逻辑功能及应用方法。
3.熟悉利用中、小规模集成电路的设计方法。
二、实验仪器及器件:电子元器件:74148 优先编码器7447 七段显示的译码器74LS138 3线8线译码器74LS151 8选1数据选择器74LS153 4选1数据选择器2.5 V编码-译码电路2)运行电路,实现开关位置检测和显示功能3)掌握译码器、编码器的基本功能和应用方法。
译码器:基本功能是用输出状态表示输入代码,即将一种数码转换成另一种数码。
通常分为地址译码器和显示译码器两大类型。
地址译码器:输入信号是一组位二进制代码,而在路输出信号中,仅有唯一的一路与该时刻输入代码相对应的输出信号处于有效状态。
显示译码器:是将输入的位二进制代码转换成一组与之对应的用于驱动显示字符信息的电路。
编码器:基本逻辑功能是把输入的每个高、低电平信号编成对应的二进制代码。
实验任务二:仿真实现寄存器功能测试1)连接仿真电路,运行电路,分析74LS175的逻辑功能。
2)寄存器的主要功能就是暂存数据。
寄存器以同步并行方式接收或传送一组数据。
一些寄存器还具有清零、三态输出等功能。
3)寄存器的应用主要在数码采集锁存、第一信号的鉴别。
四、实验结论任务一:仿真实现74148 优先编码器和7447 七段显示的译码器功能的测试1)电路低电平输入有效,当输入端有两个或两个以上为低电平,它将对优先级别相对较高的优先编,开关位置检测及功能如下:2)74148为8线—3线优先编码器,0—7为输入信号,A2,A1,A0为三位二进制编码输出信号, EI 是使能输入端, EO 是使能输出端,GS 为优先编码输出端。
74148编码器输入为低电平有效,输出为3位二进制反码。
74148逻辑功能表3)7447 七段显示的译码器a )7447为七段显示译码器集成电路,输出低电平有效,用以驱动共阳显示器。
实验成绩实验日期指导教师批阅日期实验名称编码译码与显示1、实验目的掌握编码器、译码器与显示器的工作原理、测试方法以及应用。
2、实验原理编码器、译码器是数字系统中常用的逻辑部件,而且是一种组合逻辑电路。
1.编码器把状态或指令等转换为与其对应的二进制代码叫编码,例如可以用四位二进制所组成的编码表示十进制数0~9,把十进制数的0编成二进制数码0000,把十进制数的5编成二进制数码0101等。
完成编码工作的电路.通称为编码器。
2.译码器译码是编码的逆过程。
译码器的作用是将输入代码的原意“翻译”出来。
译码器的种类较多,如:最小项译码器(3线/8线、4线/16线译码器等)b、七段字形译码器等。
七段字形译码器,其作用是将输入的四位BCD码D、C、B、A翻译成与其对应的七段字形输出信号,用于显示字形。
常用的七段字形译码器有TTL的:T338(OC输出),74LS48、74LS248(内部带有上拉电阻)CMOS的:CD4511、MC14543、MC14547等。
3.显示器(1)发光二极管(LED)。
把电能转换成可见光(光能)的一种特殊半导体器件,其构造与普通PN 结二极管相同。
(2)LED显示器。
用LED构成数字显示器件时,需将若干个LED按照数字显示的要求集成- -个图案,就构成LED显示器(俗称“数码管”)。
3、实验步骤(1)按图连线,按表顺序给8线/3线优先编码器CD4532的信号输入端送入相应电平,将结果填入表中,与CD4532的功能表相对照,检查是否符合优先顺序以及编码结果是否正确。
注意:输入由逻辑开关给定。
输出连接逻辑电平指示。
(2)根据CD4532和CD4511的管脚图和功能表,自行设计连线,将编码器CD4532的输出端接到译码器CD4511的数据输入端,将CD4511的输出接七段显示数码管。
检查编码器与数字显示是否一致,若不一致,分析原因,检查故障并排除之,将结果填表。
(3)将十进制计数器/脉冲分配器CD4017接成八进制,用单次脉冲或1Hz脉冲信号检查CD4017的逻辑功能是否正常。
实验四编码器、译码器、数码管一、实验目的1.掌握编码器、译码器和七段数码管的工作原理和特点。
2.熟悉常用编码器、译码器、七段数码管的逻辑功能和他们的典型应用。
3. 熟悉“数字拨码器”(即“拨码开关”)的使用。
二、实验器材1. 数字实验箱 1台2. 集成电路:74LS139、 74LS248、 74LS145、 74LS147、 74LS148 各1片74LS138 2片3. 电阻: 200Ω 14个4. 七段显示数码管:LTS—547RF 1个三、预习要求1.复习编码器、译码器和七段数码管的工作原理和设计方法。
2. 熟悉实验中所用编码器、译码器、七段数码管集成电路的管脚排列和逻辑功能。
3. 画好实验用逻辑表。
四、实验原理和电路按照逻辑功能的不同特点,常把数字电路分成两大类:一类叫做组合逻辑电路,另一类叫做时序逻辑电路。
组合逻辑电路在任何时刻其输出信号的稳态值,仅决定于该时刻各个输人端信号的取值组合。
在这种电路中,输入信号作用以前电路的状态对输出信号无影响。
通常,组合逻辑电路由门电路组成。
(一)组合逻辑电路的分析方法:a.根据逻辑图,逐级写出函数表达式。
b.进行化简:用公式法或图形法进行化简、归纳。
必要时,画出真值表分析逻辑功能。
(二)组合逻辑电路的设计方法:从给定逻辑要求出发,求出逻辑图。
一般分以下四步进行。
a.分析要求:将问题分析清楚,理清哪些是输入变量,哪些是输出函数。
进行逻辑变量定义(即定义字母A、B、C、D ……所代表的具体事物)。
b. 根据要求的输入、输出关系,列出真值表。
c. 进行化简:变量比较少时,用图形法;变量多时,可用公式法化简。
化简后,得出逻辑式。
d. 画逻辑图:按逻辑式画出逻辑图。
进行上述四步工作,设计已基本完成,但还需选择元件——数字集成电路,进行实验论证。
值得注意的是,这些步骤的顺序并不是固定不变的,实际设计时,应根据具体情况和问题难易程度进行取舍。
(三)常用组合逻辑电路:1.编码器编码器是一种常用的组合逻辑电路,用于实现编码操作。
李泽电子信息科学与技术2008118038
试验四译码显示电路
一、试验目的
1、掌握发光二极管、数码显示管的工作原理、结构和使用方法。
2、掌握集成译码显示电路的工作原理和使用方法。
二、试验器材
74LS247 510欧电阻BS201数码管BS202数码管
三、试验原理(详见讲义)
四、试验内容
1、按74LS247真值表,测试其逻辑功能。
分析:用四个开关控制输入,用数码管检验输出。
具体如下图:
2、利用74LS247 和BS201设计4位BCD显示电路,要求具有灭零控制功能,并自行设计一个显示30.5的电路。
分析:用四个独立的数码管分别显示3、0、5、和消零,通过低电平驱动“h”,可以输出小数点。
3、某医院有一、二、三、四号病房4间,每间设有呼叫按钮,同时在护士值班室内对应装有指示用字符显示器。
要求病房的4个按钮任一个且同时间仅有一个按下时,字符显示显示病房号码。
试设计具有上述功能的编码器及数据显示电路。
分析:开关控制输入,用编码器将四个信号转换为二进制,然后输入247和数码管即可显示出相应的开关号。
实验三编码、译码、显示电路
一、实验目的
1.掌握编码、译码过程及编码器和译码器的工作原理和设计方法
2.熟悉编码器、七段译码器、数码管等集成电路的典型应用
二、实验器材
1.面包板1块
2. BCD码(9~4线)优先编码器74LS147 1块
3.七段译码器 1块
4. 74LS00 1块
5.共阴级数码显示器1块
三、原理图
四、实验过程
1、用EWB软件对以上电路进行仿真
2、对面包上对安装实际电路,要求:按信号的流向进行安装。
先安装编码器,测试其功能,然后再安装与非门,测试其功能。
最后安装译码和显示电路。
五、实验数据
六、实验报告
1.写出实验目的、内容,写出设计过程,画出实验电路图。
2.根据面包板接线结果,写出实验数据。
3.总结编码、译码、显示电路的设计和使用的体会。
《编码、译码显示电路设计与安装》实验报告姓名欧阳志刚学号20101138班级通信101专业通信技术指导教师林梅实验时间第8周电子信息工程系2011-2012学年第一学期实验目的及原理:1.了解编码译码器的功能和特点。
2.掌握编码译码器的工作原理。
3.掌握集成编码译码器的逻辑功能。
4.掌握集成编码译码器的级联方法。
实验一 编码器一、实验目的和任务:⑴验证编码器的逻辑功能。
(2)掌握中规模集成电路构成组合逻辑电路的方法。
二、实验设备与器材:TTL 集成编码器芯片74LS148等74LS148编码器I0~I7是8个输入端,Y1~Y3是3个输出端,EI 是使能输入端,EO 是使能输出端,GS 是优先标志输出端。
按下表逐项测试74LS148的逻辑功能。
74LS148管脚排列图:14131210161534567128911V CC GND74LS1484I 5I 6I 7I I E 2Y 1Y 0Y 0I 1I 3I 2I SG O E 4I 5I 6I 7I IE 2Y 1Y 0Y 0I 1I 2I 3I S G O E74LS148的功能表:输入输出S ’’I0”I1’’I2’’I3’’I4’’I5’’I6’’I7’’Y0" Y1" Y2" Ys’’Y EX’’1 X X X X X X X X 1 1 1 1 1 0 1 1 1 1 1 1 1 1 1 1 1 0 1 0 X X X X X X X 0 0 0 0 1 0 0 X X X X X X 0 1 0 0 1 1 0 0 X X X X X 0 1 1 0 1 0 1 0 0 X X X X 0 1 1 1 0 1 1 1 00 X X X 0 1 1 1 1 1 0 0 1 0 0 X X 0 1 1 1 1 1 1 0 1 1 0 0 X 1 1 1 1 1 1 1 1 1 1 1 0 0 0 1 1 1 1 1 1 1 1 1 1 1 0三、实验步骤及内容:(1)74LS148编码器I0~I7是8个输入端,Y1~Y3是3个输出端,EI 是使能输入端,EO是使能输出端,GS是优先标志输出端。