当前位置:文档之家› 开关机延时静音电路

开关机延时静音电路

开关机延时静音电路
开关机延时静音电路

相信大家也看明白上图...因为图上都有标明...HE HE...最左边的是RC延时及放电二极管...中间的是为关机而设置的电路,在此大家可以把它看成一个电源...最右边的是模拟音频信号...

再发一图...

这图是开机后...电路电流流向...

一开机...C1是电容.开机瞬间相当于短路...C1上有二路电流...一路是R1直接流向C1的.另一路是VCC---D2---Q1 E-----Q1 B ---470----C1....因为R1电阻相当大...所以C1上的电流主要是来自第二路电流...

说直接点...这种需要在开机瞬间通电的电路延时时间主要是R2 C1的大小有关...在这电路上应该是可以省掉R1了...因为R1在电路中所起的作用不是太大...(关于R1的作用大家可以讨论下.)

建议R2值要大点会比较好...

在开机后...第二路电流使Q1导通...

Q1导通后...VCC---D2----Q1 E-----Q1 C----D3----R4-----Q2 B----Q1 E----GND...

使Q2导通...Q2导通后...把V1音频信号-----R5-----的信号给短路...实现开机静音....

在C1充满电后...Q1截止了...这时Q1 C极输出电压为0...随之Q2也截止...Q2 C E极相当于开路...对音频信号通过没有影响...

HE HE...开机静音电路分析完了.HE HE....

现在来分析关机静音电路...

先发一图...

关机第一步...先放掉C1上的电...HE HE...是怎么样做到的...

在关机瞬间...因为C1是电容电容能储能...要把C1上的电放掉.才能在下次开机使静音电路工作...

这个放电的工作是由D1完成的...HE HE...因为这个电路是接在电源上的...电源上的各路负载都是有电阻... 也就是上面的模拟电阻R6...这个电阻一般都不是很大...所以C1是的电压是经过D1----负载电阻----GND...

完成放电...HE HE...这样下次开机,静音电路就能工作...当然这个负载电阻R6是越小,放电就越快.HE H E...

放完电了...HE HE...关机静音也要工作呀...

再发一图片.

关机静音工作原理...

放完C1电的时候....Q1 E由于有个电阻和电容组成的储能元件...相当于关机后还有一个电源...

Q1 导通的电流是...Q1 E----Q1 B----R2----D1----负载电阻----地...完成导通...这时Q1 C就输出高电压...

HE HE...

Q1 导通后...其电流走向和开机时候是一样的...只不过是这个关机后的电源由R3 C2完成代替....

关机后...D2反偏截止...R3 C2就相当于一个电源...供Q1 让Q2导通...完成关机静音...HE HE...

这个电路可能比较难理解的是负载电阻R6...HE HE...

其实大家可以这样理解...这个静音电路是整个系统的一个小部分...大家把这个电源拔下来...可以直接量这个电源二端...会发现电源二端是有电阻的...这个电阻就是负载电阻...这个电阻每个系统是不一样的...

越小C1上的电放得越快...效果就越好...另外大家注意....R2的值要比较大点比较好...对开机和关机的电路影响都是比较大的...

所以要选择一个合适的值...HE HE...

欢迎大家一起讨论这个电路....

硬件电路设计过程经验分享 (1)

献给那些刚开始或即将开始设计硬件电路的人。时光飞逝,离俺最初画第一块电路已有3年。刚刚开始接触电路板的时候,与你一样,俺充满了疑惑同时又带着些兴奋。在网上许多关于硬件电路的经验、知识让人目不暇接。像信号完整性,EMI,PS设计准会把你搞晕。别急,一切要慢慢来。 1)总体思路。 设计硬件电路,大的框架和架构要搞清楚,但要做到这一点还真不容易。有些大框架也许自己的老板、老师已经想好,自己只是把思路具体实现;但也有些要自己设计框架的,那就要搞清楚要实现什么功能,然后找找有否能实现同样或相似功能的参考电路板(要懂得尽量利用他人的成果,越是有经验的工程师越会懂得借鉴他人的成果)。 2)理解电路。 如果你找到了的参考设计,那么恭喜你,你可以节约很多时间了(包括前期设计和后期调试)。马上就copy?NO,还是先看懂理解了再说,一方面能提高我们的电路理解能力,而且能避免设计中的错误。 3)没有找到参考设计? 没关系。先确定大IC芯片,找datasheet,看其关键参数是否符合自己的要求,哪些才是自己需要的关键参数,以及能否看懂这些关键参数,都是硬件工程师的能力的体现,这也需要长期地慢慢地积累。这期间,要善于提问,因为自己不懂的东西,别人往往一句话就能点醒你,尤其是硬件设计。 4)硬件电路设计主要是三个部分,原理图,pcb,物料清单(BOM)表。 原理图设计就是将前面的思路转化为电路原理图。它很像我们教科书上的电路图。

pcb涉及到实际的电路板,它根据原理图转化而来的网表(网表是沟通原理图和pcb之间的桥梁),而将具体的元器件的封装放置(布局)在电路板上,然后根据飞线(也叫预拉线)连接其电信号(布线)。完成了pcb布局布线后,要用到哪些元器件应该有所归纳,所以我们将用到BOM表。 5)用什么工具? Protel,也就是altimuml容易上手,在国内也比较流行,应付一般的工作已经足够,适合初入门的设计者使用。 6)to be continued...... 其实无论用简单的protel或者复杂的cadence工具,硬件设计大环节是一样的(protel上的操作类似windwos,是post-command型的;而cadence的产品concept&allegro是pre-command型的,用惯了protel,突然转向cadence的工具,会不习惯就是这个原因)。设计大环节都要有1)原理图设计。2)pcb设计。3)制作BOM 表。现在简要谈一下设计流程(步骤): 1)原理图库建立。要将一个新元件摆放在原理图上,我们必须得建立改元件的库。库中主要定义了该新元件的管脚定义及其属性,并且以具体的图形形式来代表(我们常常看到的是一个矩形(代表其IC BODY),周围许多短线(代表IC管脚))。protel创建库及其简单,而且因为用的人多,许多元件都能找到现成的库,这一点对使用者极为方便。应搞清楚ic body,ic pins,input pin,output pin,analog pin,digital pin,power pin等区别。 2)有了充足的库之后,就可以在原理图上画图了,按照datasheet和系统设计的要

一种简易的自动开关机电路设计

一种简易的自动开/关机电路设计 内容摘要:本文介绍了一种结构简单、使用方便可靠的开/关机电路。电路使用一个D触发器,配合软件上的处理实现单键开/关机、关机前重要数据自动保存及自动关机功能。 引言 节电是各种电池供电设备所需考虑的首要因素。为防止用户忘记关机,一些设备采用了自动关机电路。此外,许多设备中使用一个开/关按键控制开启或关断电源,即使微处理器(MPU)正在处理关键程序,按键按下时,系统也会关断,造成重要数据的丢失。本文仅使用一个D触发器设计了一种结构简单,使用方便可靠的开/关机电路。 电路设计 实际设计的自动开/关机电路如图1所示。其中U1A为双D触发器CD4013,外接电池电源由Vin输入。Q输出通过阻值为472W 的R5、103W的R4和NPN型三极管Q2反向驱动后,与开关电源芯片的开关引脚相连。以MAX1626为例,当SHDN为高时关闭电源,SHDN为低时打开系统电源。 复位式按键S1为系统电源开/关键。C1和R2组成RC网络,使得在S1按下后,保证R有12×104×10-3=120ms的延迟时间处于高电平。CD4013的D、CLK端接输入电源地,保证其处于低电平。置位引脚R一端通过103W的电阻接电源地,另一端通过三极管Q 3与MPU的I/O口相连。S1的右端与阻值为103W的R1相连,控制Q1开通。Q1的集电极与地之间接通稳压管,稳压管的输出与M PU的I/O口相连。 图1自动开/关机电路原理图

设计原理 开/关机电路的核心器件是一个D型触发器,型号为CD4013。其真值表如表1所示。观察其真值表可已看出,无论CLK为何种状态,S为0时,输出Q为0;R为0时,输出Q为1;而当R、S均为1时,输出Q为1;当R和S均为0时,只要CLK不产生上升沿脉冲,输出Q会保持前一输出状态。本电路正是利用R、S均为零时的状态保持特性来实现开/关机功能的。 由于本电路处于开/关电源前端,在电池接入状态下,无论系统电源是否打开,都处于工作状态。CD4013的输入电压范围为3~15V,因此本电路可以保证在宽电压输入范围内稳定工作。 系统开机原理 当按下开机按钮S1时,S与高电平接通,S=1。查阅真值表可得,当R=1,S=1时,输出Q应稳定输出1,经过三极管反向后,电源控制引脚SHDN为低电平,打开系统电源。通常MPU进行初始化时会将I/O引脚置为高电平,由于RC网络的延迟作用,S1按下后可以保证S端约有120ms处于高电平(保证开机稳定条件:RC网络的延迟时间>系统上电复位并将POWER_CTL状态稳定为1的时间)。经过三极管Q3反向,此时S=1,R=0,Q端输出1,系统电源处于打开状态。 MPU延迟后读取STATE引脚的状态。如果此时STATE为低电平,则确认Q1导通,S1曾按下,确认用户开机程序正常运行。如果此时STATE为高电平,则表明Q1截止,开机信号为误动作,程序执行关机程序。 当RC网络的延迟时间过后,S端由1转为0,此时S=0,R=0,查阅真值表得出此时输出Q应该维持前一输出状态,即保持系统开通电源状态。 系统关机原理 作为节电产品,如果在规定时间内系统没有工作,系统会自动转入关机程序,在保存重要数据后,自动关闭系统。

硬件-原理图布线图-设计审核表

硬件设计检查列表——Check List 产品名称开发代号 PCB P/N PCB 版本 PCBA P/N PCBA 版本 产品功能简述: 原理图设计部分(参考《电路原理图设计规范》) 1.电路图图幅选择是否合理。(单页,多页)是?否?免? 2.电路图标题栏、文件名是否规范。是?否?免? 3.元件大小、编号、封装是否有规律,是否符合要求。是?否?免? 4.元器件标注(名称,标称值,单位,型号,精度等)是否符合要求是?否?免? 5.元器件摆放和布局是否合理、清晰。是?否?免? 6.器件间连线是否正确,规范。是?否?免? 7.电气连线交叉点放置是否合理。是?否?免? 8.重要的电气节点是否明确标示。是?否?免? 9.重要网络号是否标准清晰。是?否?免? 10.是否对特殊部分添加注释。是?否?免? 11.零件选型是否符合要求(零件封装,可购买性,电压电流是否满足等)。是?否?免? 12.是否设计测试点,Jump点。是?否?免? 13.是否符合ESD保护设计要求。是?否?免? 14.是否符合EMI/EMC设计要求。是?否?免? 15.是否有过流、过压保护设计。是?否?免? 16.元器件选项是否能满足功能设计的功耗,电压,电流的要求。是?否?免? 17.时钟晶振电容是否匹配,晶振选项是否正确(有源、无源)。是?否?免? 18.I/O口开关量输入输出是否需要隔离。是?否?免? 19.上拉、下拉电阻设计是否合理。是?否?免? 20.是否进行过DRC检查。是?否?免? 21.是否存在方框图。是?否?免? 22.是否标注模块名称。是?否?免? 23.原理图层级结构是否合理、清晰。是?否?免? 24.标注部分字体、大小是否合理。是?否?免? 25.零件选型的可采购性。是?否?免? 26.零件选型的可生产性。是?否?免?Designed by:Checked by:Approved by:

开关机静音电路解析

开关机静音电路解析 ―、原理團 ■ 12V IN -.^488 比饰 r . ------- WV -------- Q407 ? ■ '■MMBTSgOe ■ ~「严— i ■ B I Z Q 4O8.? MMBT 3905 图2开机静音电路 <□ MUTE 丄 .| l[Xr/25V.. R 匚延m :电路 国]开.关机菩专电跖 S435. 10K . 12V ▲ ■ R433 -1K ? ―W —— 灘f 39加- MMBT35O6 R43? 1K 緡罷90斗 [MOL, LL4148 K461 lk :' 仝G443, 100LF/25V : R469 100K. R46O 1K' C469 1COJF/25V 12V_OUT-

二、原理分析 1、图1 具有开关机静音的功能,靠R435、C425、C426 的充放电时序来使Q404 导通, 进而使Q405 、Q406 导通,静音原理是使音频输出到地,达到静音的目的,解决开关机爆音。开机时,12V 电源通过R435 和R436 向C425 充电(由于R435 小于R436,C425 主要通过 R435 充电。),通过D401 二极管向C426 充电。由电容充电时间公式Vc=E (1-e-t/RC) , (E为加在RC上的充电电源,e为常数),可知在充电期间某时刻t , RC 延时电路看作关机电源 C426电压大于C425电压,Q404导通。从而Q405、Q406导通,实现开机静音。C425充满电后,Q404 截止,Q405、Q406 也截止( C E 极相当于开路),MUTE_L 、MUTE_R 信号不受静音电路影响。 关机时,C425 通过D402 向12V 电源电路上的负载放电,最终流入GND 。负载电阻越小放电越快,一般电源上负载电阻较小。C425 快速放完电,然后C426 上电压使Q404 导通,电流流向 Q405、Q406,使其导通,实现关机静音。另外有一小部分电流(因为R436为大电阻)通过R436 和D402 流向电源负载电阻,最终导入GND。D401 阻止C426 上电流直接流向12V 负载。 2、图2是开机静音电路,通过调整R469和C469来控制12V供电的导通,静音原理是使音频运放供电延迟,解决开机爆音。 3、两个电路配合使用,可以完美解决开机爆音。

一键开关机电路设计集锦

一键开关机电路设计集锦 键可以作为开机键,接地时V15通,单片机上电,使MCU拉高,使V16通,保持。若此时长按KEY,则单片机读取键值,判断是否长按,若为长按,单片机控制MCU为低,进行自杀。下图试验证明是可行的。 单键实现单片机开关机? 1,控制流程,按下按键,Q1导通.单片机通电复位,进入工作.? 2,检测?K-IN?是否低电平,否?不处理.是?单片机输出?K-OUT?为高电平,Q2导通,相当于按键长按.LED指示灯亮.?3,放开按键,K-IN?经过上拉电阻,为高电平.单片机可以正常工作.? 4,在工作期间,按键按下,K-IN?为低电平,单片机检测到长按1秒,K-OUT?输出低电平,Q2截止.LED指示灯熄灭.放开按键,Q1截止,单片机断电.? 5,通过软件处理,可以实现短按开机,长按关机.? 单片机用PIC16F84A,通过简单的程序演示,证实此电路的可行性。 这电路如果这样用,是体现不出它的优点,用到开关电源控制,控制光耦.可以做到完全关断电原,实现零功耗待机.有些打印机上就是用这种电路. 此电路可以应用于很宽的电压范围(4.5V~40V,最大19A的电流),R5为可选,当输入电压小于20V时可短接;输入电压大于20V时建议接上,R5的取值应满足与R1的分压使MOS管V1的GS电压大于-20V 小于-5V(在V2导通时),尽量使V1的GS电压在-10V~-20V之间以使V1输出大电流。 按钮按下前,V2的GS电压(即C1电压)为零,V2截止,V1的GS电压为0,V1截止无输出;当按下S1,C1充电,V2?GS电压上升至约3V时V2导通并迅速饱和,V1?GS电压小于-4V,V1饱和导通,Vout有输出,发光管亮(此时应放开按钮)C1通过R2、R3继续充电,V1、V2状态被锁定;当再次按下按钮时,由于V2处于饱和导通状态,漏极电压约为0V,C1通过R3放电,放至约3V时,V2截止,V1栅源电压大于-4V,V1截止,Vout无输出,发光管灭(放开按钮),C1通过R2、R3及外电路继续放电,V1、V2维持截止状态。 注:S1使Vout打开或关闭后应放开按钮,不然会形成开关振荡。

静音电路原理

静音电路 机型:DV521S 在介绍静音电路之前,首先讲一下音频信号的输出。DV521S采用的是1389E方案,解码芯片MT1389E内部集成了音频信号的D/A转换模块。模拟音频信号AL/SDATA1、AR/SDATA2分别从MT1389E的第184脚、第186脚输出,然后输入到音频放大电路(由运算放大器U209、U210、U211组成的低通放大电路),经过运放U209 4580的低通滤波及放大后,分别从第1脚或第7脚输出,然后再经过TC246、TC247耦合后输出到后板相应插座上。 一. 静音电路工作原理 从MT1389E第156脚输出的静音控制信号ASDAT2经过电阻R270后转变为静音控制信号VMUTE加到静音电路上, 产生的MUTE-1静音控制信号加到模拟开关管Q205、Q206的基极,当MUTE-1为高电平时开关管饱和,音频信号被旁路到地,从而实现静音。

二. 声音正常输出 整机在正常播放时,解码芯片MT1389E输出模拟音频信号(SL/DATA1、SR/DATA2)到音频放大电路,此时静音控制信号VMUTE为低电平。 低电平静音控制信号VMUTE加在Q211基极,Q211导通。此时Q211基极电压为2.58V左右,集电极电压约为3.3V,发射极电压约为3.3V; Q211输出的高电平加在Q212基极,所以Q212也导通。此时Q212基极电压为0.7V 左右,发射极电压趋近于零,集电极电压也趋近于零; Q212输出的低电平加在Q213的发射极,Q213截止。这时MUTE-1的电压是-9V 经过R276、R277两次压降后所得电压(约为-4.5V), 这一电压加至音频输出端的开关管Q205、Q206的基极,使开关管截止,MT1389E输出的音频信号经4558放大后正常送至扬声器发出声音。 三. 静音 当播放停止(或暂停)、快进、静音、无碟时,解码芯片MT1389无模拟音频信号输出,此时VMUTE为高电平, Q211的基极电压和发射极电压相等,约为3.3V,所以Q211截止; Q211输出的低电平加在Q212的基极,所以Q212也处于截止状态。此时Q212基极电压为-9V经过R276、R275后所得电压(约为-4V),发射极电压趋近于零,集电极电压在1.4V左右; Q212集电极输出高电平加在Q213的发射极,使Q213导通。此时VD203正极(即Q213基极)电压约为0.7V,所以Q213集电极(即MUTE-1)电压应为1.4V左右,MUTE-1输出的这一电压(高电平)加至音频输出端的开关管Q205、Q206的基极,使开关管饱和,音频信号被旁路到地,即实现静音功能。 四. 开关机静噪 为了避免机器在开关机时产生噪音冲击,在电路里面我们设计了开关机静音电路,通过上电及拔电过程中,利用TC221的充放电原理控制开关三极管把音频输出的脉冲给吸收。

经验分享:硬件电路怎么设计

经验分享:硬件电路怎么设 计

1)总体思路。 设计硬件电路,大的框架和架构要搞清楚,但要做到这一点还真不容易。有些大框架也许自己的老板、老师已经想好,自己只是把思路具体实现;但也有些要自己设计框架的,那就要搞清楚要实现什么功能,然后找找有否能实现同样或相似功能的参考电路板(要懂得尽量利用他人的成果,越是有经验的工程师越会懂得借鉴他人的成果)。 2)理解电路。 如果你找到了的参考设计,那么恭喜你,你可以节约很多时间了(包括前期设计和后期调试)。马上就copy?NO,还是先看懂理解了再说,一方面能提高我们的电路理解能力,而且能避免设计中的错误。 3)没有找到参考设计? 没关系。先确定大IC芯片,找datasheet,看其关键参数是否符合自己的要求,哪些才是自己需要的关键参数,以及能否看懂这些关键参数,都是硬件工程师的能力的体现,这也需要长期地慢慢地积累。这期间,要善于提问,因为自己不懂的东西,别人往往一句话就能点醒你,尤其是硬件设计。 4)硬件电路设计主要是三个部分,原理图,pcb ,物料清单(BOM)表。 原理图设计就是将前面的思路转化为电路原理图。它很像我们教科书上的电路图。pcb涉及到实际的电路板,它根据原理图转化而来的网表(网表是沟通原理图和pcb之间的桥梁),而将具体的元器件的封装放置(布局)在电路板上,然后根据飞线(也叫预拉线)连接其电信

号(布线)。完成了pcb布局布线后,要用到哪些元器件应该有所归纳,所以我们将用到BOM表。 5)用什么工具? Protel,也就是altimuml容易上手,在国内也比较流行,应付一般的工作已经足够,适合初入门的设计者使用。 6)to be continued...... 其实无论用简单的protel或者复杂的cadence工具,硬件设计大环节是一样的(protel上的操作类似windwos,是post-command型的;而cadence的产品concept & allegro 是pre-command型的,用惯了protel,突然转向cadence的工具,会不习惯就是这个原因)。设计大环节都要有: 1)原理图设计。 2)pcb设计。 3)制作BOM表。 现在简要谈一下设计流程(步骤): 1)原理图库建立。 要将一个新元件摆放在原理图上,我们必须得建立改元件的库。库中主要定义了该新元件的管脚定义及其属性,并且以具体的图形形式来代表(我们常常看到的是一个矩形(代表其IC BODY),周围许多短线(代表IC管脚))。protel创建库及其简单,而且因为用的人多,许多元件都能找到现成的库,这一点对使用者极为方便。应搞清楚 ic body,ic pins,input pin,output pin, analog pin, digital

硬件电路原理图设计审核思路和方法

硬件电路原理图设计审核思路和方法 1、详细理解设计需求,从需求中整理出电路功能模块和性能指标要 求; 2、根据功能和性能需求制定总体设计方案,对CPU进行选型,CPU 选型有以下几点要求: a)性价比高; b)容易开发:体现在硬件调试工具种类多,参考设计多,软件资源丰富,成功案例多; c)可扩展性好; 3、针对已经选定的CPU芯片,选择一个与我们需求比较接近的成功 参考设计,一般CPU生产商或他们的合作方都会对每款CPU芯片做若干开发板进行验证,比如440EP就有yosemite开发板和 bamboo开发板,我们参考得是yosemite开发板,厂家最后公开给用户的参考设计图虽说不是产品级的东西,也应该是经过严格验证的,否则也会影响到他们的芯片推广应用,纵然参考设计的外围电路有可推敲的地方,CPU本身的管脚连接使用方法也绝对是值得我们信赖的,当然如果万一出现多个参考设计某些管脚连接方式不同,可以细读CPU芯片手册和勘误表,或者找厂商确认;另外在设计之前,最好我们能外借或者购买一块选定的参考板进行软件验证,如果没问题那么硬件参考设计也是可以信赖的;但要注意一点,现在很多CPU 都有若干种启动模式,我们要选一种最适合的启动模式,或者做成兼容设计;

4、根据需求对外设功能模块进行元器件选型,元器件选型应该遵守 以下原则: a)普遍性原则:所选的元器件要被广泛使用验证过的尽量少使用冷偏芯片,减少风险; b)高性价比原则:在功能、性能、使用率都相近的情况下,尽量选择价格比较好的元器件,减少成本; c)采购方便原则:尽量选择容易买到,供货周期短的元器件; d)持续发展原则:尽量选择在可预见的时间内不会停产的元器件;e)可替代原则:尽量选择pin to pin兼容种类比较多的元器件;f)向上兼容原则:尽量选择以前老产品用过的元器件; g)资源节约原则:尽量用上元器件的全部功能和管脚; 5、对选定的CPU参考设计原理图外围电路进行修改,修改时对于每 个功能模块都要找至少3个相同外围芯片的成功参考设计,如果找到的参考设计连接方法都是完全一样的,那么基本可以放心参照设计,但即使只有一个参考设计与其他的不一样,也不能简单地少数服从多数,而是要细读芯片数据手册,深入理解那些管脚含义,多方讨论,联系芯片厂技术支持,最终确定科学、正确的连接方式,如果仍有疑义,可以做兼容设计;这是整个原理图设计过程中最关键的部分,我们必须做到以下几点: a)对于每个功能模块要尽量找到更多的成功参考设计,越难的应该越多,成功参考设计是“前人”的经验和财富,我们理当借鉴吸收,站在“前人”的肩膀上,也就提高了自己的起点;

lm4766,lm3866开机关机静音电路

LM3886和LM4766的内部静音电路相同,静噪脚电压起码大于-2.5V,输出电流小于0.5mA才能静噪。而LM1876静噪脚电压至少大于+2.5V才能静噪。第一张图电路简单只能实现开机喇叭防冲击,关机无效。第二张是LM3886和LM4766的喇叭开、关机防冲击电路,第三张图是LM1876喇叭开、关机防冲击电路。 < 1 >

< 2 > < 3 >

下载 (10.48 KB) 2011-10-28 13:49 三极管基极与地之间的电阻最好还并一个二极管,关机后放掉电解上的电 小电容用104,基极电阻100K左右,电解47U左右,根椐实际的情况再调到整,三极管

的耐压要够,用2N5551,一般情况下与第8脚相连的电阻用10K 开机静音的,时间由C2和R2决定.C1的作用是防止开机时电压突变的.如果你想控 制静音,可以直接控制三极管的基极 LM3886静噪功能的开发应用LM3886是美国NS公司推出的50W功放IC,它除了比LM1875功率更大外,还增加了静噪功能脚(⑧脚)。其⑧脚开路或0V时,静音;而⑧脚输出电流≥0.5mA时(实测⑧脚电压为2.7V),不静音。 我们只需用一个简单电路即可充分发挥该静噪脚的作用,达到开/关机静音的效果,完全避免了对扬声器的有害冲击,甚至可省去扬声器保护电路,电路如下图。原理为:开机瞬间,C1相当于通路,则Q1导通,⑧脚接地静音,经过约3秒(此时间常数由C1、R2决定,T(秒)=2πR2C1),C1充满电,Q1关断,不再静音,正常输出;关机时,由于本电路中实际的滤波、储能电容C2容量较小(10μF),因此无电流继续流入⑧脚,亦瞬时静音。由于C1也有储能作用,所以最好经过两分钟之后,即C自放电结束后,再次开机,才能再次静音。

开关机延时静音电路

开关机延时静音电路

————————————————————————————————作者:————————————————————————————————日期:

相信大家也看明白上图...因为图上都有标明...HE HE...最左边的是RC延时及放电二极管...中间的是为关机而设置的电路,在此大家可以把它看成一个电源...最右边的是模拟音频信号... 再发一图... 这图是开机后...电路电流流向... 一开机...C1是电容.开机瞬间相当于短路...C1上有二路电流...一路是R1直接流向C1的.另一路是VCC---D2---Q1 E-----Q1 B ---470----C1....因为R1电阻相当大...所以C1上的电流主要是来自第二路电流... 说直接点...这种需要在开机瞬间通电的电路延时时间主要是R2 C1的大小有关...在这电路上应该是可以省掉R1了...因为R1在电路中所起的作用不是太大...(关于R1的作用大家可以讨论下.) 建议R2值要大点会比较好... 在开机后...第二路电流使Q1导通...

Q1导通后...VCC---D2----Q1 E-----Q1 C----D3----R4-----Q2 B----Q1 E----GND... 使Q2导通...Q2导通后...把V1音频信号-----R5-----的信号给短路...实现开机静音.... 在C1充满电后...Q1截止了...这时Q1 C极输出电压为0...随之Q2也截止...Q2 C E极相当于开路...对音频信号通过没有影响... HE HE...开机静音电路分析完了.HE HE.... 现在来分析关机静音电路... 先发一图... 关机第一步...先放掉C1上的电...HE HE...是怎么样做到的...

硬件电路板设计规范

硬件电路板设计规范(总36 页) -CAL-FENGHAI.-(YICAI)-Company One1 -CAL-本页仅作为文档封面,使用请直接删除

0目录 0目录............................................... 错误!未定义书签。

1概述............................................... 错误!未定义书签。 适用范围............................................ 错误!未定义书签。 参考标准或资料 ...................................... 错误!未定义书签。 目的................................................ 错误!未定义书签。2PCB设计任务的受理和计划............................ 错误!未定义书签。 PCB设计任务的受理................................... 错误!未定义书签。 理解设计要求并制定设计计划 .......................... 错误!未定义书签。3规范内容........................................... 错误!未定义书签。 基本术语定义........................................ 错误!未定义书签。 PCB板材要求: ....................................... 错误!未定义书签。 元件库制作要求 ...................................... 错误!未定义书签。 原理图元件库管理规范:......................... 错误!未定义书签。 PCB封装库管理规范............................. 错误!未定义书签。 原理图绘制规范 ...................................... 错误!未定义书签。 PCB设计前的准备..................................... 错误!未定义书签。 创建网络表..................................... 错误!未定义书签。 创建PCB板..................................... 错误!未定义书签。 布局规范............................................ 错误!未定义书签。 布局操作的基本原则............................. 错误!未定义书签。 热设计要求..................................... 错误!未定义书签。 基本布局具体要求............................... 错误!未定义书签。 布线要求............................................ 错误!未定义书签。 布线基本要求................................... 错误!未定义书签。 安规要求....................................... 错误!未定义书签。 丝印要求............................................ 错误!未定义书签。 可测试性要求........................................ 错误!未定义书签。 PCB成板要求......................................... 错误!未定义书签。

lm3886 4766 1876开关机静音电路

LM3886和LM4766的内部静音电路相同,静噪脚须加负电压绝对值大于2.5V(比-2.5V更负),每路静音端输出电流大于0.5mA才能静噪。而LM1876静噪脚电压至少大于+2.5V才能静噪。第一张图电路简单只能实现开机喇叭防冲击,关机无效。第二张是LM3886和LM4766的喇叭开、关机防冲击电路,第三张图是LM1876喇叭开、关机防冲击电路。图中变压器副端指变压器副级两个AC端子任意一个(中心抽头除外)。 < 1 > < 2 > < 3 > 我是楼主很久没来了,一楼图没标清楚这里说明一下:图中变压器副端是指副级的两个AC端子任意一端(中心抽头除外)。简述一下原理,先看下面A,B、C三张IC内部图的静音部分电路,LM4766和LM3886静音电路一样而

LM1876不同,但共同点是只要三张图中三极管T3截止就可以实现静音。要实现开关机防冲击对LM4766(LM3886)来说只要在开关机时让T1截止使得T3截止就实现静音,正常时两管导通。对LM1876来说要实现开关机防冲击必须让T1导通使得T2、T3就截止实现静音,正常时T1截止T2、T3导通,放大电路正常工作了。自己分析一楼电路原理就清楚了。 A图(LM4766): B图(LM3886): C图(LM1876):

由于LM4766(LM3886)的静音控制端接内部的三极管发射极,所以需要较大的电流(每声道大于0.5mA)才能保证后一级T3可靠导通,而且电流方向是从IC内部流出。而LM1876静音控制端是接内部三极管基极,所以控制电流可以小很多,方向为静音控制端往IC内部流入。。至于控制端电压加多大看IC内部输入端的两个二极管加上三极管共3个PN结至少得绝对值2V以上,可靠运行得绝对值2.5V以上才可以。。

硬件电子琴电路设计

江西理工大学应用科学学院

目录 一、设计任务与要求 (1) 二、总体框图 (2) 三、选择器件 (5) 四、功能模块 (6) 1.Songer模块 (6) 1.1NoteTabs模块 (6) 1.2ToneTaba模块 (11) 1.3Speakera模块 (13) 2.div模块 (16) 3.七段译码器模块 (18) 五、总体设计电路图 (21) 1.顶层设计的电路原理图 (21) 2.顶层设计的仿真结果 (23) 3.电路的管脚图 (23) 六、结束语 (24) 七、心得体会 (25)

硬件电子琴电路设计 一、设计任务与要求 使用FPGA设计一模拟电子琴键,实现电子琴按键的DO,Re,Mi,Fa,Sol,La,Si等中音以及相应的高音。 二、总体框图 系统设计方案: 方案一: 采用单个的逻辑器件组合实现。这样虽然比较直观,逻辑器件分工鲜明,思路也比清晰,一目了然。但是由于元器件种类、个数繁多,而过于复杂的硬件电路也容易引起系统的精度不高、体积过大等不利因素。例如八个不同的音符是由八个不同的频率来控制发出的,而采用方案一就需要运用不同的分频器来对信号进行不同程度的分频。所用仪器之多显而易见。 方案二: 采用VHDL语言编程来实现电子琴的各项功能。系统主要由电子琴发声模块、选择控制模块和储存器模块组成。和 方案一相比较,方案二就显得比较笼统,只是把整个系统分 为了若干个模块,而不牵涉到具体的硬件电路。但是我们必 须看到用超高速硬件描述语言VHDL的优势,它不仅具有良 好的电路行为描述和系统描述的能力而且通俗易懂。经过对

以上两种方案的分析、比较和总结,我们选用方案二来进行八音符电子琴的设计。 (2).ToneTaba模块:是乐曲简谱码对应的分频预置数查找表电路,其中设置了乐曲的全部音符所对应的分频置数,每一音符的停留时间由音乐节拍和音调发生器模块NoteTabs 的CLK的输入频率决定,这些值由对应于ToneTaba的4

开关延时电路

3DG6晶体管1只,3AX31晶体管1只,47KΩ微调 电阻1只,100μF/3V电解电容1只,印制线路板 1块,5号电池1节,1.5V/0.1A小电珠1只。 电子频闪灯是由晶体管组成的互补多谐振荡器, 电路如图2-1所示,通电后产生自激振荡,驱动小电珠HL不断闪烁。接通电源后,电流即通过电阻R向电容C充电,当充电到一定程度时,晶体管VT1导通,同时,VT2亦导通,使小电珠HL发光。此时,电容C放电,A点电位下降,VT1得不到正常工作偏压而截止,VT2也随之截止,HL不发光。此时电路恢复初始状态,电流通过R再次向C充电……这样周而复始,使HL不断闪烁。(R表示该电阻值可通过调整后确定) 晶体管VT1、VT2要分别选用β大于30的金属壳三极管3DG6、3AX31,或塑封三级管9011、9012,R微调电阻调节时要注意有一定的电阻值存在,不要调到电阻很小的值,否则易损坏三极管。 (四)调试 将印制板的正、负端的引出线分别与1.5V电池的正、负端连接,此时可看到小电珠不断闪烁。若小电珠不闪,应仔细检查电路是否有错焊或假焊;若小电珠常亮不闪,则说明R值太小,造成充放电时间太短,使HL闪烁频率太快,使人眼无法看出它在闪烁,只认为常亮而不闪。这时只需用小螺丝刀调节47KΩ微调电阻,通过调节可使小电珠达到理想的频闪效果。(使用微调电阻时,千万不要将电阻值调至零) 本LED广告彩灯电路采用两只NPN三极管8050驱动多只LED组成,其工作原理是: 1、每个8050三极管可以驱动八到十六个发光二极管。只有相同发光电压(不同颜色的发光电压一般不同)的发光二极管才可以并联使用。可以将发光二极管接成需要的图案,表达设计者的意图。 2、彩灯闪烁的周期是:T=0.7×(R1+R3)×C2+0.7×(R2+R4)×C1 根据闪烁快慢要求选择R1,R2,R3,R4,C1,C2的参数。调节电位器R1、R2的大小,可以改变闪烁速度。 3、电压过高会烧坏发光二极管。工作电压从3v开始调大,当提供的电源电压高

硬件电路原理图设计经验

硬件电路原理图设计经验(研发心得) 设计电路常用的EDA(Electronic Design Automatic,电路设计自动化)软件包括电路设计与仿真工具、PCB设计软件、IC设计软件、PLD设计工具及其它EDA软件,现主要的原理图和PCB图设计软件有Altium(原protel),OrCAD,PADS,PowerPCB等软件。不管使用那个软件。只要能画出好的电路就行了。一般掌握一两个软件就够用了。 做好电路板第一步是前期准备。包括元件库和原理图。要设计好原理图。需要了解设计原理图要实现那些功能及目的。要详细了解电路使用的所有元件特性,在电路中所起的作用。 根据需求对外设功能模块进行元器件选型,元器件选型应该遵守以下原则: a)普遍性原则:所选的元器件要被广泛使用验证过的尽量少使用冷偏芯片,减少风险; b)高性价比原则:在功能、性能、使用率都相近的情况下,尽量选择价格比较好的元器件,减少成本; c)采购方便原则:尽量选择容易买到,供货周期短的元器件; d)持续发展原则:尽量选择在可预见的时间内不会停产的元器件; e)可替代原则:尽量选择pin to pin兼容种类比较多的元器件; f)向上兼容原则:尽量选择以前老产品用过的元器件; g)资源节约原则:尽量用上元器件的全部功能和管脚; 绘制原理图时,一般规则和要如下: a) 按统一的要求选择图纸幅面、图框格式、电路图中的图形符号、文字符号。 b)应根据该产品的电工作原理,各元器件自右到左,自上而下的排成一列或数列。 c)图面安排时,电源部分一般安排在左下方,输入端在右方,输出在左方。 d) 图中可动元件(如继电器)的工作状态,原则上处于开断,不加电的工作位置。 e) 将所有芯片的电源和地引脚全部利用。 信号完整性及电磁兼容性考虑 a) 对输入输出的信号要加相应的滤波/吸收器件;必要时加硅瞬变电压吸收二极管或压敏电阻SVC b) 在高频信号输出端串电阻。 c) 高频区的退耦电容要选低ESR的电解电容或钽电容 d) 退耦电容容值确定时在满足纹波要求的条件下选择更小容值的电容,以提高其谐振频率点 e) 各芯片的电源都要加退耦电容,同一芯片中各模块的电源要分别加退耦电容;如为高频则须在靠电源端加磁珠/电感。 硬件原理图设计还应该遵守一些基本原则,这些基本原则要贯彻到整个设计过程,虽然成功的参考设计中也体现了这些原则,但因为我们可能是“拼”出来的原理图,所以我们还是要随时根据这些原则来设计审查我们的原理图,这些原则包括: 一数字电源和模拟电源分割; a) 数字地和模拟地分割,单点接地,数字地可以直接接机壳地(大地),机壳必须接大地;

硬件电路设计规范

硬件电路板设计规范 制定此《规范》的目的和出发点是为了培养硬件开发人员严谨、务实的工作作风和严肃、认真的工作态度,增强硬件开发人员的责任感和使命感,提高工作效率和开发成功率,保证产品质量。 1、深入理解设计需求,从需求中整理出电路功能模块和性能指标要求; 2、根据功能和性能需求制定总体设计方案,对CPU等主芯片进行选型,CPU 选型有以下几点要求: 1)容易采购,性价比高; 2)容易开发:体现在硬件调试工具种类多,参考设计多,软件资源丰富,成功案例多; 3)可扩展性好; 3、针对已经选定的CPU芯片,选择一个与我们需求比较接近的成功参考设计。 一般CPU生产商或他们的合作方都会对每款CPU芯片做若干开发板进行验证,厂家最后公开给用户的参考设计图虽说不是产品级的东西,也应该是经过严格验证的,否则也会影响到他们的芯片推广应用,纵然参考设计的外围电路有可推敲的地方,CPU本身的管脚连接使用方法也绝对是值得我们信赖的,当然如果万一出现多个参考设计某些管脚连接方式不同,可以细读CPU芯片手册和勘误表,或者找厂商确认;另外在设计之前,最好我们能外借或者购买一块选定的参考板进

行软件验证,如果没问题那么硬件参考设计也是可以信赖的;但要注意一点,现在很多CPU都有若干种启动模式,我们要选一种最适合的启动模式,或者做成兼容设计; 4、根据需求对外设功能模块进行元器件选型,元器件选型应该遵守以下原则: 1)普遍性原则:所选的元器件要被广泛使用验证过的尽量少使用冷、偏芯片,减少风险; 2)高性价比原则:在功能、性能、使用率都相近的情况下,尽量选择价格比较好的元器件,减少成本; 3)采购方便原则:尽量选择容易买到,供货周期短的元器件; 4)持续发展原则:尽量选择在可预见的时间内不会停产的元器件; 5)可替代原则:尽量选择pin to pin兼容种类比较多的元器件; 6)向上兼容原则:尽量选择以前老产品用过的元器件; 7)资源节约原则:尽量用上元器件的全部功能和管脚; 5、对选定的CPU参考设计原理图外围电路进行修改,修改时对于每个功能模块都要找至少3个相同外围芯片的成功参考设计,如果找到的参考设计连接方法都是完全一样的,那么基本可以放心参照设计,但即使只有一个参考设计与其他的不一样,也不能简单地少数服从多数,而是要细读芯片数据手册,深入理解那些管脚含义,多方讨论,联系芯片厂技术支持,最终确定科学、正确的连接方式,如果仍有疑义,可以做兼容设计;当然,如果所采用的成功参考设计已经是

硬件电路设计具体详解

2系统方案设计 2.1 数字示波器的工作原理 图2.1 数字示波器显示原理 数字示波器的工作原理可以用图2.1 来描述,当输入被测信号从无源探头进入到数字示波器,首先通过的是示波器的信号调理模块,由于后续的A/D模数转换器对其测量电压有一个规定的量程范围,所以,示波器的信号调理模块就是负责对输入信号的预先处理,通过放大器放大或者通过衰减网络衰减到一定合适的幅度,然后才进入A/D转换器。在这一阶段,微控制器可设置放大和衰减的倍数来让用户选择调整信号的幅度和位置范围。 在A/D采样模块阶段,信号实时在离散点采样,采样位置的信号电压转换为数字值,而这些数字值成为采样点。该处理过程称为信号数字化。A/D采样的采样时钟决定了ADC采样的频度。该速率被称为采样速率,表示为样值每秒(S/s)。A/D模数转换器最终将输入信号转换为二进制数据,传送给捕获存储区。 因为处理器的速度跟不上高速A/D模数转换器的转换速度,所以在两者之间需要添加一个高速缓存,明显,这里捕获存储区就是充当高速缓存的角色。来自ADC的采样点存储在捕获存储区,叫做波形点。几个采样点可以组成一个波形点,波形点共同组成一条波形记录,创建一条波形记录的波形点的数量称为记录长度。捕获存储区内部还应包括一个触发系统,触发系统决定记录的起始和终止点。 被测的模拟信号在显示之前要通过微处理器的处理,微处理器处理信号,包括获取信号的电压峰峰值、有效值、周期、频率、上升时间、相位、延迟、占空比、均方值等信息,然后调整显示运行。最后,信号通过显示器的显存显示在屏幕上。 2.2 数字示波器的重要技术指标 (1)频带宽度 当示波器输入不同频率的等幅正弦信号时,屏幕上显示的信号幅度下降3dB 所对应的输入信号上、下限频率之差,称为示波器的频带宽度,单位为MHz或GHz。

开关机延时静音电路

相信大家也看明白上图...因为图上都有标明...HE HE...最左边的是RC延时及放电二极管...中间的是为关机而设置的电路,在此大家可以把它看成一个电源...最右边的是模拟音频信号... 再发一图... 这图是开机后...电路电流流向... 一开机...C1是电容.开机瞬间相当于短路...C1上有二路电流...一路是R1直接流向C1的.另一路是VCC---D2---Q1 E-----Q1 B ---470----C1....因为R1电阻相当大...所以C1上的电流主要是来自第二路电流... 说直接点...这种需要在开机瞬间通电的电路延时时间主要是R2 C1的大小有关...在这电路上应该是可以省掉R1了...因为R1在电路中所起的作用不是太大...(关于R1的作用大家可以讨论下.) 建议R2值要大点会比较好... 在开机后...第二路电流使Q1导通...

Q1导通后...VCC---D2----Q1 E-----Q1 C----D3----R4-----Q2 B----Q1 E----GND... 使Q2导通...Q2导通后...把V1音频信号-----R5-----的信号给短路...实现开机静音.... 在C1充满电后...Q1截止了...这时Q1 C极输出电压为0...随之Q2也截止...Q2 C E极相当于开路...对音频信号通过没有影响... HE HE...开机静音电路分析完了.HE HE.... 现在来分析关机静音电路... 先发一图... 关机第一步...先放掉C1上的电...HE HE...是怎么样做到的...

在关机瞬间...因为C1是电容电容能储能...要把C1上的电放掉.才能在下次开机使静音电路工作... 这个放电的工作是由D1完成的...HE HE...因为这个电路是接在电源上的...电源上的各路负载都是有电阻... 也就是上面的模拟电阻R6...这个电阻一般都不是很大...所以C1是的电压是经过D1----负载电阻----GND... 完成放电...HE HE...这样下次开机,静音电路就能工作...当然这个负载电阻R6是越小,放电就越快.HE H E... 放完电了...HE HE...关机静音也要工作呀... 再发一图片. 关机静音工作原理...

相关主题
文本预览
相关文档 最新文档