438-IAB实现原理
- 格式:docx
- 大小:116.70 KB
- 文档页数:2
Input/Output and Measurement ModulesThe rear of the SyncSystem 4380A is shown below. Modules can be operated in any of the six slots. The unit will automatically detect and configure the system based on the modules(s) installed. The module slots are identified by slot number so the operator can identify the modules' physical location in the chassis.Pulse Output Modules4394A: Pulse output (e.g., PPS, DC-IRIG), 4 ports, BNC(F)The 4394A module provides 4 pulse output ports. The output type of each port is individually user configurable. Users can change the signal types (PPS / DC IRIG), the PPS signal parameters, and the IRIG signal parameters. The 4394A module is tied to the UTC Epoch only.DescriptionSFP Ports (future use)10 MHz InputUSBEthernet GNSS Antenna In put6 hot-swappable expansion slotssupport a broad range of input/output modules4334A: Pulse output (e.g., PPS, DC-IRIG) - UTC Time and GPS TimeThe 4334A module provides two 1PPS outputs and two DC IRIG (B000) outputs.Outputs 1 and 2 are 1PPS and outputs 3 and 4 are DC IRIG. Users can changethe signal types (PPS/DC IRIG/Havequick), the PPS signal parameters, theIRIG signal types on individual output ports with 4 independent epochs, orHavequick (UTC Only). Users can select the output voltage on each port (0-3V or0-5V) based on the configuration. By default, the module ships set to 3V.4344A: 1PPS-10V Output ModuleThe factory default for this module provides four 1PPS outputs at 10V 0-PK. Valid PPS settings are 1PPS to 10MPPS. This module also allows configuration of the pulse period, pulse width and PPS rates.4391A/4331A : Code GeneratorsThe 4391A/4331A Code Generators can generate user defined bit streams witha known relationship to UTC. The code generation segment uses the local UTC estimate and a user-generated data file and produces a bit stream (derived from the user-generated file) whose first bit is aligned to within 1 ns of the local UTC estimate. On the 4391A Ports 1 and 2 are TTL into 50Ω and Ports 3 and 4 are >2.4V peak-to-peak into 50Ω (NRZ). On the 4331A Ports 1 - 4 are RS422 (1.5 V to 5.5V into 100Ω differential Triax). All 4 ports of each module are in phase.4391A: Code Generator Module4331A: RS-422 Code Generator Module4376A: Pulse Output Module (e.g., PPS, DC-IRIG), RS-422 (4 outputs), DB15(F) The 4376A module factory default for this module provides four 1PPS outputsusing a DB15 type connector. Users can change the PPS signal parameters onindividual signal outputs.4335A: Pulse, Timecode, Have Quick Output ModuleThe 4335A module provides two 1PPS outputs and two DC IRIG (B000) Outputs.Outputs 1 and 2 are 1PPS and Outputs 3 and 4 are DC IRIG. The output types areuser selectable/programmable. Users can change the signal types (PPS/DC IRIG/Havequick), the PPS signal parameters, the IRIG signal types on individual outputports with 4 independent epochs, or Havequick (UTC Only). Users are able toselect the output voltage on each port (0-3V or 0-5V) based on the configuration.Frequency Output ModulesThe SyncSystem 4380A supports a variety of frequency outputs modules. All mod-ules are all hot-swappable and do not require end user programming or configura-tion. The modules operate in any of the 6 module slots and output 10 MHz, 5 MHz or 1 MHz at +13 dbm.4395B-1: 1 MHZ Module4395B-5: 5 MHz Module4395B-10: 10 MHz ModuleAM IRIG Modules Array 4387A: Amplitude Modulated (AM) IRIG ModuleThis module provides four Amplitude Modulated (AM) IRIG Outputs or the NASA36Serial Time Code. Valid AM IRIG Codes are A (130, 133, 137), B (120, 123, 127), E (111,112, 121), G (141, 142, 147), and H (111, 112, 121, 122, 127). The default time code isB120. The 4387A-6V module provides 6 Vpp output signals.4337A and 4338A: Epoch Adjusted Timecode (AM) IRIG ModulesThis 4337A module provides four Amplitude Modulated (AM) IRIG Outputs tied to a single epoch where as the 4338A moduleallows each port to have its own unique epoch. The epoch can be user defined, UTC (default) [±offset], GPS time, or a configuredtime zone. Valid AM IRIG Codes are A (130, 133, 137), B (120, 123, 124, 127), E (111, 112, 121), G (141, 142, 147), and H (111, 112,121, 122, 127). The default time code is B120. B120 and B124 support the IEEE-1344 Control Functions.The [+/- offset] option with the UTC epoch allows users to add or subtract between 1 minute and 23 hours and 59 minutes fromthe current UTC Time. The GPS epoch outputs the GPS time scale (UTC with the current # of leap-seconds removed).A Time Zone Epoch can be specified and the IRIG Outputs will be set to that Time Zone and if the Control Function is set to 1344 the offset bits will indicate the direction and amount of time off from UTC (except for the three time zones occurring 45 minutes after the hour) and the Time Zones east of the GMT meridian (positive) or west of the GMT meridian (negative). For local offset control bits to be correct, hours must be between -15 and +15, minutes must be 0 or 30, and seconds must be zero. When a local time zone is specified, daylight savings time rules (if any) are applied automatically.each port.Communication/Telecom Modules4374A: T1/E1 Telecom ModuleThe 4374A module produces a 1.544 Mbps T1 (DS-1) or 2.048 Mbps compatibleoutput. Each port can independently be set to one of four output configurationoptions:0: B8ZS, ESF packets1: 1.544 MHz Square Wave2: B8ZS, D4 packets, All 1's3: B8ZS, D4 packets4: E1 HDB3 Framing5: 2.048 MHz Square Wave4332A: Time-of-Day (TOD) ModuleThis 4-port module can be used to serve as a reference input to devices such as the BlueSky™ GNSS Firewall, TimeProvider ® 4100, or other hardware. The outputs from this module support two sets of differential signals: 1PPS and Time-of-Day (TOD) as a serial time code. The default output format for the TOD card is ITU G8271.The 1PPS signal is on Pins 3 and 6 (Ground on Pins 4 and 5) and the TOD Signal ison Pins 7 and 8 on each RJ-45 connection.Input and Measurement Modules4382A: Phase Input Measurement ModuleThe 4382A is a four-channel phase measurement module capable of measuring the phase of 5 MHz or 10 MHz signals to high precision. The 4382A includes a multiple mixer measurement system all contained on a single plug-in card. The 4382A module measures the phase difference between an RF signal from the clock under test and a reference RF signal. The 4382A module can be configured to use the internal timebase of the SyncSystem 4380A or one of the four ports of the module can be configured as the reference RF signal. The SyncSystem 4380A uses measured IF phase differences tocompute input phase at a resolution of better than 100 femtoseconds.4393A Time Interval Counter (TIC) ModuleThis module has four input ports that can be used to measure the time interval between the internal 1PPS and up to four external sources and will work in any of the 6 module slots. The averaging period for the measurements is configurablefrom 1, 10, 20, 60, to 300 seconds.4383A: Time Interval Counter (TIC) ModuleThis module has four input ports that can be used to recover time from an IRIGtime source. Ports 1 and 2 support DC IRIG (Default B007) and Ports 3 and 4 sup-port AM IRIG (Default B127).The Microchip name and logo and the Microchip logo are registered trademarks of Microchip Technology Incorporated in the U.S.A. and other countries. All other trademarks mentioned herein are property of their respective companies.© 2022, Microchip Technology Incorporated and its subsidiaries. All Rights Reserved. 4/22 DS00004401A。
系统ISA接口实现原理钧天科技有限公司版权所有侵权必究目录上框ISA接口的具体实现:(AUX侧) (4)上框ISA接口的具体实现:(单板侧) (5)下框ISA接口的具体实现:(TSI侧) (6)下框ISA接口的具体实现:(单板侧) (6)8930系统的ISA总线按照上下框分了两路,上框由AUX出,下框由主备TSI分别出主备ISA总线。
上下框的ISA总线原理一样,所不同的是下框ISA总线有主备,各线路板的ISA接口需要进行选择。
上框ISA接口的具体实现:(AUX侧)AUX上面的数据,地址总线由850小系统扣板而来,到上框各单板的片选信号由AUX扣板的高位地址A[24:21]经FPGA译码而得,读写信号直接由850小系统扣板而来24位地址用CPU输出的读写信号MR/W控制245的数据方向,用/CS_OUTA信号控制245的通断。
MR/W:MR/W由扣板的CPU经过244直接输出MR/W为高时,AUX读上框各单板的数据,245数据由背板到AUXMR/W为低时,AUX写上框各单板的数据,245数据由AUX到背板/CS_OUTA:/CS_OUTA由AUX输出的到各单板的片选信号在逻辑里或门输出/CS_OUTA为高时,245关断,/CS_OUTA为低时,245打开请看原理图。
地址线不经过任何控制,仅由244隔离,直接输出到背板。
上框ISA接口的具体实现:(单板侧)在8930系统中,通过244,245把背板ISA总线和单板ISA总线进行隔离,通过CPLD管脚输出2个信号/OE_ADDR_A, /OE_DATA_A控制244,245的通断。
这2个OE信号在单板进行上拉.单板ISA总线能进行工作条件:(由245的/OE管脚控制)1. 扣板不在位2. 该槽位的片选信号有效在CPLD检测到扣板不在位或片选信号有效时,打开245的\OE门。
各单板还用DIR_DA TA_A信号控制ISA数据总线的流向DIR_DATA_A由背板WR信号决定:(可以不经过CPLD,直接把由母板过来的W/R信号连接到245的DIR管脚。
UC3846/47电流模式PWM控制器特点和引脚说明1.特点(1)自动前馈补偿。
(2)可编程控制的逐个脉冲限流功能。
(3)推挽输出结构下自动对称校正。
(4)负载响应特性好。
(5)可并连运行,适用于模块系统。
(6)内置差动电流检测放大器,共模输入范围宽。
(7)双脉冲抑制功能。
(8)大电流图腾柱式输出,输出峰值电流500mA。
(9)精密带隙基准电源,精度士1%。
(10)内置欠电压锁定电路。
(11)内置软启动电路。
(12).具有外部关断功能。
(13)工作频率高达500KHz2.引脚说明 UC3846/47采用16引脚(DIL - 16、SOIC-16)和20引脚(PLCC - 20、LCC - 20)两种封装形式。
下面以DIL - 16封装为例进行介绍,其引脚排列如图1—40所示。
UC3846/47的引脚功能简介如下:·C/S SS(引脚1):限流信号/软启动输入端。
该端可接给定信号。
·V REF (引脚2):基准电源输出端。
该端输出一温度特性极佳的基准电压。
·C/S-(引脚3):电流检测比较器反相输入端。
该端接电流检测信号。
·C/S+(引脚4):电流检测比较器正相输入端。
该端接给定信号。
·E/A+(引脚5):误差放大器同相输入端。
在闭环或开环系统中,该端都接给定信号。
·E/A-(引脚6):误差放大器反相输入端。
在闭环系统中,该端接输出反馈信号。
根据需要,可在该端与引脚7之间接入不同功能的反馈网络,构成比例,积分,比例积分等类型的闭环调节器。
在开环系统中,该端直接与7脚相连,构成跟随器。
·COMP(引脚7):误差放大器输出端。
在闭环系统中,根据需要,可在该端与引脚6之间接入不同功能的反馈网络,构成比例,积分,比例积分等类型的闭环调节器。
在开环系统中该端可直接与引脚6相连,构成跟随器。
·C T(引脚8):振荡定时电容接入端。
TL431的工作原理TL431是一种广泛应用于电子设备中的三端稳压器。
它具有高精度、低温漂移和低动态输出阻抗等特点,被广泛应用于电源管理、电压参考和电流限制等领域。
下面将详细介绍TL431的工作原理。
一、TL431的基本结构TL431是一种基于二极管结构的三端稳压器。
它由一个稳压二极管、比较器和一个放大器组成。
稳压二极管的作用是产生一个与参考电压相关的稳定电压。
比较器用于比较输入电压与稳定电压的大小,并产生一个误差信号。
放大器则用于放大误差信号,并驱动输出端的电流。
二、TL431的工作原理可以分为三个阶段:起始阶段、调整阶段和稳定阶段。
1. 起始阶段:当电源打开时,输入电压通过稳压二极管供电给比较器和放大器。
此时,比较器的输出为高电平,放大器的输出为低电平。
输出端的电流为零。
2. 调整阶段:在起始阶段,输出端的电流为零,输入电压通过稳压二极管供电给比较器和放大器。
当输入电压超过参考电压时,比较器的输出变为低电平,放大器的输出变为高电平。
此时,输出端的电流开始增加。
3. 稳定阶段:在调整阶段,输出端的电流逐渐增加,直到达到稳定状态。
在稳定状态下,比较器的输出与放大器的输入相等,输出端的电流保持稳定。
如果输入电压发生变化,比较器会根据误差信号调整输出端的电流,以维持稳定的输出。
三、TL431的特点TL431具有以下几个特点:1. 高精度:TL431的输出电压精度可以达到0.5%。
这使得它在需要高精度稳压的应用中得到广泛应用。
2. 低温漂移:TL431的输出电压对温度的变化非常敏感,但其温度漂移很小。
这使得TL431在温度变化较大的环境中依然能够提供稳定的输出。
3. 低动态输出阻抗:TL431的输出端具有低动态输出阻抗,这意味着它能够提供较低的输出阻抗,从而提高电路的稳定性和响应速度。
4. 宽工作电压范围:TL431能够在较宽的工作电压范围内工作,通常可以达到2.5V至36V。
5. 可调节性:TL431的输出电压可以通过调整参考电压来实现调节。
串级控制系统的工作原理
字符串级控制系统(String-Level Control System)是一种新兴的控制技术,可以控
制和管理大电流和电压高度变化的高压直流(HVDC)系统。
该技术具有低压电流控制、低损
耗和低负载响应,可以实现对电网的优化参数控制和实时有效的负荷发电调整等功能。
字符串级控制系统的主要结构由本地控制单元LCU、远端控制单元RCU、调频控制模
块Clip、接口单元INTU、智能控制电路和电池组成,它的本地控制单元LCU用于本地接
受和发出控制信号,远端控制单元RCU用于监控远端电网状态,以确保字符串级控制可以
及时有效地控制电网。
Clip控制模块用于发送调频信号控制LCU和RCU,INTU则主要用来将控制信号传输到LCU和RCU。
此外,智能控制电路和电池是字符串级控制系统的可选结构,可以根据具体系统需求来进行选择,实现系统的全面有效控制。
字符串级控制系统的工作原理主要有如下几个阶段。
首先,在开始控制之前,必须先
理解远端电网的状态,然后定义一组合理的控制策略,以便在控制过程中产生最佳的调整
效果。
然后,根据电网状态定义的控制策略,利用Clip控制模块发送调频信号给LCU和RCU,实现对本地控制单元的控制,随后,本地控制单元会根据调频信号控制本地电网的电压和
电流,以实现全局管理。
最后,智能控制电路和电池的加入,可以进一步控制字符串级控制系统的输出模式,
并确保在高压和低压电流高度变化的情况下,可以实现有效地控制高压直流电网。
最后通
过实时监控,可以确保字符串级控制系统的正常工作,以便达到安全、可靠、灵活的智能
管理效果。
fpga编码器原理
FPGA(现场可编程门阵列)编码器的工作原理主要是将输入的数据(通常为二进制形式)转换为另一种形式或代码(也称为输出码或编码)。
这种转换通常按照某种特定的规则或算法进行,例如8-3编码器就是将8位输入数据转换为3位输出编码。
在FPGA中,编码器是一个具有编码功能的逻辑电路,它将输入的二进制码按照特定的规律排列,例如8421码、格雷码等,使得每组代码具有特定的含义,代表某个数字或是控制信号。
编码器有多种类型,如8线-3线编码器和10线-4线编码器等,分别有8输入、3位输出和10位输入、4位输出。
在FPGA中,编码器可以通过编程实现不同的编码规则和算法,以满足不同的应用需求。
以上内容仅供参考,如需更专业的解释,建议咨询数字电路相关领域的专家或查阅相关文献资料。
TL431的工作原理
TL431是一种可编程精密电压参考器,常用于电源管理、电压调节和电流限制
等应用中。
它具有稳定的输出电压和高精度的参考电压,能够提供稳定的电压参考源。
TL431的工作原理基于反馈控制和比较器的原理。
它采用了一个可调电阻网络
和一个比较器来实现对输出电压的稳定控制。
TL431内部的可调电阻网络由一个稳流二极管和一个可编程阻值的电阻组成。
这个电阻网络可以根据外部电路的要求来调整输出电压。
通过调整电阻的阻值,可以改变参考电压的大小。
比较器是TL431内部的一个重要组件,它用于比较输入电压和参考电压的大小。
当输入电压高于参考电压时,比较器输出高电平;当输入电压低于参考电压时,比较器输出低电平。
根据比较器的输出情况,可以调整输出电压以维持稳定的参考电压。
TL431还包含一个放大器和一个输出级。
放大器用于放大比较器输出的信号,
以便控制输出级的工作。
输出级由一个NPN晶体管和一个可调电流源组成。
当比
较器输出高电平时,可调电流源提供电流给NPN晶体管,使其导通;当比较器输
出低电平时,可调电流源停止提供电流,使NPN晶体管截止。
通过控制NPN晶体管的导通和截止,可以调整输出电压。
TL431还具有过温保护功能。
当温度超过一定阈值时,TL431会自动关闭输出,以保护电路免受过热损坏。
总结起来,TL431的工作原理是通过可调电阻网络和比较器来实现对输出电压
的稳定控制。
它具有稳定的输出电压和高精度的参考电压,适用于各种电源管理和电压调节应用。
录音程序:#include <reg52.h>#include <intrins.h>#define uchar unsigned char#define uint unsigned int//使用一下三个I/O口即可完成基本的录放音功能sbit SS=P1^0;sbit SCLK=P1^1; //LOW IS ACTIVEL Y sbit MOSI=P1^2;sbit BF_1=P3^5; //执行sbit BF_2=P3^6; //复位sbit BF_3=P3^7; //PR=1录音,pr=0放音sbit LED=P2^0; //亮正在录音sbit LED1=P2^2; //闪一下进入录音sbit LED2=P2^4; // 闪一下复位sbit LED3=P2^6; //LED3亮放音void delay(unsigned int time)//延时几微秒{while(time!=0){time--;}}void delayms(unsigned int time)//延时几毫秒{uchar j;while(time--){for(j = 0; j < 120; j++);}}//串行发送子程序,8位数据void spi_send(unsigned char isdx){unsigned char isx_counter;SS=0;//ss=0打开spi通信端SCLK=0;for(isx_counter=0;isx_counter<8;isx_counter++){if((isdx&0x01)==1) //先发地位再发高位依次发送MOSI=1;elseMOSI=0;isdx=isdx>>1;SCLK=1;delay(2);SCLK=0;delay(2);}}//发送stop指令void isd_stop(void){delay(10);spi_send(0x30);SS=1; //两条指令之间为高电平,故所有指令之后都要将SS拉高delayms(50);LED2=0;delayms(1000);LED2=1;}//发送上电指令并延时50毫秒,上电后要延时一段时间(约为25MS)后才能发送指令void isd_pu(void){delay(10);SS=0;spi_send(0x20);SS=1;delayms(50); //上电后要延时一段时间(约为25MS)后才能发送指令,这里给它50 MS }//发送掉电指令并延时50msvoid isd_pd(void){delay(10);spi_send(0x01);SS=1;delayms(50);}//发送rec指令,录音void isd_rec(void){LED=0;spi_send(0xb0);SS=1 ;}//发送setrec指令void isd_setrec(unsigned char adl,unsigned char adh){delayms(1);spi_send(adl);//发送放音起始地址低位delay(2);spi_send(adh);// 发送放音起始地址高位delay(2);spi_send(0xa0);SS=1;}//该函数录三段录音,每段录音约为20Svoid luyin(){unsigned char i;delayms(200);P2=0x00; //LED提示录音开始isd_setrec(0x00,0x00);//发送0x000h地址的setplay指令,左边的为低地址,右边的为高地址,一个地址约有200MS的时间isd_rec();i=6; //i为设定的录音时间,单位为秒,可更改while(i--){delayms(1000);}isd_stop();//放音完毕,发送stop指令P2=0xf0; //LED提示录音结束}void main(){P0=0xff;P1=0xff;P2=0xff;P3=0XFF;//初始化delayms(200);isd_pu();//AN键按下ISD上电并延时50msisd_pd();isd_pu();while(1){if(BF_3==0){delayms(200);if(BF_3==0)luyin(); //录音}}}播放程序:#include <reg52.h>#include <intrins.h>#define uchar unsigned char#define uint unsigned int//录放音用一下三个I/O口即可sbit SS=P1^0;sbit SCLK=P1^1; //LOW IS ACTIVEL Y sbit MOSI=P1^2;sbit BF_1=P3^5; //执行sbit BF_2=P3^6; //复位sbit BF_3=P3^7; //PR=1录音,pr=0放音sbit LED=P2^0; //亮正在录音sbit LED1=P2^2; //闪一下进入录音sbit LED2=P2^4; // 闪一下复位sbit LED3=P2^6; //LED3亮放音void delayus(unsigned int time)//延时几微秒{while(time!=0){time--;}}void delayms(unsigned int time)//延时几毫秒{uchar j;while(time--){for(j = 0; j < 120; j++);}}//串行发送子程序,8位数据void spi_send(unsigned char isdx){unsigned char isx_counter;SS=0;//ss=0打开spi通信端SCLK=0;for(isx_counter=0;isx_counter<8;isx_counter++){if((isdx&0x01)==1) //先发地位再发高位依次发送MOSI=1;elseMOSI=0;isdx=isdx>>1;SCLK=1;delayus(2);SCLK=0;delayus(2);}}//发送stop指令void isd_stop(void){delayus(10);spi_send(0x30);SS=1; //两条指令之间为高电平,故所有指令之后都要将SS拉高delayms(50);LED2=0;delayms(1000);LED2=1;}//发送上电指令并延时50毫秒,上电后要延时一段时间(约为25MS)后才能发送指令void isd_pu(void){delayus(10);SS=0;spi_send(0x20);SS=1;delayms(50); //上电后要延时一段时间(约为25MS)后才能发送指令,这里给它50 MS }//发送掉电指令并延时50msvoid isd_pd(void){delayus(10);spi_send(0x01);SS=1;delayms(50);}//发送play指令,播放void isd_play(void){LED3=0;spi_send(0xf0);SS=1;}//发送setplay指令void isd_setplay(unsigned char adl,unsigned char adh){delayms(1);spi_send(adl);//发送放音起始地址地位delayus(2);//adh=adh|0xe0;spi_send(adh);// 发送放音起始地址高位delayus(2);spi_send(0xe0);SS=1;}void bofan(unsigned char mun){unsigned char i;switch(mun){case 1:P2=0xf0; //LED提示放音开始isd_setplay(0x00,0x00);//发送setplay指令,从0x0000地址开始放音isd_play(); //发送放音指令/* i=5; //i为放音时间,单位为秒,可更改while(i--){delayms(1000);}isd_stop(); */P2=0xff;break;}}void main(){unsigned char mun;P0=0xff;P1=0xff;P2=0xff;P3=0XFF;//初始化delayms(200);isd_pu();//AN键按下ISD上电并延时50ms isd_pd();isd_pu();while(1){mun=1;if(BF_3==0){delayms(200);if(BF_3==0)bofan(mun);}}}。
TL431的工作原理引言概述:TL431是一种常见的三端稳压器,广泛应用于电子电路中。
它具有精确的参考电压和高稳定性,可以用于电源管理、电压调节和电流限制等功能。
本文将详细介绍TL431的工作原理。
正文内容:1. TL431的基本原理1.1 参考电压源:TL431内部集成了一个参考电压源,通常为2.5V。
这个参考电压源是通过一个带有稳流二极管的电流源来实现的。
稳流二极管通过调整电流源的电流来保持参考电压的稳定性。
1.2 反馈比较器:TL431内部还包含了一个反馈比较器,用于将输入电压与参考电压进行比较。
当输入电压高于参考电压时,反馈比较器会输出高电平;当输入电压低于参考电压时,反馈比较器会输出低电平。
2. TL431的工作原理2.1 反馈调节:TL431通过反馈调节的方式来实现电压的稳定输出。
当输入电压高于参考电压时,反馈比较器输出高电平,控制TL431内部的功率晶体管导通,将多余的电压通过负载电阻放电,使输出电压稳定在参考电压附近。
2.2 电流限制:TL431还可用于电流限制功能。
当负载电流超过设定值时,TL431会自动降低输出电压,从而限制电流。
这是通过控制反馈比较器输出低电平,关闭功率晶体管来实现的。
2.3 温度补偿:TL431还具有温度补偿功能,可以在不同温度下保持输出电压的稳定性。
这是通过在反馈电路中引入温度补偿元件来实现的。
3. TL431的应用领域3.1 电源管理:TL431广泛应用于各种电源管理电路中,如开关电源、稳压电源等。
它可以提供稳定的输出电压,保护负载电路免受过压或过流的损害。
3.2 电压调节:TL431可用于电压调节电路,如电压稳定器、电压比较器等。
它可以根据输入电压和参考电压的比较结果,控制输出电压的稳定性。
3.3 电流限制:由于TL431具有电流限制功能,它可以用于电流限制电路,如电流限制器、电流保护开关等。
它可以保护负载电路免受过流损害。
总结:TL431是一种功能强大的三端稳压器,具有精确的参考电压和高稳定性。
IAB实现原理
IAB是Integrated Access Backhaul的简写,字面意思是集成接入回传,其实该技术并不是5G新开发出来的,在LTE的时候就有该技术,当时叫Relay,都是为了快速实现网络的连续覆盖。
由于5G使用的频段比较高,波峰和波高间隔短,穿透损耗大,所以在R16中,协议再一次引入了IAB。
前期写过IAB的纯理论介绍,IAB分为两种类型,一个是IAB-donor,另一个是IAB-node。
IAB-donor相当于Relay的宿主基站,IAB-donor是有光纤或微波进行回传的站点,而IAB-node是微站,部署在宏站覆盖不到的区域,不需要光纤或微波进行回传,直接通过5G的毫米波(或Cband)进行回传。
IAB有两种使用场景。
场景1:IAB-node直接和IAB-donor进行回传
图1:直接回传
如上图1所示,UE由于被建筑物阻挡,没有IAB-donor的5G信号,UE通过IAB-node发射出来的信号进行接入,IAB-node再将处理后的信号回传到IAB-donor。
场景2:IAB-node通过多次再回传到IAB-donor
图2:接力回传
如图2所示,UE在树的后面被阻挡,而且IAB-node和IAB-donor也被阻挡,所以,IAB-node之间接力回传,最终到IAB-donor.
所以,IAB可以实现覆盖补盲,还可以实现延申覆盖。
通过上面的介绍,可以知道IAB-node包含两个模块,一个是和UE交互的接入模块,另一个是和IAB-donor交互的回传模块,在R16中,使用动态TDM实现资源复用,在R17中会引入FDM资源复用。
由于现阶段使用的是TDM,所以在时隙配置方面,IAB-donor和IAB-node需要保持同步。
如图3:
图3:接入和回传时隙动态调度
在IAB-node的协议架构中,使用的是层2协议架构,CU-DU进行分离,时钟同步使用的是OTA(over the air)时钟同步。
如果厂家产品稳定性好,通过IAB可以快速解决一些疑难站点的深度覆盖,比如城中村、大型小区,特别是布放光纤困难的区域。