数字电子技术模拟试题2
- 格式:doc
- 大小:340.00 KB
- 文档页数:8
西南交通大学数字电子技术模拟试卷二一.填空题(共10 分,每空1分)1.逻辑函数C B AC AB F ++=的最小项之和(以A 为高位) = ∑m ( ),最大项之积=∏M ( ),其最简与-或表达式为 ,最简与非-与非表达式为 。
2.已知函数的对偶式为B A +BC D C +,则它的原函数表达式为 ,其原函数的反函数表达式为 。
3.用555定时器组成施密特触发器,当输入控制端C O 外接10V 电压时,其上、下门限电压值分别为 V 和 V 。
4.8位D/A 转换器当输入数字量10000000为5v 。
若只有最低位为高电平,则输出电压为 v ;当输入为10001000,则输出电压为 v 。
二.选择题(共5 分,每题1分,可能有多选) 1.逻辑变量的取值1和0可以表示 。
A.开关的闭合、断开B.电位的高、低C.真与假D.电流的有、无 2.当A 、B 、C 三个输入变量中有奇数个1时输出F 为1,否则F 为0,则F 的表达式为 。
A . ABCB .A+B+C . A ⊕ B ⊕ CD .A B C3.一个容量为1K ×8的存储器有 个存储单元。
A.8B.8KC.8000D.8192 4.石英晶体多谐振荡器的突出优点是 。
A.速度高B.电路简单C.振荡频率稳定D.输出波形边沿陡峭5.单稳态触发器的外接电阻R 、电容C 增大,则( )。
A .输出脉冲宽度减小B .输出脉冲宽度增大C .输出脉冲幅度减小D .输出脉冲幅度增大三.判断题,正确打√,错误的打×(共5 分,每题1分)1.若两个函数具有相同的真值表,则两个逻辑函数必然相等。
( )2.因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。
( )3.组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰。
( ) 4.RAM 中的信息,当电源断掉后又接通,则原存的信息不会改变。
( ) 5.D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小。
《数字电子技术》模拟试题2 答案一、填空题(每空1分,共计30分)1. 45.75 2D.C 10001111.00101100 143.752. 只要有一个 不3. 2n 相邻4. 输入级 倒相级 输出级5. 输出高、低电平 二进制译码器 二-十进制译码器 显示译码器6. 数值比较器7. RS 触发器 JK 触发器 D 触发器 T 触发器 8. 当前输入信号 原来的状态 9. 同步 异步10. 波形变换 脉冲整形 脉冲鉴幅11. 模-数转换器(D/A 转换器) ()m a x 2i s f f ≥ 采样(取样) 二、判断题(每题1分,共10分) T F T T F T F T T F 三、化简题(每题6分,共12分)1、()()C B A C B A C B A Y ++⋅++⋅++=()CB AC B C B A A BC C B A C B A +=++=++⋅+=2、AC BC B A Y ++= ()∑=+++++=7532,,,m m m m A B C C B A A B C BC A BC A C B A则 AC B A Y +=四、分析与设计(第1题18分,第2题18分,第3题12分,共 48 分) 1、解:(1)写出输出逻辑函数式()()ABCC B A C B A C B A C B A C B A C B A Y +++=⊕+⊕=⊕⊕=(2)列逻辑函数真值表(3)分析逻辑功能A 、B 、C 三个输入变量中,有奇数个 1时,输出为 1,否则输出为 0。
因此,图示电路为三位判奇电路,又称奇校验电路。
2、解: ① 写方程组: 驱动方程:状态方程:将驱动方程代入JK 触发器的特性方程 中,得到电路的状态方程:nn n Q K Q J Q +=+1100==K J nQ K J 011==nn Q Q K J 0122==nn Q Q 010=+nn n Q Q Q 1011⊕=+nnnn Q Q Q Q 20112⊕=+同步时序电路,时钟方程省去。
大学课程《数字电子技术》模拟试卷及答案一、填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
一、判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
()5.PLA的与阵列和或阵列均可编程。
()6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )二、 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
《数字电子技术》试卷(二)一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是()、()、()和()。
2.将2004个“1”异或起来得到的结果是()。
3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
4.TTL 器件输入脚悬空相当于输入()电平。
5.基本逻辑运算有: ()、()和()运算。
6.采用四位比较器对两个四位数比较时,先比较()位。
7.触发器按动作特点可分为基本型、()、()和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用()触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是()电路和()电路。
10.施密特触发器有()个稳定状态.,多谐振荡器有()个稳定状态。
11.数字系统按组成方式可分为、两种;12.两二进制数相加时,不考虑低位的进位信号是()加器。
13.不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。
15.计数器按CP 脉冲的输入方式可分为___________和___________。
16.触发器根据逻辑功能的不同,可分为___________、___________、___________、___________、___________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用___________、___________、___________等方法可以实现任意进制的技术器。
18.4. 一个JK 触发器有个稳态,它可存储位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。
20.把JK 触发器改成T 触发器的方法是。
21.N 个触发器组成的计数器最多可以组成进制的计数器。
22.基本RS 触发器的约束条件是。
23.对于JK 触发器,若K J ,则可完成T 触发器的逻辑功能;若K J ,则可完成 D 触发器的逻辑功能。
《数字电子技术》模拟试题一、填空题(每题2分,共20分)1、十六进制数97,对应的十进制数为 (1) 。
2、“至少有一个输入为0时,输出为 (2) ”描述的是与运算的规则。
3、 (3) 变量逻辑函数有16个最小项。
4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。
5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。
6、TTL 器件输入脚悬空相当于输入 (8) 电平。
7、RAM 的三组信号线包括: (9) 线、地址线和控制线。
8、采用四位比较器对两个四位数比较时,先比较 (10) 位。
二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。
图12、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。
A ))((C B B A F ++= B ))((C B B A F ++= C ))((C B B A F ++= D ))((C B B A F ++=3、下面逻辑式中,不正确的是_ (13)____。
A.C B A ABC ⋅⋅=B. A AB A +=C. ()A A B A +=D. AB BA =4、时序逻辑电路中必须有___(14)___。
A. 输入逻辑变量 B. 时钟信号C. 计数器D. 编码器5、有S1,S2两个状态,条件 (15) 可以确定S1和S2不等价。
A. 输出相同B. 输出不同C. 次态相同D. 次态不同三、简答题(共10分)1、证明:B A B A A +=+(4分)2、某逻辑函数的真值表如表1所示,画出卡诺图。
(6分) 表1 某逻辑函数的真值表A B C F 0 0 0 0 0 0 1 1 0 1 0 1 0 1 1 X 1 0 0 X 1 0 1 0 1 1 0 1 1 11X四、分析题(20分)图2分析图2所示电路的逻辑功能。
1)列出其时钟方程:(2分) CP1= ;CP0= 。
2)列出其驱动方程:(4分)J1= ;K1= ;J0= ;K0= 。
《数字电子技术》模拟试题二一、单项选择题(本题共15小题每小题2分,30分)2、下列四个数中,与十进制数(163)D不相等的是( )。
A、(A3)HB、(10100011)BC、(000101100011)8421BCDD、(203)O3、七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入的8421BCD码为( )。
A、 0101B、 0100C、0011D、01104、在逻辑代数中,若A+B=B+C,则:( )。
A、不能确定B、A≠CC、A=CD、B=05、以下电路中常用于总线应用的有( )。
A、OC门B、TSL门C、漏极开路门D、CMOS与非门6、CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
A、高抗干扰能力B、高速度C、微功耗D、电源范围宽7、某同步时序电路的状态转换图如右,该时序电路是:( )。
A、同步四进制计数器B、同步六进制计数器C、同步八进制计数器D、同步五进制计数器10、下列逻辑电路中为时序逻辑电路的是( )。
A、变量译码器B、加法器C、数码寄存器D、数据选择器11、有一组代码需暂时存放,应选用( )。
A、计数器B、编码器C、触发器D、寄存器12、一片32M×8存储容量的只读存储器(ROM),答案正确的是( )。
A、有32条地址线和8条数据线B、有28条地址线和1条数据线C、有25条地址线和8条数据线D、都不对13、将正弦波变换为矩形波,需选用( )。
A、施密特触发器B、多谐振荡器C、双稳态触发器D、单稳态触发器14、十进制数25用8421BCD码表示为( )。
A、10 101B、0010 0101C、100101D、1010115、与八进制数(47.3)8等值的数为( )。
A、(100111.011)2B、(27.8)16C、(27.3 )16D、(100111.11)2二、判断题(本题共10小题,每题2分,共20分)( )1、在二进制与8421BCD码的转换中,有下列关系:(FF)H=(11111111)8421BCD( )2、二进制代码1001和1000都可以表示十进制数8。
《数字电子技术》模拟题一一、单项选择题(2×10分)1.下列等式成立的是()A、A⊕1=AB、A⊙0=AC、A+AB=AD、A+AB=B2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是()A、F=∑m(1,3,4,7,12)B、F=∑m(0,4,7,12)C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15)D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15)的RAM。
、、C、D、.函数F=A C+AB+,无冒险的组合为()。
B=C=1B、C=0D、B=C=OA、多谐振荡器B、施密特触发器C、双稳态触发器D、单稳态触发器二、判断题(1×10分)()1、在二进制与十六进制的转换中,有下列关系:()B=(9DF1)H()2、8421码和8421BCD码都是四位二进制代码。
()3、二进制数1001和二进制代码1001都表示十进制数9。
()4、TTL与非门输入采用多发射极三极管,其目的是提高电路的开关速度。
()5、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2()6、CMOS门电路中输入端悬空作逻辑0使用。
()7、数字电路中最基本的运算电路是加法器。
()8、要改变触发器的状态,必须有CP脉冲的配合。
()9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元。
()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。
是否、C,CP,试四→4,试用8选1数据选择器74151和四位同步二进制加法计数器74LS161芯片设计序列信号发生器,序列信号为(左位在先),画出电路连线图。
附74LS161四位同步二进制加法计数器芯片功能表。
《数字电子技术》模拟题二一、单项选择题(2×10分)1.在下列数据中,数值最小的是()A 、59HB 、130OC 、1010111B8421BCD2.函数的标准与或表达式是()4D 触发器7,计9.用容量为16K ×8位存储芯片构成容量为64K ×8位的存储系统,需()片16K ×8位存储芯片,需()根地址线,( )根数据线。
数字电子技术模拟试题二
一、填空题
1、二进制数1101011.011转换为十进制数为,十六进制数为,8421BCD码为。
2、半导体中有两种载流子。
3、三态输出门的输出端可以出现三种状态。
4、CMOS类门中,对未使用的输入端应当,而不允许。
5、逻辑代数的四种表示方法是、、、和。
6、组合逻辑电路的特点是。
7、时序逻辑电路由两部分组成。
8、当输入信号改变状态时,输出端可能出现虚假过渡干扰脉冲的现象叫。
9、分别画出下列各门电路的逻辑符号:
与非门或非门OC门三态门异或门
10、用来暂时存放数据和指令的器件叫。
11、随机存储器(RAM)的典型结构包括和。
12、一片4K⨯8的ROM的存贮器有个字,字长为位,有根地址线。
13、施密特触发器的回差的功能是。
14、A/D转换器电路是由和等电路构成。
15、D/A和A/D转换器的主要技术指标是和。
二、选择题
1、如果晶体三极管的(),则该管工作于饱和区。
①发射结正偏,集电结反偏;②发射结反偏,集电结反偏。
③发射结反偏,集电结正偏;④发射结正偏,集电结正偏;
2、逻辑函数)
A
F+
+
=,当ABC的取值为()时,F=1。
B
(B
A
C
①000;②011;③101;④111。
3、下列门电路工作速度最快的一种是()。
①TTL ;②CMOS ;
③NMOS ;④PMOS ;
1。
泰山学院课程考试专用
泰山学院物理与电子科学系
2005级电子信息科学与技术本科专业
《数字电子技术》模拟试题 2 (试卷共8页,答题时间120分钟)
一、 填空题(每空1分,共30分。
请将答案直接填在空内)
1.
()()
()16
10
2
11.101101==;
()(
)(
)
10
2
16
8F.C ==
2. 逻辑或是当决定事物结果的条件 具备时,结果才发生。
而
逻辑非是当决定事物结果的条件 具备时,结果才发生。
3. 对于n 变量函数,其卡诺图中共有 个小方格,图中几何
位置上相邻的最小项在逻辑上也 。
4. TTL 反相器电路由 , 和 三部分组成。
5. 译码器的逻辑功能是把输入的二进制代码译成对应的 信
号,常用的译码器有 , 和 三类。
6. 用于比较两个数字大小的逻辑电路叫做 。
7. 触发器按照逻辑功能的不同可以分为
,
, , 等几类。
8. 时序逻辑电路在任一时刻的输出不仅取决于 ,而
且还取决于 。
9. 计数器按照各触发器是否同时翻转分为 式和 式
两种。
10. 施密特触发器可以用于 , , 等。
11. 从模拟信号到数字信号的转换称为 ,其中采样频率s f 与
模拟信号最高频率()max i f 的关系必须满足 ,这就是所谓的 定理。
二、判断题(每题1分,共10分,正确的用T 表示,错误的用F 表示,请将答案填在下面的方格内)
1. 模拟信号是时间或数值上的连续函数,如热电偶的电压输出。
2. 异或运算关系,当两输入相等时,其输出为0;
3. 同一个逻辑函数的各种表示方法间可以相互转换;
4. 三态门的输出端可能出现三种状态:高电平、低电平和高阻。
5. 普通编码器和优先编码器在某一时刻都只能输入一个编码信号。
6. 数据选择器除用作多路开关外,还可以产生逻辑函数。
7. RS 触发器的特性方程有约束条件,其它的触发器也同样要有。
8. 时序电路包含组合电路和存储电路两部分,存储电路是必不可少的。
9. 计数器不仅能对时钟脉冲计数,还可用于分频、定时和数字运算等。
10. 矩形脉冲的宽度是脉冲电压的最大变化幅度。
三、化简题(每题 6 分,共 12 分)
1. 用代数法化简函数()()C B A C B A C B A Y ++⋅++⋅++=
解:
2. 用卡诺图法化简函数AC BC B A Y ++=
四、分析与设计题(第1题18分,第2题18分,
第3题12分,共 48 分)
1、电路如图所示,请写出Y的逻辑函数式,列出真值表,指出电路完成了什
么功能?
A
B
Y
C
2、如图所示电路,CP为时钟脉冲,Y为输出,请写出电路的驱动方程、状
态方程和输出方程,列出状态转换表,画出状态转换图,说明电路的功能。
解:
3、利用置数法把同步十进制计数器74LS160设计一个同步八进制计数器,直
接在图中连线,要求简要说明设计方法。
74LS160的功能表如表所示,D0~D3为数据输入端,Q0~Q3为输出状态,CP为时钟脉冲,C为进位输出端,EP和ET为工作状态控制端。