09-10数字电路A
- 格式:doc
- 大小:2.12 MB
- 文档页数:4
09级4班《数字电路》总复习题(没有DAC 、ADC 部分!!) 一、填空题 1.在逻辑电路中,任意时刻的输出状态仅取决于该时刻输入信号的状态,而与信号作用前电路的状态无关,这种电路称为。
因此在电路结构上,一般由 组合而成。
2.(35)10=( )2, (10101)2=( )103. 电路能产生周期的脉冲波形; 电路可将正弦波变成矩形波。
4.三态门具有 、 、 三种状态,因此常用于 结构中。
5.右图所示的波形是一个 进制 (加、减)法计数器的波形。
若由触发器组成该计数器,触发器的个数应为 ,它有 个无效状态,分别为 和 。
6.组合逻辑电路的设计步骤为:① ; ② ; ③简化和变换逻辑表达式,从而画出逻辑图。
7.欲将一个频率为10kH Z 的矩形波变换成频率为1kH Z的矩形波,应选用 电路。
8.逻辑表达式C AB Y +A CD+A BD 的最小项之和的形式是:。
9.分析组合逻辑电路的步骤为:① ;② ;③ ;④ 根据真值表和逻辑表达对逻辑电路进行分析,最后确定其功能。
10.为实现图逻辑表达式的功能,请将多余输入端C 进行处理(只需一种处理方法)其中图Y 1、Y 2为TTL 电路,图Y 3、Y 4为CMOS 电路。
Y 1的C 端应 ,Y 2的C 端应 ,Y 3的C 端应 ,Y 4的C 端应 。
11.在任何时刻,输出状态只决定于同一时刻各输入状态的组合,而与先前状态无关的逻 辑电路称为 ,而若逻辑电路的输出状态不仅与输出变量的状态有关,而且还与系统原先的状态有关,则称其为 。
12.双极性三极管饱和工作状态的条件是 。
13.正与门与 门等效。
CP 0Q 1Q 2Q14.“逻辑相邻”是指两个最小项________因子不同,而其余因子________。
15.数字比较器是用于对两数 ,以判断其 的逻辑电路。
16.数(11011011)2转化为八进制数是 ,十六进制数是 。
17.在同步计数器中,各触发器的CP 输入端应接 时钟脉冲。
阅卷须知:阅卷用红色墨水笔书写,得分用阿拉伯数字写在每小题题号前,用正分表示,不得分则在题号前写0;大题得分登录在对应的题号前;统一命题的课程应集体阅卷,流水作业;阅卷后要进行复核,发现漏评、漏记或总分统计错误应及时更正;对评定分数或统分记录进行修改时,修改人必须签名。
一、判断题(每小题2分,共24分)1、用高电平表示逻辑0、用低电平表示逻辑1状态,称为正逻辑。
( )2、逻辑代数变量取值由于是二值逻辑,所以逻辑门电路只有高、低电平两种输出状态。
( )3、逻辑函数有多种形式,将最简与—或表达式两次求反就可得到与或非表达式。
( )4、(B3.F)16=(10110011 .1111)2 ( )5、CMOS 电路与TTL 电路相比最突出的优势在于功耗低。
( )6、在有约束的逻辑函数中,约束项的取值可能是1,也可能是0。
( )7、四个触发器组成的扭环形计数器最多有8个有效状态。
( )8、如右图所示的触发器电路,能实现nn Q Q =+1功能。
( )9、时序逻辑电路的结构当中一定含有存储电路。
( ) 10、可以将输出端直接并联实现“线与”逻辑功能的门电路是集电极开路输出的TTL 门电路。
( )11、门电路中衡量带负载能力的参数称为扇出系数。
( ) 12、多谐振荡器有一个稳定状态,一个暂稳态。
( )二、填空题(每小题1分,共10分)1、将十进制数175转换成二进制数为 。
2、二进制数(111010010)2转换成十六进制数是 。
3、逻辑函数F=A+A B 可化简为 。
4、写出题22图示电路输出函数F 的表达式 F= 。
5、TTL 门的输入端悬空,逻辑上相当于接 电平。
6、逻辑电路按其输出信号对输入信号响应的不同,可以分为 与 两大类。
7、由n 个变量构成的任何一个最小项有 种变量取值使其值为0。
8、钟控触发器按逻辑功能可分为: 等四种。
9.时序逻辑电路在任一时刻的稳定输出不仅与当时的输入有关,而且 。
10.逻辑函数F=A B +A B 的对偶函数F ′= 。
项目10 数字电路基础学习目标1.知识目标(1) 掌握数字信号与模拟信号的特点。
(2) 熟悉数字电路的特点与分类。
(3) 掌握十进制、二进制、八进制以及十六进制之间的转换。
(4) 掌握一些常用的编码。
(5) 掌握逻辑函数的表示方法及相互间的转化。
(6) 掌握逻辑代数和卡诺图化简方法。
2.技能目标(1) 能识别数字信号与模拟信号。
(2) 能测量调节数字信号的各个参数。
生活提点由于自然界中的各种信号,例如光、电、声、振动、压力、温度等通常表现为在时间和幅度上都是连续的模拟信号,所以传统上对信号的处理大都采用模拟系统(或电路)来实现。
随着人们对信号处理要求的日益提高,以及模拟信号处理中一些不可克服的缺点,对信号的许多处理转而采用数字的方法来进行。
近年来由于大规模集成电路和计算机技术的进步,信号的数字处理技术得到了飞速发展。
数字信号处理系统无论在性能、可靠性、体积、耗电量、成本等诸多方面都比模拟信号处理系统优越得多,使得许多以往采用模拟信号处理的系统越来越多地被数字处理系统所代替,进一步促进了数字信号处理技术的发展,其应用领域包括通信、计算机网络、雷达、自动控制、地球物理、声学、天文、生物医学、消费类电子产品等国民经济的各个部门,已经成为信息产业的核心技术之一。
比如平时用到的手机、MP3、计算机等产品,均是基于数字信号处理基础上的数字化产品,而数显电容计中所用的也均为各种集成数字电路,接下来先来认识一下数字信号。
项目目标:使用信号发生器获取数字信号与模拟信号。
项目要求:通过示波器来检测各数字信号的幅度、周期、脉冲宽度及占空比。
项目提示:图10.1 所示为信号发生器输出的模拟信号及数字信号的波形的示波器截图。
(a) 模拟信号截图(b) 数字信号截图图10.1 数字及模拟信号截图接下来通过信号发生器和示波器测试数字信号。
测试器件清单见表10-1。
表10-1 项目测试器件清单测试步骤如下。
1.将信号发生器的输出端与示波器的输入正确相连。
我以一名大学生的人格尊严保证,在本场考试中,自觉遵守考试纪律,服从考试管理,决不作弊或帮助别人作弊!签名:学院专业学号级班··················密···················封·····················线··················命题人签字:系主任签字:审核院长签字:共印份数:第1页共5页聊城大学计算机学院09—10学年第1学期期末考试2009级《计算机科学导论》试题(闭卷A卷)(请将答案写在答题纸上,否则无效)一、单项选择题(共30小题,每小题1分,共30分)1、世界上第一位程序员是( C )。
A.Leibniz B.Babbage C.Ada Lovelace D.Turing2、删除或隐藏了复杂的细节、只保留实现目标所必须的信息,称作( A )。
A.抽象B.建模C.分析D.封装3、在计算机中,表示0.1秒的音频信息,与表示1 000 000个浮点数相比,占用存储空间( D )。
A.大B.小C.相等D.无法比较,因为缺少条件4、一个以Unicode存储的文本文件,与以ASCII形式存储相同内容的文件,在占用空间方面相比,大约( B )。
数字电路试题及答案一、选择题(每题2分,共20分)1. 数字电路中最基本的逻辑关系是:A. 与逻辑B. 或逻辑C. 非逻辑D. 异或逻辑2. 以下哪个不是数字电路的优点?A. 高速度B. 低功耗C. 可编程性D. 易于制造3. 一个3输入的与门,当所有输入都为1时,输出为:A. 0B. 1C. 2D. 34. 触发器的主要用途是:A. 存储一位二进制信息B. 进行算术运算C. 执行逻辑判断D. 放大信号5. 下列哪个不是组合逻辑电路的特点?A. 输出只依赖于当前的输入B. 输出可以延迟输入C. 没有记忆功能D. 可以进行复杂的逻辑运算二、填空题(每空2分,共20分)6. 一个典型的数字电路由________、________和输出三部分组成。
7. 一个4位二进制计数器可以计数的最大数值是________。
8. 一个D触发器的两个主要输入端是________和________。
9. 在数字电路中,________是一种常用的同步信号,用于协调电路的时序。
10. 一个3-8译码器可以将3位二进制信号转换为________种可能的输出状态。
三、简答题(每题15分,共30分)11. 简述数字电路与模拟电路的主要区别。
12. 解释什么是时钟信号,并说明它在数字电路中的作用。
四、计算题(每题15分,共30分)13. 给定一个逻辑表达式 Y = A'B + AB',使用卡诺图化简该表达式,并画出相应的逻辑电路图。
14. 设计一个2位二进制计数器,使用D触发器实现,并说明其工作原理。
答案一、选择题1. 答案:A(与逻辑)2. 答案:D(易于制造)3. 答案:B(1)4. 答案:A(存储一位二进制信息)5. 答案:B(输出可以延迟输入)二、填空题6. 答案:输入、处理7. 答案:15(2^4 - 1)8. 答案:数据输入(D)、时钟输入(CLK)9. 答案:时钟信号(Clock Signal)10. 答案:8三、简答题11. 数字电路与模拟电路的主要区别在于:数字电路处理的是离散的数字信号,而模拟电路处理的是连续的模拟信号。
《考研专业课高分资料》大连理工大学《数字电路与系统》期末题北京总部考研专业课教研中心《考研专业课高分资料》之期末题細:餓+期末试题 (3)大连理工大学2010—2011学年寃1学期期末考试 ................ : . (3)(A) .................................... : (3)数字电路与系_试试题(A)参考答案 (12)人-连理工大学2009—2010学年第1学期期末考试 (17)(A) (17)者萨培避与襄^试试题(A)参考答案 (26)3/29 . . • •• - • -考研专业课研发中心:第四模块期末试题I ■I I I \I i 大连理工大学2010-2011学年第1学期期末考试I 1 I ti 龄猶絲鑛试试题(A )I 1 I:所有答案必须做在答案题纸上,做在试题纸上无效!以下各题,皆只有一个答案是正确的,请选择:(1分*10)1.下图是某一逻辑门的内部结构图,请固答:+5VV(1) .若输入信号X=1且¥=0,则输出信号Z 应为 :A : 1. B: 0C:.不确定 D :皆有可能’(2) .该逻辑门电路的逻辑符号为■:A: - B :CO-D :与)(3) .在正逻辑体制下,孩.逻辑门的等效逻辑符号为::上二ID-c ;-D :-I I■'2.请完成以下计窣制的转换:58in =A : 00101011B ; 01011010C : 00111011D : 0.0111010 3. 请完.成以下分数制的转换:10110010,= ■■ ,/- -'• ■ - -八:By B: A2 C: Al D: Bli- : m负載的CMOS反相器(即非门),若萬输入逻辑值为1,则其输出逻辑值为」A: 1 B:0 C:不确定 D:皆有可能扬出端有电流流入,请问:该电流是::;-■, ■:.B:灌电流i-;l ii:; iii 力 - ________ :...B:负值5 - ■:'■! b门屯路如下所示,则输出信号F= _________________________■;. 4电路和组合逻辑电路在功能上有何区别?1任意吋刻输出状态是否跟输入信号作用前的状态有关仃无输出信号::.勹令’(!分45)1-矿幵关代数(也称为布尔代数)中1 + 1=2.利周反演规则(也称为德•摩根定理),写出逻函数F=Y J- Z+X'' Y的反函数为(无需化简):F, =3:将逻辑函数G=X -Y+Y -Z+X *Z改写为最小项之和的形式:F=S X.Y.Z()和最大项之积的形式:F=JI». t. “ )4.在四变量的卡诺图中,W-X* ^Y*Z的四个相邻项为:5.写出以下电路的输出表达式:Fl= 、F2= 、F3=6.J -K 触发器的特性方程为: D 触发器的特性方程为:若使用D 触发器来设计一个模为十的计数器,请问至少需要几个D 触发器?7.利用卡诺图化简函数的结果是不是唯一的?三.某一逻辑函数 F=2,.I .r.z ( 2, 3,6, 7, 9,-12,13),回答问题(5 分*2): 1.画出该函数的卡诺图,并将菡数值填入该卡诺图:......2. 宣接在上面的卡诺图中,将可以合并的1单元圈起来,并写出该函数的最简与或式:四.集成电'路74X139包含两个二线至四线的译码器,其逻辑符号如下图所示,请回答以下问题(3分*5〉:1,.74X139中的两个二线至'四线译码德若要IE 常译码,其使能控制端EN_L 的有效逻辑值应为什么? ++ . - . 5/2?;' 、‘.• 考研专业澡研发中心F2X O T1 FiEN A BENLL -L -LL-L-L-L74X139刊奶幻妁罚们72736/291ENABCID0IDIID2D3D4D5D6D7考研专业课研发中心所奋输出端的有效电平为高电平还是低电平?JiivoZ间是何种逻辑关系?i:出苏中一个输出端Y3.L的逻辑表达式:也•• •A 74X139组成的电路如图所示,请写出输出端F的表达式:五,集成电路74X151是一个八选一的数椐选择器,其中C、B、A是3位选择变量,DO〜D7是八个数据输入端I £11.是低电平有效的使能控制端,请回答以下问题(共10分):74X151,0 ---------- ----- 9-1.在实噓屮,若使74X151正常工作,实现其数据选择的功能,使能端EN_L应如何连线?请直接在上图 f涵出(2分),2.请根据上图填写下面的数据选择表(8分):六.某一同步时序逻辑电路如下图所示(5分*3〉:1.请写出各触发器的激励方程(也称为存储器的输入方程):- Dl-= •- . • •.,曇“•. L F L•-.考研专业课研发中心《考研专业课高分资料3之期末题谞•^出该电路的次态方程(也称为状态方程):01 =调的输出方程:;)UT:-i::::组方程填写状态转换表:3.请究成该屯路的状态图,并标注状态转换时的输入输出值(X/OUT):《考研专业锞髙分资料》之期末题七.7虹163是集成的四位计数器电路,其组成的不足模计数电路如下图所示(10分h74X163->C3X <2 CLR ■o LD -ENP —ENTQAQB QC QD RCO1. •请画出该计 环图(7分乂2.该计数器电路是模几的计数器?(3分)Vcc=+5Vj — 数电路的状态循《考研专业课高分资料》之期末题A.在举重比赛中,有A、B、C三名裁判,其中A为主裁判,当两名或者两名以上裁判(且必须包括A在上举合格后,才可发出合格信号,请按照以下步骤实现丄述要求的逻辑电路(15分)。
数字电子技术课程设计报告题目:数字钟的设计与制作时间:09-10学年第二学期18-19周院校:武汉纺织大学班级:测控081组员:夏亦冰李艳飞田传雪吴哲伦数字电子技术课程设计报告一.设计目的数字钟是一种用数字电路技术实现时、分、秒计时的装置,与机械式时钟相比具有更高的准确性和直观性,且无机械装置,具有更更长的使用寿命,因此得到了广泛的使用。
数字钟从原理上讲是一种典型的数字电路,其中包括了组合逻辑电路和时序电路。
因此,我们此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.二.实现功能1.要求内容1)时以24为周期2)分和秒以60为周期3)能显示时、分、秒4)具有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间2. 发挥内容1)星期的显示2)计时过程具有报时功能三.元器件1.洞洞板2块2.0.47uF电容1个3.100nF电容1个4.共阴八段数码管7个5.网络线10米6.CD4511集成块7块7.CD4060集成块1块8.74HC390集成块4块9.74HC51集成块1块10.74HC00集成块4块11.74HC30集成块1块12.10MΩ电阻5个13.74HC00集成块4块14.L7805三端稳压管1个15.30pF瓷片电容2个16.9V电池1块17.单刀双掷开关2个18.单刀单置开关1个19.74HC10集成块1块各个芯片引脚图1.CD74HC3902.L7805稳压管3.CD4060 4.CD4511 5.74HC10 6.74HC307.74HC518.74HC00四、原理框图1.数字钟的构成数字钟实际上是一个对标准频率(1HZ)进行计数的计数电路。
由于计数的起始时间不可能与标准时间(如北京时间)一致,故需要在电路上加一个校时电路,同时标准的1HZ 时间信号必须做到准确稳定。
课题一组合逻辑电路任务 1 逻辑门电路的识别和应用一、填空题1.与逻辑; Y=A ·B2.或逻辑; Y=A+B3.非逻辑; Y=4.与运算;或运算;非运算5.低电平6.输入电压 Vi ;输出电压 Vo7. 3.6V;0.3V8.输出端并;外接电阻 R;线与;线与;电平9.高电平;低电平;高阻态10.CMOS11.非门;非门二、选择题1. A2. C3. C4. D5. C6. A7. B8. B9. B10.A11.B12.B13.A三、简答题1. Y1:Y2:2.真值表逻辑函数式Y=ABC 3.真值表逻辑表达式Y1=ABY2=Y3= A+B逻辑符号4.5.任务 2 组合逻辑电路的分析和设计一、填空题1.高电平;低电平2.输入逻辑变量的各种可能取值;相应的函数值排列在一起3.逻辑变量;与;或;非4.两输入信号;异或门电路5.代数;卡诺图6.A+B+C ;A;A7.( 1) n; n;(2)原变量;反变量;一;一8.与或式; 1; 09.组合逻辑电路;组合电路;时序逻辑电路;时序电路10.该时刻的输入信号;先前的状态二、选择题1. D2. C3. C4. A5. A三、判断题1.×2.√3.√4.√5.×6.√7.×四、简答题1.略2.( 1) Y=A+ B(2)Y=AB + A B(3)Y=ABC+A + B +C+D=A + B +C+D3. (1)Y=A B C+ABC+ABC+ABC= A C+AC(2) Y= A CD+A B D + D+ACDAB(3)Y=C+ AB+AB4.状态表逻辑功能:相同出1,不同出 0逻辑图5.( a)逻辑函数式Y=AB+ A B真值表逻辑功能:相同出1,不同出 0(b)逻辑函数式 Y=AB+BC+AC真值表逻辑功能:少数服从多数电路,即三人表决器。
6.Y=A ABC +B ABC +C ABC判不一致电路,输入不同,输出为1,;输入相同,输出为0。
2009—2010学年第二学期
《数字电子技术》考试试卷 (A 卷)
班级 姓名 学号
一、简答题(每题4分,共36分)
1、试写出与二进制数2(1011110.0101)相对应的八进制数,十进制数和十六进制数。
2、试化简具有无关项的逻辑函数:(,,,)(1,2,6,8)(0,3,4,10,15)Y A B C D m d =∑+
3、如图所示,设CC V =5V ,1T ,2T ,4T ,5T 均为硅管,请讨论I v =3.4V 和I v =0.2V 时1B v 的大小。
4、下图所示为三态输出门,试分析它的工作原理。
5、当10A A =01时,及10A A =11时,分别写出3d ,2d ,1d ,0d 的值。
6、电路如下图所示,试写出0V 的表达式。
又,设REF V =16V ,3d 2d 1d 0d =1011, 求出0V 的值。
7、如图所示为一施密特触发器,已知T V +=3V ,T V -=1V ,DD V =5V ,试画出其电压传输特性。
8、 电路如下图所示,要求数码管显示数字6,请给出各管脚的电平。
9、 电路如下图所示,设2A 10A A =110,试写出76543210,,,,,,,Y Y Y Y Y Y Y Y 的值。
二、分析题(9分)
分析下图的逻辑功能,写出Y 1、Y 2的逻辑函数式,列出真值表,指出电路的逻辑功能。
A
2
Y 1
三、画图题(10分)
试画出下图所示电路在一系列CLK 信号作用下Q 1、Q 2、Q 3端输出电压的波形。
触发器为边沿触发方式,初始状态为Q=0。
Q 1
Q 2
Q 3
11
四、分析题(12分)
分析下图所示时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并说明该电路能否自启动。
Y
五、设计题(10分)
试用组合逻辑电路设计一个三裁判表决系统,要求当有两个或两个以上裁判通过时,则系统输出为1,否则输出为0。
设裁判通过为1,不通过为0。
要求用与非门实现。
六、设计题(12分)
试用JK 触发器设计一个7进制并有进位输出的加法计数器,设CLK 时钟为负边沿触发。
七、设计题(11分)
试用74LS161和置数法设计一个9进制加法计数器,并检查是否能自启动。
74LS161功能表如 下表所示。
74L S 161。