数字电子时钟课程设计报告

  • 格式:pdf
  • 大小:552.06 KB
  • 文档页数:23

下载文档原格式

  / 23
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

数字时钟课程设计报告

目录

一.设计的目的、任务和要求 (2)

二.设计的方案的选择与论证 (4)

三.电路的设计 (5)

(a)设计内容 (5)

(b)数字时钟结构的设计 (5)

(c)设计步骤 (6)

1.时钟脉冲发生器的设计 (6)

2.时分秒计数电路的设计 (8)

3.计数器的组间级联设计 (13)

4.校准电路的设计 (15)

四.电路的仿真与调试 (17)

五.总结及心得 (19)

六.附录 (21)

七.参考文献 (22)

一、设计的目的、任务和要求

(一)设计目的

电子技术(数字)课程设计是电子技术基础课程的实践性教学环节,通过该教学环节,要求达到以下目的:

1.使学生进一步掌握数字电子技术的理论知识,培养学生工程设计能力和综合分析问题、解决问题的能力;

2.使学生基本掌握常用电子电路的一般设计方法,提高电子电路的设计和实验能力;

3.熟悉并学会选用电子元器件,为以后从事生产和科研工作打下一定的基础。

(二)设计任务

1.显示时、分、秒。

2,可以24小时制或12小时制。

3.具有校时功能,分别对小时和分钟单独校时,对分钟校时的时候,最大分钟不向小时进位。校时时钟源可以手动输入或借用电路中的时钟。

4.为了保证计时准确、稳定,由晶体振荡器提供标准时间的基准信号。

(三)设计要求

1.设计时综合考虑实用、经济并满足性能指标要求;

2.必须独立完成设计课题;

3.合理选用原件;

4.按时完成设计任务并提交设计报告。

二、设计的方案的选择与论证

考虑到实用、经济和性能指标的满足,运用CB555,74LS160, CC4011,电阻,电容等器件经行电子时钟电路的计数及校准功能的设计。运用CB555与电阻电容组合连接成一个周期为一秒的多谐振荡器,用与非门的组合连接成校准电路对电子时钟进行校对。在连接计算器电路时可以用整体置零法和整体置数法。本实验电路采用整体置零法.总体电路是由各功能电路或单元电路组成的。数字电子钟是由振荡电路、时间计数电路、数码显示电路和校时电路组成。

三、电路的设计

(a)设计内容

运用CB555定时器,电阻,电容设计一个多谢振荡器,用多片74LS160、多片显示译码器、与非门的组合设计时、分、秒计数器,用于非门的组合连接校准电路。用两片74LS160级联构成60进制计数器,用来计“秒”,其CP输入信号为秒脉冲;另两片74LS160级联构成60进制计数器,用来计“分”,其CP输入为“秒”变为0时产生的一个下降沿信号;还有两片74LS90级联构成24进制计数器,用来计“时”,其CP输入为“分”变0时产生的一个下降沿信号。这样六片74LS160实现了数字钟的计时功能。它们的输出用六片数码显示管显示。

(b)数字时钟主要由以下几个部分组成:秒信号发生器、时、分、秒计数器,译码器及显示器,校时电路,清零电路组成。

电路设计结构图如图一所示。

图一电路设计结构图

(c)设计步骤

1.设计时钟脉冲发生器

石英晶体振荡器的特点是振荡频率准确、电路结构简单、频率易调整。它还具有压电效应,在晶体某一方向加一电场,则在与此垂直的方向产生机械振动,有了机械振动,就会在相应的垂直面上产生电场,从而机械振动和电场互为因果,这种循环过程一直持续到晶体的机械强度限止时,才达到最后稳定。这用压电谐振的频率即为晶体振荡器的固有频率。一般来说,振荡器的频率越高,计时精度越高,但耗电量将

增大。如果精度要求不高也可以采用由集成电路定时器555与RC组成的多谐振荡器。根据理论知识运用,运用CB555定时器与电阻电容组合设计多谐振荡器的振荡器的周期为1秒,即周期T=1,

根据理论知识得,多谐振荡器周期的计算公式为:,多谐振荡器频率的计算公式为:,占空比的计算公式为:,通过以上公式计算多谐振荡器的周期频率的大小跟外接电阻的阻值。运用CB555定时器设计多谐振荡器,由CB555定时器的参数特性可知,当电源电压为5V时,在100mA的输出电流下输出电压的典型值为3.3V,所以取VCC=5V时可以满足对输出周期为一秒的脉冲信号的要求。

令占空比q=2/3,C=10uF时,得=,则

即3C=1,则

通过计算得电阻R=48K,电容C=10uF,因两个电阻的大小相等,所以取两只阻值为47K的电阻和一个阻值为2K的电位器串联,得到设计电路,如图二所示。

图二时钟脉冲发生器

2.设计时分秒计数电路

(1)秒计数器的设计

秒脉冲信号经过6级计数器,分别得到“秒”个位、十位,“分”个位、十位以及“时”个位、十位的计时。“秒”、“分”计数器为60进制,小时为24进制。

60进制计数器

数字钟的“分”和“秒”计数器均为模60的计数器,它们的个位都是十进制计数器,而十位则是六进制计数器,其计数规律为:

要想实现计数功能,可以选用74LS90芯片级联组成模数为60的计数器,也可以用4518双重BCD 加法计数器芯片,采用反馈归零法实现秒60进制,还可以用74LS160十进制芯片来实现。若选用74LS90级联的话,只要一级出现问题,则整个计数功能模块都会受到影响,从而使计数出现问题。所以,综合考虑,选用74LS160十进制芯片,它不仅造价便宜,使用普遍,而且使用方便。其管脚图如图三所示。U1

74LS160N

QA 14QB 13QC 12QD 11RCO 15

A 3

B 4

C 5

D 6

ENP 7ENT 10

~LOAD 9~CLR

1

CLK 2图三74LS160的管脚图

秒计数器的设计电路如图四所示。