数字电子技术基础A试卷网上模拟试卷
- 格式:doc
- 大小:110.00 KB
- 文档页数:4
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,下列哪个器件不是基本逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 11D. 13答案:C3. 触发器的输出状态由什么决定?A. 输入信号B. 时钟信号C. 触发器的当前状态D. 以上都是答案:D4. 下列哪个不是数字电路的优点?A. 高抗干扰性B. 易于集成C. 功耗大D. 逻辑功能明确答案:C5. 在数字电路中,一个D触发器有几个输入端?A. 1B. 2C. 3D. 4答案:B6. 异步计数器和同步计数器的主要区别是什么?A. 异步计数器的输出端数量不同B. 异步计数器的触发器时钟信号不同C. 异步计数器的触发器时钟信号相同D. 异步计数器的触发器时钟信号不同答案:D7. 下列哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D8. 在数字电路中,一个四位二进制计数器可以产生多少个不同的状态?A. 8B. 16C. 32D. 64答案:B9. 逻辑门电路中的输入信号和输出信号之间的关系是什么?A. 线性关系B. 非线性关系C. 指数关系D. 逻辑关系答案:D10. 一个简单的RS触发器由几个基本逻辑门构成?A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为电压______,逻辑“1”通常表示为电压______。
答案:低电平,高电平2. 一个完整的触发器由两个______门和一个______门构成。
答案:与非,或非3. 在数字电路中,一个______触发器可以存储1位二进制信息。
答案:D4. 一个8位二进制寄存器可以存储的最大十进制数是______。
答案:2555. 在数字电路中,一个计数器的进位输出通常是由______触发器的输出端提供的。
答案:最高位6. 一个简单的二进制计数器,其计数过程是从0开始,计数到______后回到0。
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
可编辑修改精选全文完整版附录D 模拟试卷及参考答案D.1 模拟试卷一、填空(共10小题,每空2分,共40分)1、(8C.4)16 = ( )10 =( )8=( )2421BCD 。
2、将160个字符用二进制编码,至少需要( )位二进制码。
3、已知F =A(B +C)+A +C ,则其对偶式为( );其反函数为( )。
(直接用对偶规则和反演规则)。
4、已知TTL 与非门参数V CC =+5V ,U OH =3.6V ,U OL =0.4V ,U OFF =1.1V ,U ON =1.4V ,高电平输入时的抗干扰容限U NH 为( )。
5、连续异或1999个“1”的结果是( )。
6、如图D.1所示电路的输出函数F 为( )。
(化成最简“与或”式)F图D.1 题一(6)图7、图D.2为三态非门构成的电路,试根据输入条件填写表中的F 栏。
图D.2 题一(7)图表D.1题一(7)真值表D 1EN 1D 2EN 2F8、设计模值为61的自然二进制码计数器、十进制计数器和余3 BCD码计数器分别需要()级、()级和()级触发器。
一个五位二进制加法计数器,由00000状态开始,问经过109个输入脉冲后,此计数器的状态为()。
9、用()片1024×4位的RAM可组成8K×8位的RAM,需要增加()条地址线、()条数据线。
10、在10位的倒T型电阻网络D/A转换器中,若U REF = ─10V,该D/A转换器能分辨的最小输出电压U LSB=()mV。
二、选择题(共10小题,每小题2分,共20分)1、有符号位二进制数的补码为(10011),则对应的十进制数为()。
A、-29B、+13C、-13D、-32、下列说法正确的是()。
A、n个变量所构成的全部最小项之和恒等于0B、n个变量所构成的全部最大项之和恒等于0C、n个变量所构成的全部最小项之积恒等于1D、n个变量所构成的全部最大项之积恒等于03、下列说法正确的是()。
通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基础》 课试卷 试卷类型: A 卷题号 一 二 三 四 五 六 七 八 九总成绩得分一、 单项选择题(每小题2分,共24分)1、8421BCD 码01101001.01110001转换为十进制数是:( )A :78.16B :24.25C :69.71D :54.562、最简与或式的标准是:( )A :表达式中乘积项最多,且每个乘积项的变量个数最多B :表达式中乘积项最少,且每个乘积项的变量个数最多C :表达式中乘积项最少,且每个乘积项的变量个数最少D :表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量C :消去3个表现形式不同的变量,保留相同变量 表1D :消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕CB :AB + BCC :AB + BCD :ABC (A+B+C )5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7)C :F(A,B,C)=∑m (0,2,3,4)D :F(A,B,C)=∑m (2,4,6,7)6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。
A :32B : 10C :5D : 67、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( )A :11111101B :10111111C :11110111D :111111118、要实现n1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1A B C F 0 0 0 0 0 0 1 10 1 0 10 1 1 01 0 0 11 0 1 0 1 1 0 01 1 1 19、能够实现线与功能的是:( ) A : TTL 与非门 B :集电极开路门 C :三态逻辑门 D : CMOS 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1kHz ,经过( )可转换为4位并行数据输出。
《数字电子技术基础》考前模拟练习题(A1)@2@[含答案]一、填空(每空1分共20分)(a1)1、物理量的变化在时间上和数值上都是不连续的或是离散的,把这种信号称为数字信号。
2、存有一种电路具备这样的特点:任一时刻的输入信号不仅依赖于当时的输出信号,而且还依赖于电路原来的状态,这种电路就是时序逻辑电路。
3、二进制数(101111)2对应的十进制数是47。
十进制数(25)10对应二进制数是11001,对应的8421码是001001014、存有一种门电路的输入随其输出变化的规律就是:存有“0”出来“1”、全系列“1”出来“0”,这种门电路就是与非门。
存有另一种门电路的输入随其输出变化的规律就是:输出相同则出来“1”,这种门电路就是异或门。
5、触发器的基本特点就是:第一具备两个平衡存有的状态;第二在另加信号促进作用下可以由一种状态转换成另一种状态;第三具备记忆功能。
6、触发器按照逻辑功能可以分为:rs触发器、d触发器、jk触发器、t触发器和t’触发器5种。
7、用于脉冲产生与整形的电路有施密特触发器、单稳态触发器和多谐振荡器共3种。
(a2)1、数字电路按照与否存有记忆功能通常可以分成两类:女团逻辑电路、时序逻辑电路2、逻辑代数最基本的逻辑关系有与、或和非三种。
3、十进制数18对应的二进制数为10010;二进制数(11001)2对应的十进制数为25。
(2分后×2)4、十进制数(589)10对应的8421码点为010*********。
(2分后)5、逻辑代数运算法则中摩根定理的内容为ab?a+b、a?b?ab。
6、三态门的三种状态分别为:高电平、低电平、低阻态。
7、7段显示器通常用led或lcd显示,其中文含义分别为发光二极管和液晶显示器。
8、触发器按照逻辑功能可以分为:rs触发器、jk触发器、d触发器、t触发器和t′触发器五种。
9、jk触发器的特征方程为qn+1=jqn+kqn。
(2分后)(b1)1.存有一数码10010011,做为自然二进制数时,它相等于十进制数(147),做为8421bcd码时,它相当于十进制数(93)。
数字电子技术基础考试试题A班级: 学号: 姓名:20分) 1. 余3码是 码,减3后是 码,加上后六种状态是(A) 余3,8421,5421BCD (B) 8421, 有权,无权 (C )循环,2421BCD ,有权 (D) 无权,8421BCD ,84212.TTL 三态门输出有三种状态 、 和 。
3.CMOS 逻辑电路的基本单元是 和 。
4.一组合电路输入信号的变化顺序有以下三种情况,当 时,将可能出现(A )00→01→11→10 (B )00→11→01→10 (C )00→10→11→015. PROM 与阵列需要 ,PLA 是根据需要产生 ,从而减小了阵(A )全译码,乘积项(B )编程,最小项 (C )编程,最简与或式 (D )最简与或式,全译码 (E )全译码,最小项6. 按触发方式触发器可分为 、 和 三类。
7. 输出仅和当前输入有关的电路为 电路,输出仅和原状态有关,和输入无关的电路为 电路,输出不仅和当前输入有关,而且和原状态有关的电路为 电路。
8. 时序电路的状态转换表如表1所示,设初始状态为S 0,输入序列X =01011101,则输出序列F 为 。
S n +1/F9. 用16K ×1的动态随机存储器RAM2116扩展为存储容量32K ×16的存储器需要多少片RAM2116 。
(A )32 (B )64 (C )128 (D )25610. 集成555电路在控制电压端CO 处加控制电压U CO ,则555内部电压比较器C 1和C 2的基准电压将分别变为 。
(A )2U CO /3 (B )U CO /3 (C )U CO (D )U CO /2 二、(20分)1. 分析图1集成逻辑门功能,并说出输出高、低电平的电压,和两个CMOS 门组成的同样功能电路有什么不同?时序电路状态转换图如图2所示。
设X为输入信号,F为输出信号,请说明当和X=1时的电路逻辑功能。
铜 陵 学 院2007-2008学年第2学期《数字电子技术基础》考试试卷(A 卷)参考答案与评分细则一、填空题(每空1分,共20分)1、时间,幅值2、 27,1B3、 A ,04、 BCD ,8421BCD5、 加法,减法6、 同步,异步7、 1024,4,8 8、 与阵列,或阵列 9、 与,或,非二、判断题(第小题2分,共12分)1、3、5正确,2、4、6错误三、选择题(每小题3分,共18分)1、③;2、①;3、④;4、④;5、②;6、①。
四、分析题(共50分) 1、(6分)解: C B A B A C A B A C B A B A C B A F +++=+++=)(B A B AC B F F ++==2、(8分)解:由电路图易得逻函为:B A B B A C B A B B A C B A Y +=++=+++++= 由简化逻函可得真值表为:00 01 11 100 1ABCF 1 1110 1姓名 班级 ―――――――――装――――――――――订―――――――――线―――――――――――0100 0101 0110 0111 100010011010101111001101111011110000 0001 0010 0011 A B Y 0 0 1 0 1 1 1 0 1 1 1显然,该电路具有与非逻辑功能。
3、(6分) 解: 4、(6分)解:解:八选一数据选择器的出入关系为:126012501240123012201210120012A A A D A A A D A A A D A A A D A A A D A A A D A A A D A A A Y +++++++=需实现的逻函表达式为:C B A C B A ACZ ++=若令Z Y D D C A B A A A i =====,,,,012,则比较以上两表达式易知:0,164307521========D D D D D D D D 。
D C B A D C A B ++《数字电子技术》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。
2.三态门电路的输出有高电平、低电平和(高阻)3种状态。
3.TTL 与非门多余的输入端应接(高电平或悬空)。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( 11)根地址线,有(16)根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。
11.AB )。
12.13二、分)或未选均无分。
)1.?函数A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( C )。
A .111 B. 010 C. 000 D. 1013.十六路数据选择器的地址输入(选择控制)端有( C )个。
数字电子技术基础试题(一)一、填空题 : (每空1分,共10分)1. (30.25) 10 = (11110.01 ) 2 = (1E.4 ) 16 。
2 . 逻辑函数L = + A+ B+ C +D =1 。
3 . 三态门输出的三种状态分别为:低电平、高电平和高阻态。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数字电子技术基础A 模拟试卷
一、填空题(20分)
1、将十进制100转换成二进制 ( )B 、八进制 ( )O 和十六进制数 ( )H 。
十进制10.75转换成二进制 ( )B 、八进制 ( )O 和十六进制数 ( )H 。
将十进制数1672转换成8421BCD 码( )8421BCD 。
2、在 输入情况下,正逻辑“异或”运算的结果是逻辑0。
3、当逻辑函数有n 个变量时,最多有 个最小项。
4、数字系统中,正逻辑的与非门等于负逻辑的 门电路。
5、T T L 与非门为提高开关速度,可采取 措施。
6、CMO S 数字集成电路与T T L 数字集成电路相比突出的优点是 。
7、CMO S 传输门不仅可以作数字开关,还能作 开关。
8、逻辑表达式Y=()()
C B C A ++中, 存在竞争冒险。
(可能o r 不) 9、存储8位二进制信息要 个触发器。
10、多谐振荡器可产生 信号波形。
在数字系统中, 电路可以产生脉冲定时。
11、用555定时器组成施密特触发器,当输入控制端CO 外接10V 电压时,回差电压为 。
12、一个无符号12位数字量输入的DAC ,其分辨率为 位。
二、逻辑函数的化简
1、 用代数法将下列函数化简成为最简与或式;根据反演规则,写出L 的反函数;根据对偶规则,写出L 的对偶式;
B A
C A ABC B L +++=
2、用卡诺图法将下列函数化简成为最简与或式,写出函数的最简与非-与非表达式。
∑∑+=)15,14,13,12,11,10()8,7,5,4,2,0(),,,(d m D C B A Y
三、 试判断图题1所示TTL 电路能否按各图要求逻辑关系正常工作?若电路的接法有错,
则修改电路。
图题1
四、 图题2均为TTL 门电路。
1、写出Y 的逻辑表达式。
2、若已知A 、B 、C 的波形,分别画出Y 的波形。
图题2
五、如图3所示中,试画出在时钟脉冲的作用下,触发器Q 端的输出波形。
设触发器初始状态n Q 为0。
图题3
七、电路如题图4所示,设初态Q 2Q 1 Q 0=000, 1、试分析电路是同步还是异步? 2、列出电路的激励(驱动)方程 3、列出电路的状态方程 4、画出状态转换图
5、试分析该电路的逻辑功能;说明该电路是否有自启动功能?
图题4
八、利用四位二进制同步加计数器74161、3/8译码器74138和与非门设计一个序列信号产生器,循环产生序列脉冲101110。
解:循环产生序列脉冲101110应使用6进制计数器,后接逻辑函数发生器。
利用强制清零法,将74161设置为6进制计数器,如下图所示
图题5
Q C Q B
由3/8译码器74138构成逻辑函数发生器真值表如下
九、 图6是用两个555时基集成电路接成的延迟时间报警器。
细金属丝S 放在小偷必经之处,S 断后,经过一定的延迟时间后扬声器开始发出报警的声音。
若在延时时间内S 重新闭合,扬声器不会发出声音。
在图中给定的参数下,试求延迟时间△t 的具体数值和扬声器发出报警声音的频率。
图中的G 1是CMOS 反相器,输出的高电平U OH =12V ,输出的低电平U OL =OV 。
图
图6
+V CC
G 1 G 2A G 2B A 2 A 1 A 0 Y 7 Y 6 Y 5 Y 4 Y 3 Y 2 Y 1 Y 0 0 X X X X X 1 1 1 1 1 1 1 1 X 1 X X X X 1 1 1 1 1 1 1 1 X X 1 X X X 1 1 1 1 1 1 1 1
0 0 0 1 1 1 1 1 1 1 0 0 0 1 1 1 1 1 1 1 0 1 0 1 0 1 1 1 1 1 0 1 1 0 1 1 1 1 1 1 0 1 1 1 1 0 0 1 1 1 0 1 1 1 1 1 0 1 1 1 0 1 1 1 1 1 1 1 0 1 0 1 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1
1 0 0
表3 译码器74138真值表。