集成触发器(讲)
- 格式:doc
- 大小:144.51 KB
- 文档页数:4
9.4.2 集成单稳态触发器集成单稳态触发器既有TTL 型集成电路,如74121、74122等,也有CMOS 型集成电路,如CC14528、CC4098等。
同时,根据器件工作特性的不同,集成单稳态触发器又可分为不可重复触发型和可重复触发型两类。
★ 不可重复触发型的单稳态触发器,指其输出一旦被触发,进入暂稳态期间,如果再有新的触发信号输入,也不会影响电路的工作过程,必须等暂稳态结束,电路重新进入稳态后,电路才能接受新的触发信号,出现下一次暂稳态。
★ 可重复触发型的单稳态触发器则不同,在电路暂稳态期间,如果再有新的触发信号输入,电路将被重新出发,使得输出暂稳态时间延长,以新的触发信号为起点,再维持一个脉冲宽度的时间。
这两种类型的单稳态触发器的工作波形如图9.4.3所示。
图9.4.3 不可重复触发型和可重复触发型的单稳态触发器的工作波形(a )不可重复触发型 (b )可重复触发型一.不可重复触发型单稳态触发器74121/541211. 逻辑符号和管脚分析74121和54121是典型的不可重复触发型单稳态触发器,两者主要在使用温度、外接电阻大小和使用电源范围等方面有差异,其芯片封装图和逻辑符号相同,如图9.4.4所示。
图9.4.4 不可重复触发型单稳态触发器74121/54121(a )芯片封装图 (b )逻辑符号W t★ 由图9.4.4(a )可知:74121和54121都是DIP (双列直插)14管脚的芯片,其中,14、7管脚为电源端,2、8、12、13管脚为空管脚(标注 ),没有任何功能。
剩余8个管脚均为功能端。
★ 图9.4.4(b )为74121/54121的逻辑符号,其上标注了8个功能端的使用特点。
◆ 2个输出端状态互补,电路正常工作,出现输入激励信号时,两端同时输出暂稳态,且电平相反。
◆ 6个输入端中, 是逻辑信号输入端。
其中:是低有效的触发信号输入端,是高有效的触发信号输入端,三者经过相应逻辑运算,形成后级单稳态触发单元的输入激励信号,用表示,即(表达式中, 的含义,它是指低有效的触发信号 的非形式。
实验5 集成触发器功能测试及应用一. 实验目的掌握基本触发器的电路组成及其功能;掌握基本RS、JK、D触发器的逻辑功能;掌握集成触发器的逻辑功能及使用方法。
二三触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路最基本的逻辑单元。
RS锁存器(又叫基本RS触发器)是各种触发器构成的基本部件,也是最简单的一种触发器。
它的输入信号直接作用在触发器,无需触发信号。
可以由两个与非门交叉耦合而成。
在输入信号为单端的情况下,D触发器用来最为方便,其状态方程为Q n+1=D,其输出状态的更新发生在CP脉冲边沿,属于边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D 触发器的应用很广,可用作数信号的寄存,位移寄存,分频和波形发生等。
在输入信号为双端的情况下,JK触发器是功能完善.使用灵活和通用性较强的一种触发器。
本实验采用74LS112双JK触发器,是下降边沿触发的边沿触发器。
J-K触发器使用时要查清引线排列,其特征方程为。
四. 实验内容与步骤1.基本RS触发器建立与测试(1)在实验箱上选取一个14P插座,按定位标记插好74LS00集成块,根据右图连接实验线路。
(2)将实验箱上+5V直流电源接74LS00的14脚,地接7脚。
将、接电平开关输出口,输出Q接发光二级管。
(3)按下表在输入端输入相应电平,观察并记录输出逻辑电平显示情况(发光管亮,表示输出高电平“1”,发光管不亮,表示输出低电平“0”)。
2.验证D触发器功能1)在实验箱上选取一个14P插座,按定位标记插好74LS74集成块,将实验箱上+5V直流电源接74LS74的14脚,地接7脚。
将双D 触发器74LS74中的一个触发器的,和D 输入端分别接逻辑开关输出口,CP 端接单次脉冲,输出端和分别接发光二极管。
2)根据输出端状态,填表2。
课题7.4集成触发器教学目标【知识目标】掌握集成触发器的作用及工作原理【能力目标】1. 基本RS触发器2.钟控同步RS触发器【德育目标】培养学生的探究精神教学重点基本RS触发器教学难点钟控同步RS触发器教学时间2课时(第周)教具准备导线、电源、触发器教学组织与实施教师活动学生活动【新课导入】触发器是一种具有记忆功能并且其状态能在触发脉冲作用下迅速翻转的逻辑电路。
基本RS触发器是各种触发器的基础。
【新课讲授】1.基本RS触发器将两个集成与非门的输出端和输入端交叉反馈相接,就组成了基本RS触发器。
Q 端的状态为触发器的状态工作状态:10==Q Q,时触发器处于“0”态(稳定状态);01==Q Q ,时触发器处于“1”态(稳定状态)。
基本RS 触发器的逻辑功能如下:当10D D==S R ,时,则)(10==Q Q ; 当01D D==S R ,时,则)(01==Q Q ; 当11D D==S R ,时,则Q 不变(Q 不变); 当00D D ==S R ,时,则Q 不定(Q 不定);这是不允许的2.钟控同步RS 触发器一个基本RS 触发器;两控制门(G3、G4),CP 端无小圆圈――正脉冲(CP 上升沿)触发有效。
CP =0时,G3、G4输出为1,触发器维持原态; CP =1时,触发器状态由R 、S 决定。
3.计数触发型钟控同步RS 触发器触发器的主要用途之一就是构成计数电路,完成计数功能,电路构成特点:在一个钟控同步RS 触发器基础上,将控制门G3、G4的输入端R 、S 分别与触发器的输出端Q 和Q 相连。
设触发器的初始状态为0,则0,1====Q R Q S ;当第一个计数脉冲到来(即CP = 1)时,Q 由0变1、Q 由1变0;当第一个CP 作用后,S = Q = 0、R = Q =1:当第二个CP 到来时,触发器置0。
结论,每来一个计数脉冲,触发器就翻转一次,触发器翻转的次数反映了计数脉冲的数目,实现了计数功能。
集成触发电路的原理
集成触发电路是一种电子电路,它可以根据输入信号的变化来触发输出信号的变化。
该电路通常由几个二极管、晶体管、电容器和电阻器构成,并通过集成电路技术在一个单一的芯片上实现。
集成触发电路可以用于许多应用,包括定时器、闪光灯、计数器和触发器等。
其中最常见的应用是在数字电路中,用于实现逻辑门电路。
在集成触发电路中,最常用的元件是双稳态多谐振荡器。
该电路由两个反馈电路组成,其中一个电路将输出信号反馈到输入端,另一个电路将输入信号反馈到输出端。
因此,当输入信号发生变化时,输出信号也会发生变化。
集成触发电路的特点是结构简单、可靠性高、功耗低、工作稳定。
它可以通过调节电容器和电阻器的值来改变输出信号的频率和脉宽等参数。
同时,集成触发电路还可以通过组合多个触发器来实现复杂的逻辑功能。
在实际应用中,集成触发电路已经广泛应用于各种领域,包括计算机、通信、医疗、汽车、航空航天等。
随着芯片制造技术的不断进步,集成触发电路的性能和功能将会不断提升,为人们带来更多的便利和创新。
- 1 -。
ξ5-1 RS触发器(一)教学目的:1、让学生掌握基本RS触发器的工作原理及逻辑功能2、培养学生的分析能力教学重点:与非门连接后的分析教学难点:基本RS触发器电路的真值表教学方法:讲授法教学时间:一课时教学过程:一、复习:提问基本门电路与门、或门、非门的逻辑功能:二、新授:组合电路和时序电路是数字电路的两大类。
门电路是组合电路的基本单元;触发器是时序电路的基本单元。
触发器按其稳定工作状态可分为双稳定触发器,单稳定触发器,无稳态触发器(多谐振荡器)等。
双稳态触发其按其逻辑功能可分为RS触发器,JK触发器,D触发器和T触发器等;按其结构可分为主从触发器和维持阻塞型触发器等。
(一)基本RS触发器1、电路组成:基本RS触发器可由两个“与非”门交叉连接而成,如下图所示。
QG1图(a)基本RS触发器图(b)符号图(c)基本RS触发器真值表做好与组合逻辑电路的衔接触发器其实也是由门电路组成的组合逻辑门电路,因此要理解和掌握它,就要先得从组合逻辑门电路入手。
以上这个图是基本RS触发器,它其实是由2个与非门的输入端与出端交叉耦合而组成,所以对于与非门的理解明了。
与非门,其表示的意思为Y=BA ,其规律为全1出0,有0出1,只有理解了基本与非门,才可以去进一步分析基本RS触发器。
Q与Q是基本触发器的输出端,两者的逻辑状态在正常条件下能保持相反。
这种触发器有两种稳定状态:一个状态是Q=1,Q=0,称为置位状态(“1”态);另一个状态是Q=0,Q=1,称为复位状态(“0”态),相当于以Q为准来命名。
相应的输入端R、S分别称为直接置0端或复位端、直接置位端或直接置“1”端2、逻辑功能:1)S=1,R=0所谓S=1 ,就是将S端保持高电位;而R=0,就是在R端加一个负脉冲。
设触发器的初始状态为“1”态,即Q=1,Q =0。
这时“与非”门G2有一个输入端为“0”,其输出端变为“1”;而“与非”门G1的两个输入端全为“1”,其输出端Q变为“0”。
电工电子实验报告集成触发器及应用一、实验目的1.掌握集成触发器的逻辑功能。
2.熟悉用触发器构成计数器的方法。
3.掌握集成触发器的基本应用。
二、主要仪器设备及软件硬件:直流稳压电源,电工电子综合实验箱,函数信号发生器,示波器,笔记本电脑软件:NI Multisim 14三、实验原理(或设计过程)1.集成触发器的种类和特点触发器是组成时序逻辑电路的基本单元,集成触发器主要有3大类,锁存触发器、D触发器和JK触发器。
(1)D锁定触发器目前常使用的D锁存触发器有四锁定触发器74LS75,功能表如下锁定触发器具有以下三个特点:①锁定触发器不会出现不定状态,输入信号只需要一个,使用方便。
②锁定触发器在CP=“0”时,状态不因输入信号发生变化。
③锁定触发器是电平触发的触发器,在CP=“1”,D端状态不允许变化。
(2)维持堵塞D触发器维持阻塞D触发器克服了空翻现象,因而维持阻塞D触发器可以用来作计数器和位移寄存器。
(3)JK触发器①主从JK触发器目前主要的主从JK触发器74LS72单JK触发器和74LS112双JK触发器.②边沿JK触发器边沿触发器不仅可以克服空翻现象,而且仅仅在时钟CP的上升沿或下降沿才对输入信号起响应。
2.集成触发器的应用触发器在构成包含时间关系的数字电路中是必不可少的,它广泛用来构成计器、寄存器、移位寄存器,还可用来构成单稳、多谐等电路。
(1)二进制计数器触发器可以构成各种计数器。
每一个触发器都接成计数状态。
对D触发器,将其D端与Q非输出端相接就构成计数状态,因D触发器是上升沿触发,所以用它们构成二进制计数器时,应将每位Q非输出端与高一位CP端相连。
如图使用TTL集成D触发器和JK触发器构成的三位二进制计数器(2)并行累加器累加器适用于多个数相加求和的一种电路。
(3)堆成脉冲至对称脉冲的奇数分频四、实验电路图五、实验内容和实验结果用74LS74设计二位二进制加法计数器状态转移表:测试结果:六、实验小结通过这次实验,我们掌握集成触发器的逻辑功能,熟悉用触发器构成计数器的方法,掌握集成触发器的基本应用。
实验三集成触发器
一. 实验内容及要求
(1)测试JK触发器74LS112的逻辑功能。
(a)测试、的复位、置位功能。
自拟表格记录之。
注:CP接单脉冲。
(b)测试触发器的逻辑功能。
注意:此时,;CP接单次脉冲;且每次测试时都要将触发器异步清零或置1。
按照右表测试并记录结果。
(c)将J、K触发器接成T’触发器。
CP接1kHz连续脉冲;通过示波器双踪观察CP和Q的波形,画图并分析结果。
(2)测试双D触发器74LS74的逻辑功能。
(a)测试、的复位、置位功能。
自拟表格记录。
注:CP接单脉冲。
(b)测试触发器的逻辑功能。
按照下表进行测试
注意:此时,;CP接单次脉冲;且每次测试时都要将触发器异步清零或置1。
(c)将D触发器接成T’触发器。
CP接连续脉冲,通过示波器双踪观察CP和Q的波形
画图并分析结果。
(3)将74LS112双JK触发器转换成D触发器,进行逻辑功能的测试和触发方式观察,列表记录。
(4)广告流水灯的设计:该系统共有8个灯,其效果始终是7亮1暗,且这1暗灯循环右移或者左移。
提示:先应用74LS112和74LS74中三个触发器构成异步八进制加法和
减法计数器;再将输出Q2Q1Q0分别与74LS138(3-8译码器)的码端A2A1A0相连,使译码器相继译码。
画出设计图,接电路,观察并分析结果,画出状态转移真值表,以及译码器的功能表。
(5)单脉冲发生器实验(选做)
用74LS74双D型触发器,设计一个单发脉冲发生器的实验线路。
要求将频率为1Hz的信号脉冲和手控触发脉冲分别作为两个触发器的CP脉冲输入。
只要手控脉冲送出一个脉冲,该脉冲与手控触发脉冲的时间长短无关。
试问:能实现单发脉冲输出的原理是什么?画出电路的输出时序波形图.
下图是用双JK触发器组成的单发脉冲发生器,以供设计时参考。
单发脉冲输出电路
(1)测试74LS112的逻辑功能。
将J、K触发器接成T’触发器;将D 触发器接成T’触发器,并用示波器双踪观察,记录波形。
(2)测试双74LS74的逻辑功能。
(3)将JK转换成D触发器数据记录
(4)8流水灯电路设计,画出电路图,记录状态转换表。
流水灯电路设计参考:用边沿JK(74LS112)、D(74LS74)触发器和三--八线译码器(74LS138)构成一个流水灯电路。
3位二进制加法计数器状态表
3位二进制减法计数器状态表
用模8计数器和三--八线译码器(74LS138)构成一个流水灯电路。
Q2=A2,Q1=A1,Q0=A0控制译码器轮流译码
当前位置:综合实践<<实验内容实验三集成触发器
实验三集成触发器
流水灯电路示意图
二. 实验预习
(1)复习有关触发器内容。
(2)列出各触发器功能测试表格。
(3)熟悉本实验所用门电路及触发器的型号及其管脚排列。
(4)RS、D、JK、T、T′ 触发器的逻辑功能和触发方式。
(5)按实验内容要求设计线路,拟定实验方案。
三. 实验报告
1.列表整理各类触发器的逻辑功能。
2.总结观察到的波形,说明触发器的触发方式。
3.体会触发器的应用。
思考题:
(1)总结JK触发器74LSll2和D触发器74LS74的特点?
(2)试总结画出各种触发器之间的转换电路。
(3)如果触发器之间逻辑功能进行了转换,其触发方式是否改变?。