模数转换器AD9288及其应用
- 格式:pdf
- 大小:162.35 KB
- 文档页数:3
高速数模转换器AD9779/AD9788的应用卫晓娟;李军红【摘要】This article briefly introduces the features and application of two types of high-speed DACs: AD9779 and AD9788. It includes the design idea of software driver and the configuration for the internal registers. The main content is very practical because of coming from practice.%介绍了高速数模转换器AD9779和AD9788的使用方法,重点介绍了其驱动软件设计方法和内部寄存器的配置方式等。
文中内容都是实践经验,具有很强的实用性和参考价值。
【期刊名称】《微型机与应用》【年(卷),期】2011(030)024【总页数】2页(P79-80)【关键词】AD9779;AD9788;数模转换器;串行外设接口;锁相环【作者】卫晓娟;李军红【作者单位】凯迈(洛阳)电子有限公司,河南洛阳471000;凯迈(洛阳)电子有限公司,河南洛阳471000【正文语种】中文【中图分类】TP21AD9779是ADI公司的一款产品,是双通道、宽动态范围数模转换器(DAC),提供 1 GS/s采样速率,允许高至奈奎斯特频率的多载波生成[1]。
AD9788提供800 MS/s的采样速率,其性能和应用方式与AD9779非常相似[2]。
AD9779和AD9788虽然不是一个系列,但芯片管脚是兼容的,在硬件电路的设计上并没有区别,两者均使用标准的SPI接口来驱动,因此软件实现上也可以采用统一的驱动方式。
但在寄存器的配置上,两者存在差异,这在后面会具体介绍。
为了描述方便,如不特殊说明,下文中使用AD97××来统一表示 AD9779和 AD9788。
11.2.4 典型的集成ADC 芯片为了满足多种需要,目前国内外各半导体器件生产厂家设计并生产出了多种多样的ADC 芯片。
仅美国AD 公司的ADC 产品就有几十个系列、近百种型号之多。
从性能上讲,它们有的精度高、速度快,有的则价格低廉。
从功能上讲,有的不仅具有A/D 转换的基本功能,还包括内部放大器和三态输出锁存器;有的甚至还包括多路开关、采样保持器等,已发展为一个单片的小型数据采集系统。
尽管ADC 芯片的品种、型号很多,其内部功能强弱、转换速度快慢、转换精度高低有很大差别,但从用户最关心的外特性看,无论哪种芯片,都必不可少地要包括以下四种基本信号引脚端:模拟信号输入端(单极性或双极性);数字量输出端(并行或串行);转换启动信号输入端;转换结束信号输出端。
除此之外,各种不同型号的芯片可能还会有一些其他各不相同的控制信号端。
选用ADC 芯片时,除了必须考虑各种技术要求外,通常还需了解芯片以下两方面的特性。
(1)数字输出的方式是否有可控三态输出。
有可控三态输出的ADC 芯片允许输出线与微机系统的数据总线直接相连,并在转换结束后利用读数信号RD 选通三态门,将转换结果送上总线。
没有可控三态输出(包括内部根本没有输出三态门和虽有三态门、但外部不可控两种情况)的ADC 芯片则不允许数据输出线与系统的数据总线直接相连,而必须通过I/O 接口与MPU 交换信息。
(2)启动转换的控制方式是脉冲控制式还是电平控制式。
对脉冲启动转换的ADC 芯片,只要在其启动转换引脚上施加一个宽度符合芯片要求的脉冲信号,就能启动转换并自动完成。
一般能和MPU 配套使用的芯片,MPU 的I/O 写脉冲都能满足ADC 芯片对启动脉冲的要求。
对电平启动转换的ADC 芯片,在转换过程中启动信号必须保持规定的电平不变,否则,如中途撤消规定的电平,就会停止转换而可能得到错误的结果。
为此,必须用D 触发器或可编程并行I/O 接口芯片的某一位来锁存这个电平,或用单稳等电路来对启动信号进行定时变换。
DDS 器件 AD9858 及其在雷达信号源中的应用 摘要介绍了美国模拟器件公司的高性能直接数字频率合成器 9859 的 主要性能,给出了其内部功能模块及工作波形图,同时给出了 9858 在雷 达信号源设计中的应用方法。
关键词;相位调整;频率字控制;四相码编码调制1 引言近年来,随着雷达技术的迅速发展,人们对雷达信号的要求也越 来越高。
高精度、高扫描率、高抗干扰性、低截获率成为人们追求的目标。
满足这种需求除了靠产生复杂的雷达波形外,还需要在雷达系统中应 用高性能的器件。
而高性能DDS技术、DSP技术及大规模可编程逻辑器件技术、电 子计算机的应用为此类问题的解决提供了一种新的途径。
AD9858就是一款高性能的DDS器件,可方便快速地产生线性 调频、单频脉冲及编码调制信号。
图 19858 的系统结构图2 器件简介ADI公司推出的AD9858器件是具有1GSPS 千兆次取样/秒 速率的直接数字合成器 DDS 、10位D/A转换器、快速频率跳跃和精细调谐分辨率功能的单片解决方案。
AD9858比先前的解决方案速度快三倍功耗却未增加,因而适合用在无线设备、军事以及航空雷达的设计当中。
和其它的高速DDS产品不同,AD9858内部集成了DAC、相 位/频率检测器和电荷泵,能满足设计者的低相位噪音、低虚假能量、快 速频率转换和宽带宽线性扫描的要求。
AD9858的主要性能指标如下●具有1千兆次/秒的采样速率; ● 具高达2GHz的输入时钟可以2分频;●集成有10位D/A转换器;● 内含32位可编程频率寄存器 带有8位并行及SPI串行控制接口; ●自动频率扫描功能;范文先生网收集整理 ●内带4套频率寄存器;●采用 3.3V低电源供电;●采用100脚EPAD-TQFP封装;●集成有 2GHz的混频器。
AD9858芯片的主要引脚包括数据线D7~D0、地址线ADD R5~ADDR0、参考时钟输入引脚REFCLK、DAC输出IOU T、寄存器组选择信号PS0、PS1、频率更新引脚FUD、系统同步 时钟sysclk及复位信号RESET等。
第38卷第6期2016年12月探测与控制学报Journal of Detection &ControlVol. 38 No. 6Dec. 2016可编程引信高速编码信号测试仪谢锐〃,裴东兴〃,王勇贞〃(1.中北大学电子测试技术重点实验室,山西太原0300S1;2.中北大学仪器科学与动态测试教育部重点实验室,山西太原0300S1)主商要:针对模拟环境下可编程引信高频编码信号无有效测试装置的问题,提出了基于高速数据采集和存储 技术的高速编码信号测试仪。
该测试仪以高速AD转换器与FPGA为核心,根据编码信号的特点对其进行有 效的衰减和差分化,增强了测试仪的抗干扰能力减小了测试误差,采用并行双通道时间交替采样技术实现了200 MHz的高采样频率,使用FPGA实现高速控制时序逻辑和数据分区缓存,避免了高速存储中可能产生的丢 点情况。
实验结果表明,高速编码信号测试仪具有完整的记录信号波形,能满足高频引信编码信号测试要求, 可作为可编程引信高频编码信号测试的有效装置。
关键词:引信;编码测试;并行采样;高速数据采集中图分类号:TJ430.6 文献标志码:A 文章编号=1008-1194(2016)06-0026-05 High-speed Encoding Signal Test Instrument of Programmable Fuze XIE Rui1’2,PEI Dongxing1’2,WANG Yongzhen1’2(1. Science and Technology on Electronic Test and Measurement Laboratory,Taiyuan, 030051,China;2. Key Laboratory of Instrumentation Science & Dynamic Measurement, Ministry of Education, NorthUniversity of China, Taiyuan, 030051,China)Abstract:For the situation that programmable fuze high frequency encoding signal have no valid test instrument under simulated environment, a high-speed coding signal test instrument based on high-speed data acquisition and storage technology was proposed. It had high-speed AD converters and FPGA as the core, by effective signal attenuation and differencing according to the characteristics of the encoding signal, enhanced anti-jamming capability and reduced the measurement error. It was designed through a parallel two-channel time alternate sampling technology to achieve a high sampling frequency of 200 MHz. A high-speed timing control logic and data cache partitions in FPGA was used to avoid lost points in high speed transmission Experimental results showed that it could meet the requirements of high-frequency fuze coding signal test, recording signal waveform was accomplished. The experimental results were accurate and reliable, which could be used as an effective instrument for programmable fuze high frequency coding signal testing.Key words:fuze encoding test;parallel sampling;high speed data acquisition〇引言可编程引信是采用电磁感应技术通过位于炮口 的线圈设定工作方式的,当引信随弹丸发射通过线 圈时,发射线圈将编码信号传输给引信的接收线圈,因此编码过程的特点是时间短、信号频率高、工作环 境恶劣[1_2]。
ad9280中文资料和设计实例
AD9280器件是一款单芯片、8位、32 MSPS模数转换器(ADC),主要介绍了AD9280特性、应用范围、参考设计电路以及电路分析,帮助大家缩短设计时间。
AD9280介绍:
AD9280是一款单芯片、8位、32 MSPS模数转换器(ADC),采用单电源供电,内置一个片内采样保持放大器和基准电压源。
它采用多级差分流水线架构,数据速率达32 MSPS,在整个工作温度范围内保证无失码。
AD9280特点:
与AD876-8引脚兼容
功耗:95 mW(3 V电源)
工作电压范围:+2.7V至+5.5V
微分非线性(DNL)误差:0.2 LSB
省电(休眠)模式
AD9280内部结构框图:
图1 AD9280的内部结构框图,展示了内部的构成AD9280参考设计电路:
图2 AD9280典型应用电路。
基于D2S83旋变反馈转光电编码器反馈的应用1 D2S83芯片介绍D2S83利用比率跟踪转换方法将旋变格式输入信号转换为并行自然二进制数字字。
这样,当转换器远离旋变器放置时,可以确保具有高抗扰度,并且支持长引线。
10、12、14或16位输出字处于三态数字逻辑状态,并通过16路输出数据线以2字节形式提供。
BYTE SELECT、ENBLE和引脚确保可轻松地将数据传输至8和16位数据总线,而提供的输出则可通过外部计数器进行周期或俯仰计数。
该器件还可以提供与速度成比例的模拟信号,可用于取代转速传感器;工作基准频率范围为50Hz至20,000Hz。
2 编码器工作原理2.1 编码器输出信号通常情况下编码器的输出波形如图2所示。
当编码器动作时将产生、B两栩脉冲信号。
且、B两相信号的波形完全相同.仅是存在90°相位差。
编码器的运动方向分为正负两个方向:正方向运动时,脉冲信号的相位超前脉冲信号B的相位90°;负方向运动脉冲信号的相位滞后脉冲信号B的相位90°。
2.2 鉴相及四倍频计数原理鉴相及四倍频计数原理图如图3所示,在编码器单方向运动过程中,每个周期、B两相信号总存在四次电平状态的改变;并且、B两相电平状态改变的顺序总为:10一11一0l—00—lO;因此,在一个周期的信号中可根据、B两相的4种电平状态的顺序变化对位置脉冲进行细分计数及四倍频计数;同时,根据、B 两相电平的变化顺序来推断编码器的运动方向;可得到四倍频计数脉冲与方向脉冲如图4所示。
3 旋转反馈转光电编码器反馈的实现3.1 总体方案方案的总体框图如图4所示,采纳分辨率可变的旋变数字转换器D2S83,作为旋转变压器信号的解码器,可将模拟量的旋变信号转换成1~15位的计数脉冲及方向信号。
D2S83的分辨率可以选为10、12、14或16位,可以选择各种应用的最优分辨率来使用D2S83;如果D2S83的分辨率选择10位时,那么计数脉冲可依据需要选择D2S83的DB1~DB10其中任一输出,DB1~DB10的输出计数脉冲个数为2^0~2^(10-1),DB11~DB16无输出;依次类推,当分辨率选择16位时,计数脉冲可选择D2S83的DB1~DB16其中任一输出,DB1~DB16的输出计数脉冲个数为2^0~2^(16-1)。
ADI 中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI 不对翻译中存在的差异或由此产生的错误负责。
如需确认任何词语的准确性,请参考ADI 提供的最新英文版数据手册。
八通道LNA/VGA/AAF/ADC 与CW I/Q 解调器AD9278Rev. 0Information furnished by Analog Devices is believed to be accurate and reliable. However , no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other rights of third parties that may result from its use. Speci cations subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. T rademarks and registered trademarks are the property of their respective owners.One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A.Tel: 781.329.4700 Fax: 781.461.3113 ©2010 Analog Devices, Inc. All rights reserved.功能框图AAF12-BIT ADC VGALNASERIAL LVDSI/QDEMODULATOR8 CHANNELSSERIAL PORT INTERFACEDATA RATE MULTIPLIERREFERENCELOGENERATIONLO-A TO LO-HLOSW-A TO LOSW-HLI-A TO LI-H LG-A TO LG-HDOUTA+ TO DOUTH+DOUTA– TO DOUTH–FCO+DRVDDC L K –C L K +S D I OS C L KC S BG P O [0:3]R B I A SV R E FC W Q +C W Q –C W I +C W I –G A I N –G A I N +4L O –4L O +R E S E TSTBYPDWNAVDD2AVDD1FCO–DCO+DCO–09424-001图1产品特性八通道LNA 、VGA 、AAF 、ADC 与I/Q 解调器 低功耗:TGC 模式:每通道88 mW ,40 MSPS; CW 模式: 每通道32 mW 10 mm × 10 mm 、144引脚CSP-BGA 封装 TGC 通道折合到输入端噪声:1.3 nV/√Hz, 最大增益 灵活的省电模式 可从低功耗待机模式快速恢复:<2 μs 过载恢复:<10 ns 低噪声前置放大器(LNA) 折合到输入端噪声:1.25 nV/√Hz, 增益= 21.3 dB 可编程增益:15.6 dB/17.9 dB/21.3 dB 0.1 dB 压缩:1000 mV p-p/ 750 mV p-p/450 mV p-p 双模式有源输入阻抗匹配 带宽(BW ):>50 MHz 可变增益放大器(VGA) 衰减器范围:-45 dB 至0 dB 后置放大器增益(PGA ):21 dB/24 dB/27 dB/30 dB 线性dB 增益控制 抗混叠滤波器(AAF) 可编程二阶LPF 范围:8 MHz 至18 MHz 可编程HPF 模数转换器(ADC) 信噪比(SNR ):70 dB(12位,最高50 MSPS) 串行LVDS(ANSI-644,低功耗/减少信号) CW 模式I/Q 解调器 独立可编程相位旋转 每通道输出动态范围:>158 dBc/√Hz 折合到输出端信噪比:153 dBc/√Hz, 1 kHz 偏移, −3 dBFS概述AD9278支持医疗超声和汽车雷达应用,专门针对低成本、低功耗、小尺寸及易用性而设计。