实验3 数据选择器及其应用
- 格式:doc
- 大小:769.50 KB
- 文档页数:7
实验三译码器、数据选择器及其应用一、实验目的1.熟练掌握集成译码器、数据选择器的工作原理、逻辑功能。
2.熟练掌握集成译码器、数据选择器实现某些逻辑函数。
二、实验器件1、3线-8线译码器74LS138×12、8选1数据选择器74LS151×13、4输入二与非门74LS20×14、六反相器74LS04×1三、实验内容1、74LS138的功能测试(1)、74LS138引脚图:(2)、74LS138功能表:注:2G =G 2A +G 2B 2、74LS138用作逻辑函数发生器(1)、用74LS138和门电路实现逻辑函数 F=AB+AC+BC 实验步骤:将逻辑函数转化为最小项逻辑表达式 画卡诺图:由卡诺图得到:F=A BC+A B C+AB C +ABC=Σm (3,5,6,7) =7.6.5.3m m m m =7.6.5.3Y Y Y Y用一片74LS138和一片74LS20搭建电路:BC A 00 01 11 10 01 1111(2)、用74LS138和门电路实现逻辑函数F=A BC+A B C+AB C(判偶电路)(3)、用74LS138和门电路设计一个全加器3、74LS151功能测试(1)、74LS151引脚图:(2)、74LS151功能表:4、74LS151和门电路实现逻辑函数(1)、用74LS151和门电路实现逻辑函数 F=AB+AC+BC 实验步骤:将逻辑函数转化为最小项逻辑表达式 画卡诺图:由卡诺图得到:F=A BC+A B C+AB C +ABC=Σm (3,5,6,7)=m 0.0+m 1.0+m 2.0+m 3.1+m 4.0+m 5.1+m 6.1+m 7.1 74LS151输出Y=m 0.D 0+m 1.D 1+m 2.D 2+m 3.D 3+m 4.D 4+m 5.D 5+m 6.D 6+m 7.D 7 若令F=Y ,A=C ,B=B ,C=A 则D 0= D 1= D 2= D 4=0 D 3= D 5= D 6= D 7=1 根据以上分析,画出电路图:BC A 00 01 11 10 01 1111(2)、用数据选择器74LS151实现函数F=Σm (0,2,7,8,13)。
数据选择器及应用一、实验目的1、掌握中规模集成数据选择器的逻辑功能及使用方法2、学习用数据选择器构成组合逻辑电路的法二、原理说明数据选择器又叫“多路开关”,在地址码(或叫选择控制)电位的控制下,从几个数据输入中选择一个并将其送到一个公共的输出端,其功能类似一个多掷开关,如图8-2-3-1所示。
图中有四路数据D0~D3,通过选择控制信号A1、A0(地址码)从四路数据中选中某一路数据送至输出端Q。
数据选择器是目前逻辑设计中应用较为广泛的组合逻辑部件,常见电路有2选1、4选1、8选1、16选1等。
1、八选一数据选择器74LS15174LS151为互补输出的8选1数据选择器,引脚排列如图8-2-3-2,功能如表8-2-3-1。
选择控制端(地址端)为A2~A0,按二进制译码,从8个输入数据D0~D7中,选择一个需要的数据送到输出端Q,为使能端,低电平有效。
图8-2-3-1 4选1数据选择器示意图图8-2-3-2 74LS151引脚排列表8-2-31 74LS151功能表输入输出A2 A1 A0 Q1 × × × 0 10 0 0 0 D00 0 0 1 D10 0 1 0 D20 0 1 1 D30 1 0 0 D40 1 0 1 D50 1 1 0 D60 1 1 1 D71.使能端=1时,不论A2~A0状态如何,均无输出(Q=0,=1)多路开关被禁止。
1.使能端=0时,多路开关正常工作,根据地址码A2、A1、A0的状态选择D0~D7中某一个通道的数据输送到输出端Q。
如:A2A1A0=000,则选择D0数据到输出端,即Q=D0。
如:A2A1A0=001,则选择D1数据到输出端,即Q=D1,其余类推。
2、双四选一数据选择器74LS153所谓双4选1数据选择器就是在一块集成芯片上有两个4选1数据选择器。
引脚排列如图8-2-3-3,功能如表8-2-3-2。
、为两个独立的使能端;A1、A0为公用的地址输入端;1D0~1D3和2D0~2D3分别为两个4选1数据选择器的数据输入端;Q1、Q2为两个输出端。
数据选择器实验报告实验三 数据选择器实验人员: 班号: 学号:一、实验目的(1) 熟悉并掌握数据选择器的功能。
(2) 用双4选1数据选择器74LS153设计出一个16选1的数据选择器。
(3) 用双4选1数据选择器74LS153 设计出一个全加法器。
二、实验设备数字电路实验箱,74LS00,74LS153。
三、实验内容(1) 测试双4选1数据选择器74LS153的逻辑功能。
74LS153含有两个4选1数据选择器,其中A 0和A 1为芯片的公共地址输入端,V cc 和GND 分别为芯片的公共电源端和接地端。
Figure1为其管脚图:Figure 11Q =A 1A 0̅̅̅̅̅̅̅1D 0+A 1̅̅̅̅A 0∙1D 1+A 1A 0̅̅̅̅∙1D 2+A 1A 0∙1D 3 2Q =A 1A 0̅̅̅̅̅̅̅2D 0+A 1̅̅̅̅A 0∙2D 1+A 1A 0̅̅̅̅∙2D 2+A 1A 0∙2D 3按下图连接电路:Figure 2(2) 设某一导弹发射控制机构有两名司令员A 、B 和两名操作员C 、D ,只有当两名司令员均同意发射导弹攻击目标且有操作员操作,则发射导弹F 。
利用所给的实验仪器设计出一个符合上述要求的16选1数据选择器,并用数字电路实验箱上的小灯和开关组合表达实验结果。
思路:由于本实验需要有四个地址输入端来选中16个数据输入端的地址之中的一个,进而实现选择该数据输入端中的数据的功能,即16选1。
而公共的A 0、A 1两个地址输入端和S ̅使能端(用于片选,已达到分片工作的目的,进而扩展了一位输入)一共可以提供三个地址输入端,故需要采用降维的方法,将一个地址输入隐藏到一个数据输入端D x 中。
本实验可以降一维,也可以降两位。
由于两位比较复杂,本实验选择使用降一维的方式。
做法: 画出如应用题中实现所需功能的卡诺图:00 01 11 10 00 01 0 0 0 0 0 0 1 0 11 0 0 1 0 101将D 降到数据输入端中。
实验三数据选择器实验人员:班号:学号:一、实验目的(1) 熟悉并掌握数据选择器的功能。
(2) 用双4选1数据选择器74LS153设计出一个16选1的数据选择器。
(3) 用双4选1数据选择器74LS153 设计出一个全加法器。
二、实验设备数字电路实验箱,74LS00,74LS153。
三、实验内容(1) 测试双4选1数据选择器74LS153的逻辑功能。
74LS153含有两个4选1数据选择器,其中和为芯片的公共地址输入端,和分别为芯片的公共电源端和接地端。
Figure1为其管脚图:Figure 1按下图连接电路:Figure 2(2) 设某一导弹发射控制机构有两名司令员A 、B 和两名操作员C 、D ,只有当两名司令员均同意发射导弹攻击目标且有操作员操作,则发射导弹F 。
利用所给的实验仪器设计出一个符合上述要求的16选1数据选择器,并用数字电路实验箱上的小灯和开关组合表达实验结果。
思路: 由于本实验需要有四个地址输入端来选中16个数据输入端的地址之中的一个,进而实现选择该数据输入端中的数据的功能,即16选1。
而公共的、两个地址输入端和使能端(用于片选,已达到分片工作的目的,进而扩展了一位输入)一共可以提供三个地址输入端,故需要采用降维的方法,将一个地址输入隐藏到一个数据输入端中。
本实验可以降一维,也可以降两位。
由于两位比较复杂,本实验选择使用降一维的方式。
做法: 画出如应用题中实现所需功能的卡诺图: 00 01 11 10 00 01 0 0 0 0 0 0 1 0 11 0 0 1 0 101将D 降到数据输入端中。
对应的卡诺图如下: 00 01 11 10 0 0 0 D 0AB CD C AB1 0 0 1 0按上述卡诺图连接电路,用开关控制送给各输入高低电平。
其中,“1”表示高电平,“0”表低电平,均由开关上下拨动来控制;A、B、C、D分别为题中的两个司令员的同意情况和两个操作员的操作情况;F为导弹发射情况,将F接到小灯上即可。
实验数据选择器及其应用一、实验目的1.了解74LS151(T3151)八选一数据选择器的逻辑功能。
2.学习应用74LS151进行简单逻辑设计。
3.了解74LS151的不同用途。
二、实验设备和器件1.+5V直流电源2.逻辑电平开关3.逻辑电平显示器4.74LS151(或CC4512)74LS153(或CC4539)三、实验原理数据选择器又叫“多路开关”。
数据选择器在地址码(或叫选择控制)电位的控制下,从几个数据输入中选择一个并将其送到一个公共的输出端。
数据选择器的电路结构一般由与或门阵列组成,也有用传输门开关和门电路混合而成的。
八选一数据选择器74LS151选择控制端(地址端)为A2~A0,按二进制译码,从8个输入数据D0~D7中,选择一个需要的数据送到输出端Q,为使能端,低电平有效。
四、实验内容与步骤1、数据选择器逻辑功能测试1.1电路图输入输出A B C D1Q1Q20 0 0 1 0 10 0 1 1 1 00 1 1 1 0 11 0 0 1 0 11 0 1 1 0 11 1 0 1 0 11 1 1 1 0 12、三输入多数表决器2.1 设计过程由多数表决器的特性,当有两个及以上的1时,数据选择器输出应该为高电平,二极管发光,由此可以设计逻辑电路图。
2.2电路图2.3实验结果输入输出A B C Q00000010010001111000101111011111根据仿真结果测试,逻辑电路图正常,能实现上述功能3、逻辑函数测试3.1 电路图3.2 实验结果1. F=AB+AC;2. F=ABC+ABC+BC仿真之后的结果如下:输入输出A B C F100010011010001101000101111001111输入输出A B C F200010010010001101001101111011110逻辑函数1、2的测试结果与预计结果相同五、实验注意事项及问题回答。
在逻辑函数功能测试中,数据选择器的功能最直观,高位位于最下端,在实验中混淆了一两次,设计电路的过程中,也是先根据真值表,判断输出的电平来源,再思考输入端是接高电平还是低电平。
实验报告---数据选择器及其应用一、 实验目的1.学习数据选择器逻辑功能测试方法。
2. 了解中规模集成数据选择器的逻辑报告。
3. 熟悉利用数据选择器构成任意逻辑函数的方法。
4. 了解数据选择器的扩展方法。
二、 实验设备和器件1、数字逻辑电路实验板 1 块2、74HC(LS)00(四二输入与非门) 1 片3、74HC(LS)153(双四选一数据选择器) 1 片三、 实验原理1、双四选一数据选择器74HC153所谓双4选1数据选择器就是在一块集成芯片上有两个4选1数据选择器。
引脚排列如图所示1S -、2S -为两个独立的使能端;A 1、A 0为公用的地址输入端;1D 0~1D 3和2D 0~2D 3分别为两个4选1数据选择器的数据输入端;Q 1、Q 2为两个输入端。
(1)当使能端1S -(2S -)=1时,多路开关被禁止,无输出,Q=0.(2)当使能端1S -(2S -)=0时,多路开关正常工作,根据地址码A 1、A 0的状态,将相应的数据D 0~D 3送到输出端Q 。
该电路的表达式:Y=A -1A -0D 0+A -1A 0D 1+A 1A -0D 2+A 1A 0D 3 2、数据选择器的应用用数据选择器实现逻辑函数,方法和译码器相似,只是将出现的最小项对应的数据端接入高电平,未出现的接低电平,将地址端作为自变量的输入端,则可以实现。
3、实验用器件管脚介绍1、74HC(LS)00(四二输入与非门)管脚如下图所示。
2、74HC(LS)153(双四选一数据选择器)管脚如下图所示。
四、 实验内容与步骤1、测试双四选一数据选择器的逻辑功能(基本命题)在试验箱上接线,地址端A 1、A 0、数据端D 0~D 3、使能端1S -接逻辑开关,在数据端D 0~D 3分别输入不同的信号:高电平、低电平、频率为1hz 的方波和频率为10hz 的方波。
其中输出端Y 接逻辑电平显示器,按74HC153功能表逐项进行测试,将测试结果填入下表中3、用双四选一数据选择器74HC153构成八选一数据选择器 参照下图搭接电路,并观察电路的功能。
实验三、数据选择器和译码器
一、实验目的
1、熟悉数据选择器的逻辑功能。
2、掌握译码器的逻辑功能。
二、实验所用仪器和芯片
1、双4选1数据选择器74LS153 1片
2、双2-4线译码器74LS139 1片
3、TEC-5实验系统 1台
4、示波器 1台
三、实验内容
1、测试74LS153中一个4选1数据选择器的逻辑功能。
4个数据输入引脚C0-C3分别接实验台上的500KHz、50KHz、5KHz、电平开关。
变化数据选择引脚A、B和使能引脚G的电平,产生8种不同的组合。
观测每种组合下,数据选择器的输出波形。
2、测试74LS139中一个2-4译码器的逻辑功能。
4个译码输出引脚Y0-Y3接电平指示灯。
改变引脚G、B、A的电平,产生8种组合。
观测并记录指示灯的显示状态。
*3、测试74LS139中2-4译码器的输出作为数码管(右边5个之一)的输入。
改变引脚G、B、A的电平,观察并记录数码管的显示。
四、实验报告要求
1、画出实验接线图。
2、根据实验结果写出74LS139的真值表。
3、根据实验结果写出74LS153的真值表。
4、分析74LS139和74LS153中引脚G的功能。
*5、根据实验结果写出引脚G、B、A的电平变化时,数码管的显示规律。
数据选择器及其应用实验报告一、引言。
数据选择器是一种用于从数据集中选择特定数据的工具,它可以帮助用户快速、准确地筛选出需要的数据,提高工作效率。
在本实验中,我们将通过对数据选择器的应用实验,来探讨其在数据处理中的作用和应用。
二、实验目的。
1. 了解数据选择器的基本原理和功能;2. 掌握数据选择器的使用方法;3. 分析数据选择器在实际工作中的应用效果。
三、实验内容。
1. 数据选择器的基本原理和功能。
数据选择器是一种数据处理工具,它可以根据用户设定的条件,从数据集中筛选出符合条件的数据。
用户可以通过设置条件语句、逻辑运算符等方式,对数据进行筛选和过滤。
数据选择器可以大大简化数据处理的流程,提高工作效率。
2. 数据选择器的使用方法。
在实验中,我们将使用一个实际的数据集来演示数据选择器的使用方法。
首先,我们需要导入数据集,并打开数据选择器工具。
然后,我们可以设置筛选条件,如大于、小于、等于等条件,并选择需要筛选的数据字段。
最后,我们点击“筛选”按钮,即可得到符合条件的数据集。
3. 数据选择器在实际工作中的应用效果。
通过实际操作,我们可以观察到数据选择器在数据处理中的应用效果。
它可以帮助我们快速准确地筛选出需要的数据,避免了手动筛选数据的繁琐过程。
同时,数据选择器还可以通过保存筛选条件、批量处理数据等功能,进一步提高工作效率。
四、实验结果分析。
通过本次实验,我们深刻认识到数据选择器在数据处理中的重要作用。
它不仅可以帮助我们快速准确地筛选数据,还可以简化数据处理流程,提高工作效率。
在实际工作中,合理使用数据选择器,可以大大提高数据处理的效率和准确性。
五、结论。
数据选择器是一种强大的数据处理工具,它在数据筛选、过滤和处理中发挥着重要作用。
通过本次实验,我们深入了解了数据选择器的原理和功能,并掌握了其使用方法。
我们相信,在今后的工作中,数据选择器将会成为我们数据处理的得力助手,为我们的工作带来更多便利和效率。
六、参考文献。
数据选择器实验报告 GE GROUP system office room 【GEIHUA16H-GEIHUA GEIHUA8Q8-实验三 数据选择器实验人员: 班号: 学号:一、实验目的(1) 熟悉并掌握数据选择器的功能。
(2) 用双4选1数据选择器74LS153设计出一个16选1的数据选择器。
(3) 用双4选1数据选择器74LS153 设计出一个全加法器。
二、实验设备数字电路实验箱,74LS00,74LS153。
三、实验内容(1) 测试双4选1数据选择器74LS153的逻辑功能。
74LS153含有两个4选1数据选择器,其中A 0和A 1为芯片的公共地址输入端,A A c 和GND分别为芯片的公共电源端和接地端。
Figure1为其管脚图:Figure 11Q =A 1A 0̅̅̅̅̅̅̅̅̅1A 0+A 1̅̅̅̅A 01A 1+A 1A 0̅̅̅̅1A 2+A 1A 01A 3 2Q =A 1A 0̅̅̅̅̅̅̅̅̅2A 0+A 1̅̅̅̅A 02A 1+A 1A 0̅̅̅̅2A 2+A 1A 02A 3按下图连接电路:Figure 2(2) 设某一导弹发射控制机构有两名司令员A、B和两名操作员C、D,只有当两名司令员均同意发射导弹攻击目标且有操作员操作,则发射导弹F。
利用所给的实验仪器设计出一个符合上述要求的16选1数据选择器,并用数字电路实验箱上的小灯和开关组合表达实验结果。
思路:由于本实验需要有四个地址输入端来选中16个数据输入端的地址之中的一个,进而实现选择该数据输入端中的数据的功能,即16选1。
而公共的A0、A1两个地址输入端和A̅̅̅使能端(用于片选,已达到分片工作的目的,进而扩展了一位输入)一共可以提供三个地址输入端,故需要采用降维的方法,将一个地址输入隐藏到一个数据输入端A A中。
本实验可以降一维,也可以降两位。
由于两位比较复杂,本实验选择使用降一维的方式。
做法:画出如应用题中实现所需功能的卡诺图:将D降到数据输入端中。
实验三数据选择器及其应用一、实验目的(1)通过实验的方法学习数据选择器的电路结构和特点。
(2)掌握数据选择器的逻辑功能及其基本应用。
二、实验设备(1)数字电路实验箱(2)74LS00、74LS153三、实验原理数据选择器(Multiplexer)又称为多路开关, 是一种重要的组合逻辑部件, 它可以实现从多路数据中选择任何一路数据输出, 选择的控制由专门的端口编码决定, 称为地址码, 数据选择器可以完成很多的逻辑功能, 例如函数发生器、桶形移位器、并串转换器、波形产生器等。
本次实验使用的是双四选一数据选择器。
常见的双四选一数据选择器为TTL双极型数字集成逻辑电路74LS153, 它有两个4选1, 外形为双列直插, 引脚排列如图2.7.1所示, 逻辑符号如图2.7.2所示。
其中D0、D1、D2、D3为数据输入端, A0、A1为数据选择器的控制端(地址码), 同时控制两个选择器的数据输出, 为工作状态控制端(使能端), 74LS153的功能表见表2.7.1。
其中:图2.7.1 图2.7.2输入输出A1A01Q2Q 1X X000001D02D00011D12D10101D22D20111D32D3表 2.7.1(1)设计实验以A.B代表正、副指挥, C.D代表两名操作员, “1”代表通过, “0”代表没有通过。
F代表产生点火信号, “1”代表产生点火信号, “0”代表没有产生点火信号。
只有当A.B 同时为“1”, 且C和D中至少有一个为“1”时, 输出F才为“1”, 及连接在电路中的指示灯亮起, 否则, 指示灯不亮。
据此, 画出真值表如图:A B C D F00000000100010000110010000101001100011101000010010101001011011000110111110111111画出卡诺图:ABCD00 01 11 1000 01 11 100000 0010 0010 0010降维:ABC00 01 11 100 100D0 0010再降维:AB 0 10 100 0C+D因为, 所以可以用74LS00实现C和D的与, 然后将C+D输入数据选择器, 配合地址端的A.B, 即可实现预设功能。
数电实验三数据选择器和译码器应用IMB standardization office【IMB 5AB- IMBK 08- IMB 2C】上海电力学院数字电路与数字逻辑院(系):计算机科学与技术学院实验题目:数据选择器和译码器应用专业年级:学生姓名:学号:一、实验目的和要求:1、了解并掌握集成组合电路的使用方法。
2、了解并掌握仿真(功能仿真及时序仿真)方法及验证设计正确性。
3、使用数据选择器和译码器实现特定电路。
二、实验内容:1.要求用数据选择器74153和基本门设计用3个开关控制1一个电灯的电路,改变任何一个开关的状态都能控制电灯由亮变暗或由暗变亮。
(提示:用变量A、B、C表示三个开关,0、1表示通、断状态;用变量L表示灯,0、1表示灯灭、亮状态。
)画出电路的原理图,将电路下载到开发板进行验证。
根据题意画出真值表如下根据上表,可画出原理图试验现象:当开关断开的数量是奇数时,灯是亮的,除此之外是灭的.2.人的血型有A,B,AB和O这4种,试用数据选择器74153和基本门设计一个逻辑电路,要求判断供血者和受血者关系是否符合下图的关系(提示:可用两个变量的4种组合表示供血者的血型,用另外两个变量的4种组合表示受血者的血型,用Y表示判断的结果)。
画出电路的原理图,通过仿真进行验证。
真值表:根据上表,可画出原理图验证逻辑功能表,仿真结果如下3.试用集成译码器74LS138和基本门实现1位全加器,画出电路连线图,并通过仿真验证其功能。
根据题意画出真值表如下根据上表,可画出原理图.验证逻辑功能表,仿真结果如下4.试用数据选择器74151实现1位全加器电路,画出电路连线图,并通过仿真验证其功能。
原理图.验证逻辑功能表,仿真结果如下图三、实验小结:通过本次试验,我更加了解集成组合电路的使用方法,了解并掌握了仿真包括功能仿真及时序仿真的方法及验证设计正确性。
我还学会使用数据选择器和译码器实现特定电路。
实验三数据选择器及其应用一、实验目的1、掌握中规模集成数据选择器的逻辑功能及使用方法2、学习用数据选择器构成组合逻辑电路的方法二、实验原理数据选择器又叫“多路开关”。
数据选择器在地址码(或叫选择控制)电位的控制下,从几个数据输入中选择一个并将其送到一个公共的输出端。
数据选择器的功能类似一个多掷开关,如图3-1所示,图中有四路数据D0~D3,通过选择控制信号 A1、A(地址码)从四路数据中选中某一路数据送至输出端Q。
数据选择器为目前逻辑设计中应用十分广泛的逻辑部件,它有2选1、4选1、8选1、16选1等类别。
数据选择器的电路结构一般由与或门阵列组成,也有用传输门开关和门电路混合而成的。
1、八选一数据选择器74LS15174LS151为互补输出的8选1数据选择器,引脚排列如图3-2,功能如表3-1。
选择控制端(地址端)为A2~A,按二进制译码,从8个输入数据D~D7中,选择一个需要的数据送到输出端Q,S为使能端,低电平有效。
图3-1 4选1数据选择器示意图图 3-2 74LS151引脚排列表3-1使能端S=1时,不论A2~A状态如何,均无输出(Q=0,Q=1),多路开关被禁止。
1)使能端S=0时,多路开关正常工作,根据地址码A2、A1、A的状态选择D0~D7中某一个通道的数据输送到输出端Q。
如:A2A1A=000,则选择D数据到输出端,即Q=D。
如:A2A1A=001,则选择D1数据到输出端,即Q=D1,其余类推。
2、双四选一数据选择器 74LS153所谓双4选1数据选择器就是在一块集成芯片上有两个4选1数据选择器。
引脚排列如图3-3,功能如表3-2。
图3-3 74LS153引脚功能S1、S2为两个独立的使能端;A1、A为公用的地址输入端;1D~1D3和2D~2D3分别为两个4选1数据选择器的数据输入端;Q1、Q2为两个输出端。
1)当使能端S1(S2)=1时,多路开关被禁止,无输出,Q=0。
2)当使能端S1(S2)=0时,多路开关正常工作,根据地址码A1、A的状态,将相应的数据D0~D3送到输出端Q。
数字电路实验报告姓名:班级:学号:同组人员:实验二数据选择器及其应用一、实验目的1.了解74LS00、74LS153芯片的内部结构和功能;2.掌握数据选择器的逻辑功能及其基本应用。
二、实验设备1、数字电路试验箱2、74LS00、74LS153三、实验原理数据选择器可以实现从多路数据中选择任何一路数据输出,选择的控制由专门的端口编码决定,称为地址码,数据选择器可以完成很多逻辑功能。
具体原理见课本四、实验内容1、用数据选择器完成导弹发射导弹发射的时候,A、B是指挥官,只有当A、B都同意才能发射,C、D是操作员,听到A、B都同意的指令C、D才发射导弹,C、D任何一个发射都算完成任务。
同意指令为“1”,不同意为“0”,发射为“1”,不发射为“0”。
真值表如下:发射导弹的情况如下:实验中只有74LS00、74LS153,利用这两个器件设计电路如下:开关从左到右依次为A 、B 、C 、D ,AB 接C 1、C 2、C 3 ,C 0=0,C 、D 接地址端,即可完成导弹发射功能。
2、 用数据选择器设计全加器电路实验电路如下:如图所示:开关从左至右依次为Ai、Bi、Ci-1,A、B位地址输入端,1C1、1C2接Ci-1’,1C0、1C3接Ci-1;2C0=0,2C3=1,2C1、2C2接Ci-1,即可完成全加器功能。
五、实验结果12、全加器实验结果A i=1,B i=0,C i-1=1时的实验结果以上两个实验结果均符合设计要求。
六、实验心得通过这三次实验,对数字电路的有了进一步的了解。
学会用数据选择器设计简单的功能电路。
对数据选择器的掌握程度有了进一步的加深。
实验三 译码器和数据选择器一、实验目的1. 掌握中规模集成译码器74LSl39的逻辑功能和使用方法。
2. 掌握中规模集成数据选择器74LSl53的逻辑功能和使用方法。
二、实验仪器及材料1. 数字示波器2. 器件74LSl39 双2-4线译码器 1片74LSl53 双4选1数据选择器 1片 74LS00 二输入端四与非门 l 片三、实验内容1. 译码器功能测试将74LSl39译码器按图3.1接线, 按表3.1输入电平分别置位, 填输出状态表1413121110981234567VCC 2G 2A 2B 2Y02Y12Y21G 1A1B1Y01Y11Y21Y315162Y3GND74LS139接电平开关 接电平显示图3.12. 译码器转换将双2-4线译码器转换为3-8线译码器。
(1) 画出转换器电路图。
(2) 在实验台上接线并验证设计是否正确。
(3) 设计并填写该3-8线译码器功能表表3.1输入输出使能选择G B A Y0Y1Y2Y3H X XL L LL L HL H LL H H3. 数据选择器的测试及应用(1)将双4选1数据选择器74LSl53参照下图, 测试其功能并填写功能表。
表3-2选择端数据输入端输出控制输出B A C0C1C2C3G YX X X X X X HL L L X X X LL L H X X X LL H X L X X LL H X H X X LH L X X L X L(2) 用双4选1数据选择器74LSl53实现函数Y=AB+AC, 画出其逻辑电路图, 并通过实验测试填写函数Y=AB+AC的真值表3-3。
表 3-3四、实验报告1. 画出实验内容2.3的接线图, 填写表格。
2. 总结译码器和数据选择的使用体会。
实验三数据选择器及其应用
要求:当3个输入变量中的2个或3个为高电平时,输出为高电平,否则输出
为低电平。
(1)根据设计要求列出真值表(或卡诺图)。
(2)使74LS151的3个地址端与多数表决器3个输入变量一一对应,根据真
值表,确定74LS151的8个数据输入端的取值。
(3)画出实验电路图。
并自拟数据记录表格。
(4)搭建所设计的电路,验证其逻辑功能是否符合要求。
(5)记录实验结果。
4.用双4选1数据选择器74LS153实现一位二进制全加器(选做)
(1)按图3.6接线。
(2)按全加器的真值表(表3.4),验证电路逻辑功能是否符合要求。
(3)自拟数据记录表格,记录实验结果。
五、预习要求
1.复习数据选择器的工作原理。
2.熟悉74LS151、74LS153和74LSOO
的功能及外引脚排列。
3.用8选1数据选择器74LS151设计3输
入多数表决电路,写出设计过程、画出实验
电路图。
4.自拟各实验内容所需的数据记录表
格。
六、实验报告要求
1.写明实验目的
图3.774LS151逻辑功能测试实验接线图
2.简述实验原理,画出实验电路图。
对实验内容3,需写出设计过程。
3.整理和记录实验数据。
4.总结在实验过程中遇到的问题及解决的办法。
5.列写所用的实验设备和器件。
6.总结注意事项。
七、思考题
1.用两片74LS151如何实现16选1功能?
2.74LS153双4选1数据选择器能否各自独立工作?。
学生实验报告系别电子信息学院课程名称电子技术实验班级09电科实验名称数据选择器及其应用姓名实验时间2011年5月29日学号指导教师胡云峰报告内容一、实验目的和任务1、掌握数据选择器的逻辑功能和使用方法。
2、学习用数据选择器构成组合逻辑电路的方法。
二、实验原理介绍数据选择是指经过选择,把多个通道的数据传送到唯一的公共数据通道上去。
实现数据选择功能的逻辑电路称为数据选择器。
它的功能相当于一个多个输入的单刀多掷开关,其示意图如下:图中有四路数据D0~D3,通过选择控制信号A1、A0(地址码)从四路数据中选中一路数据送至输出端Q。
1、八选一数据选择器74LS15174LS151是一种典型的集成电路数据选择器,它有3个地址输入端CBA,可选择D0~D7这8个数据源,具有两个互补输出端,同相输出端Y和反相输出端WN。
其引脚图如下图11-2所示,功能表如下表11-1所示,功能表中‘H’表示逻辑高电平;‘L’表示逻辑低电平;‘×’表示逻辑高电平或低电平:图11-2 74LS151的引脚图表表11-1 74LS151的功能表2、双四选一数据选择器74LS15374LS153数据选择器有两个完全独立的4选1数据选择器,每个数据选择器有4个数据输入端I0~I3,2个地址输入端S0、S1,1个使能控制端E和一个输出端Z,它们的功能表如表11-2,引脚逻辑图如图11-3所示。
其中,EA、EB使能控制端(1、15脚)分别为A路和B路的选通信号,I0~I3为四个数据输入端,ZA(7脚)、ZB(9脚)分别为两路的输出端。
S0、S1为地址信号,8脚为GND,16脚为V CC。
3、用74LS151组成16选1数据选择器用低三位A2A1A0作每片74LS151的片内地址码, 用高位A3作两片74LS151的片选信号。
当A3=0时,选中74LS151(1)工作, 74LS151(2)禁止;当A3=1时,选中74LS151(2)工作, 74LS151(1)禁止,如下图所示。
实验三选数据选择器实验报告Document serial number【NL89WT-NY98YT-NC8CB-NNUUT-NUT108】实验三、八选一数据选择器一、实验目的:1.熟悉Quartus 软件的使用和FPGA设计流程2.用VHDL语言进行八选一数据选择器的设计二、实验步骤:一.建立文件夹:在D盘“xingming”的文件夹下建立一个名为“choice8”的文件夹。
二.建立新工程1.双击桌面上Quartus 的图标,启动该软件。
2.通过File => New Project Wizard… 菜单命令启动新项目向导。
在随后弹出的对话框上点击Next按钮,在 What is the working directory for this project 栏目中设定新项目所使用的路径:D:\xingming\choice8;在What is the name of this project 栏目中输入新项目的名字:choice8,点击 Next 按钮。
在下一个出现的对话框中继续点击Next,跳过这步。
3.为本项目指定目标器件:选择器件系列为ACEX1K ,选择具体器件为EP1K30TC144-3 1728 24576 ,再点击Next。
在弹出的下一对话框中继续点击Next ,最后确认相关设置,点击Finish按钮,完成新项目创建。
三.设计输入1.建立一个VHDL文件。
通过 File => New 菜单命令,在随后弹出的对话框中选择 VHDL File选项,点击 OK 按钮。
通过 File => Save As 命令,将其保存,并加入到项目中。
2.在VHDL界面输入8选1数据选择器程序,然后通过File => Save As 命令保存。
四.综合适配1.选择Processing =>Start Compilation命令,检查发现无程序语法错误。
2.执行Tools =>Netlist Viewer =>RTL Viewe, 生成RTL图。
实验三数据选择器及其应用
一、实验目的
1、掌握中规模集成数据选择器的逻辑功能及使用方法
2、学习用数据选择器构成组合逻辑电路的方法
二、实验原理
数据选择器又叫“多路开关”。
数据选择器在地址码(或叫选择控制)电位的控制下,从几个数据输入中选择一个并将其送到一个公共的输出端。
数据选择器的功能类似一个多掷
开关,如图3-1所示,图中有四路数据D
0~D
3
,通过选择控制信号 A
1
、A
(地址码)从四路
数据中选中某一路数据送至输出端Q。
数据选择器为目前逻辑设计中应用十分广泛的逻辑部件,它有2选1、4选1、8选1、16选1等类别。
数据选择器的电路结构一般由与或门阵列组成,也有用传输门开关和门电路混合而成的。
1、八选一数据选择器74LS151
74LS151为互补输出的8选1数据选择器,引脚排列如图3-2,功能如表3-1。
选择控制端(地址端)为A
2~A
,按二进制译码,从8个输入数据D
~D
7
中,选择一个
需要的数据送到输出端Q,S为使能端,低电平有效。
图3-1 4选1数据选择器示意图图 3-2 74LS151引脚排列表3-1
使能端S=1时,不论A
2~A
状态如何,均无输出(Q=0,Q=1),多
路开关被禁止。
1)使能端S=0时,多路开关正常工作,根据地址码A
2、A
1
、A
的状态选
择D
0~D
7
中某一个通道的数据输送到输出端Q。
如:A
2
A
1
A
=000,则选择D
数据到输出端,即Q=D。
如:A
2
A
1
A
=001,则选择D
1
数据到输出端,即Q=D
1
,其余类推。
2、双四选一数据选择器 74LS153
所谓双4选1数据选择器就是在一块集成芯片上有两个4选1数据选择器。
引脚排列如图3-3,功能如表3-2。
图3-3 74LS153引脚功能
S1、S2为两个独立的使能端;A
1、A
为公用的地址输入端;1D
~1D
3
和2D
~2D
3
分别为
两个4选1数据选择器的数据输入端;Q
1、Q
2
为两个输出端。
1)当使能端S1(S2)=1时,多路开关被禁止,无输出,Q=0。
2)当使能端S1(S2)=0时,多路开关正常工作,根据地址码A
1、A
的状态,将相应
的数据D
0~D
3
送到输出端Q。
如:A
1A
=00 则选择D
O
数据到输出端,即Q=D。
A
1A
=01 则选择D
1
数据到输出端,即Q=D
1
,其余类推。
数据选择器的用途很多,例如多通道传输,数码比较,并行码变串行码,以及实现逻辑函数等。
3、数据选择器的应用—实现逻辑函数 例1:用8选1数据选择器74LS151实现函数
采用8选1数据选择器74LS151可实现任意三输入变量的组合逻辑函数。
作出函数F 的功能表,如表3-3所示,将函数F 功能表与8选1数据选择器的功能表相比较,可知:(1)、将输入变量C 、B 、A 作为8选1数据选择器的地址码A 2、A 1、A 0 。
(2)、使8选1数据选择器的各数据输入D 0~D 7分别与函数F 的输出值一一相对应。
表3-3
即:A 2A 1A 0=CBA , D 0=D 7=0
D 1=D 2=D 3=D 4=D 5=D 6=1
则8选1数据选择器的输出Q 便实现了函数
C B C A B A F ++=
接线图如图3-4
图3-4 用8选1数据选择器实现C B C A B A F ++=
显然,采用具有n 个地址端的数据选择实现n 变量的逻辑函数时, 应将函数的输入变量加到数据选择器的地址端(A),选择器的数据输入端(D )按次序以函数F 输出值来赋值。
例2:用4选1数据选择器74LS153实现函数
ABC C AB C B A BC A F +++=
函数F 的功能如表3-4所示
C
B C A B A F ++=
表3-5
函数F有三个输入变量A、B、C,而数据选择器有两个地址端A
1
、A
少于函数输入变量个
数,在设计时可任选A接A
1
,B接A。
将函数功能表改画成图3-6形式,可见当将输入变量
A、B、C中B接选择器的地址端A
1
、A
,
由表3-5不难看出:
D
=0, D
1
=D
2
=C, D
3
=1
则4选1数据选择器的输出,便
实现了函数ABC
C
AB
C B
A
BC
A
F+
+
+
=
接线图如图3-6所示。
图3-6 用4选1数据选择器
实现ABC
C
AB
C
B
A
BC
A
F+
+
+
=
当函数输入变量大于数据选择器地址端(A)时,可能随着选用函数输入变量作地址的方案不同,而使其设计结果不同,需对几种方案比较,以获得最佳方案。
三、实验设备与器件
1、+5V直流电源
2、逻辑电平开关
3、逻辑电平显示器
4、74LS151(或CC4512)
74LS153
(或CC4539)
四、实验内容
1、测试数据选择器74LS151的逻辑功能
接图6-7接线,地址端A
2
、A
1
、A
、数据端D
~D
7
、使能端S接逻辑开关,输出端Q接逻辑
电平显示器,按74LS151功能表逐项进行测试,记录测试结果。
图6-7 74LS151逻辑功能测试图
2、用8选1数据选择器74LS151实现逻辑函数 (可选项) 1)写出设计过程C
+
=
F+
C A
A
B
B
2)画出接线图
3)验证逻辑功能
用8选1数据选择器实现C
+
=
A
F+
B
C
B
A
3、用4选1数据选择器74LS153设计三输入多数表决电路(必做项)
1)写出设计过程
2)画出接线图
3)验证逻辑功能
图6-6 用4选1数据选择器实现ABC
F+
+
+
=
A
A
C
AB
C
BC
B
五、预习内容
1、复习数据选择器的工作原理;
2、用数据选择器对实验内容中各函数式进行预设计;
六、实验报告
用数据选择器对实验内容进行设计、写出设计全过程、画出接线图、进行逻辑功能测试;总结实验收获、体会。