实验十——移位寄存器型计数器
- 格式:ppt
- 大小:387.00 KB
- 文档页数:9
移位寄存器实验报告移位寄存器和计数器的设计实—期:专业班级:_姓名:_____________ 学号:一、实验目的1. 了解二进制加法计数器的工作过程。
2. 掌握任意进制计数器的设计方法。
实验内容(一)用D触发器设计左移移位寄存器(二)利用74LS161和74LS00设计实现任意进制的计数器设计要求:以实验台号的个位数作为所设计的任意进制计数器(0、1、2任选)三、实验原理图1. 由4个D触发器改成的4位异步二进制加法计数器(输入二进制:11110000)2. 测试74LS161的功能输入端 输出时 清 置 P T Qn钟 J —| —A零 数3. 熟悉用74LS161设计十进制计数器的方法。
①利用置位端实现十进制计数器。
16 15 14 13 12 1 1 10 9 74LS16112 3 4 5 16 7 8 捺出 LD數据输入Ci- GND 允许”邃 <―二^允详置人出 Qo Qi O2 Q?② 利用复位端实现十进制计数器。
四、实验结果及数据处理1. 左移寄存器实验数据记录表要求:输入二进制:11110000移位寄存器状态XX X X 清零+ 1X X 置数+1 1 1 1计数X 1 1 0 X 不计数X 1 1 X 0 不计数1 1— CP-共阴极共阴机数码管数码管C BI s1D C B A74LS161q 小 Ditl IT 「「-1(741SQ0]移位脉冲的次Q4Q3Q2Q1 000001000120011301114111151110 6110071000 800002. 画出你所设计的任意进制计数器的线路图(计数器从零开始计数),并简述设计思路8 进制利用复位法实现8进制计数器,8=1000B将A端同与非门相连,当A端=1时,使复位端获得信号,复位,从而实现8进制。
五、思考题1. 74LS161是同步还是异步,加法还是减法计数器?答:在上图电路中74LS161是异步加法计数器。
移位寄存器实验报告(一)实验原理移位寄存器是用来寄存二进制数字信息并且能进行信息移位的时序逻辑电路。
根据移位寄存器存取信息的方式可分为串入串出、串入并出、并入串出、并入并出4种形式。
74194是一种典型的中规模集成移位寄存器,由4个RS触发器和一些门电路构成的4位双向移位寄存器。
该移位寄存器有左移,右移、并行输入数据,保持及异步清零等5种功能。
有如下功能表(二)(三)实验内容1.按如下电路图连接电路十个输入端,四个输出端,主体为74194.2.波形图参数设置:End time:2us Grid size:100ns波形说明:clk:时钟信号; clrn:置0s1s0:模式控制端 sl_r:串行输入端abcd:并行输入 qabcd:并行输出结论:clrn优先级最高,且低有效高无效;s1s0模式控制,01右移,10左移,00保持,11置数重载;sl_r控制左移之后空位补0或补1。
3.数码管显示移位(1)电路图(2)下载验证管脚分配:a,b,c,d:86,87,88,89 bsg[3..0]:99,100,101,102clk:122 clk0:125 clrn:95q[6..0]:51,49,48,47,46,44,43 s0,s1:73,72sl_r:82,83结论:下载结果与仿真结果一致,下载正确。
一、实验日志1.移位寄存器的实验真的挺纠结的,本来想用7449的,但是下载结果出现了错误,想到它在这个电路图中的功能比较单一,就自己写了一个my7449,终于对了。
五、思考题(1)简单说明移位寄存器的概念及应用情况?概念:移位寄存器是用来寄存二进制数字信息且能进行信息移动的时序逻辑电路。
根据移位寄存器存取信息的方式不同可以分为串入串出,串入并出,并入串出,并入并处4种形式。
应用:移位寄存器可以构成计数器,顺序脉冲发生器,串行累加器,串并转换,并串转换等。
(2)仿真常规方法步骤是什么?有什么注意事项?a)新建波形文件后波形图参数设置b)添加结点或总线后信号整合与位置分配c)激励输入及分段仿真注意事项:1.激励输入信号与待分析输出信号上下放置,界限分明;时钟信号置顶,其他输入信号可按异步控制,同步控制,数据输入顺序向下放置;同一元器件的控制信号就近放置;同一功能的控制信号就近放置;2.符合总线形式的IO信号优先整合;同一器件和同一属性的控制信号优先整合;脉冲信号一般不整合;整合前信号应按高位到低位顺序向下放置;整合后信号名以能直观反映该信号功能为宜;3.首先设置时钟信号等系统信号激励完成电路初始状态,其次将时间轴划分为连续的时间段,一时间段完成一小步实验内容。
实验十一移位寄存器及其应用一、实验目的:1、熟悉中规模4位双向移位寄存器的逻辑功能并掌握其使用方法;2、熟悉移位寄存器的应用典例一——构成串行累加器和环形计数器。
二、实验原理:1、移位寄存器是一种具有移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移。
既能左移又能右移的移位寄存器称为双向移位寄存器,只需要改变左、右移的控制信号便可实现双向移位。
根据存取信息的方式不同移位寄存器可分为:串入串出、串入并出、并入串出、并入并出四种形式。
本实验选用的4位双向通用移位寄存器,型号为74LS194或CC40194,两者功能相同,S L为左移串行输入端;S1、S0为操作模式控制端;CR为异步清零端;CP为时钟脉冲输入端。
74LS194有5种不同操作模式:并行送数寄存,右移(方向由Q0至Q3),左移(方向由Q3至Q0),保持及清零。
S1、S0和CR 端的控制作用如表11-1所示。
表11-12、移位寄存器的应用很广,可构成移位寄存器型计数器;顺序脉冲发生器;串行累加器;可用作数据转换,即把串行数据转换为并行数据,或把并行数据转换为串行数据等。
本实验主要研究移位寄存器用作环形计数器和串行累加器的线路连接及其原理。
(1)环形计数器把移位寄存器的输出反馈到它的串行输入端,就可以进行循环移位,如图11-2所示,把输出端Q3和右移串行输入端S R相连接,设初始状态Q3Q2Q1Q0=1000,则在时钟脉冲的作用下Q3Q2Q1Q0将依次变为0100、0010、0001、1000 ……,可见它是一个具有四个有效状态的计数器,这种类型的计数器通常称为环形计数器。
图11-2电路可以由各个输出端输出在时间上有先后顺序的脉冲,因此也可作为顺序脉冲发生器。
(2)串行累加器累加器是由移位寄存器和全加器组成的一种求和电路,它的功能是将本身寄存的数和另一个输入的数相加,并存放在累加器中。
图11-2图11-3是由两个右向移位寄存器、一个全加器和一个进位触发器组成的串行累加器。
寄存器实验实验报告一. 引言寄存器是计算机中重要的数据存储器件之一,用于存储和传输数据。
通过对寄存器进行实验,我们可以更好地理解寄存器的工作原理和应用。
本实验旨在通过设计和测试不同类型的寄存器,深入掌握寄存器的各种功能和操作。
二. 实验设计本实验设计了两个寄存器的实验,分别为移位寄存器和计数器寄存器。
1. 移位寄存器实验移位寄存器是一种特殊的串行寄存器,它能够实现对数据位的移位操作。
本实验设计了一个4位的移位寄存器,分别使用D触发器和JK触发器实现。
实验步骤如下:1) 首先,根据设计要求将4个D或JK触发器连接成移位寄存器电路。
2) 确定输入和输出端口,将输入数据连接到移位寄存器的输入端口。
3) 设计测试用例,输入测试数据并观察输出结果。
4) 分析实验结果,比较不同触发器类型的移位寄存器的性能差异。
2. 计数器寄存器实验计数器寄存器是一种能够实现计数功能的寄存器。
本实验设计了一个二进制计数器,使用T触发器实现。
实验步骤如下:1) 根据设计要求将多个T触发器连接成二进制计数器电路。
2) 设计测试用例,输入计数开始值,并观察输出结果。
3) 测试计数的溢出和循环功能,观察计数器的行为。
4) 分析实验结果,比较不同计数器位数的性能差异。
三. 实验结果与分析在实验过程中,我们完成了移位寄存器和计数器寄存器的设计和测试。
通过观察实验结果,可以得出以下结论:1. 移位寄存器实验中,无论是使用D触发器还是JK触发器,移位寄存器都能够正确地实现数据位的移位操作。
而使用JK触发器的移位寄存器在性能上更加优越,能够实现更复杂的数据操作。
2. 计数器寄存器实验中,二进制计数器能够准确地实现计数功能。
通过设计不同位数的计数器,我们发现位数越多,计数范围越大。
综上所述,寄存器是计算机中重要的存储器件,通过实验我们深入了解了寄存器的工作原理和应用。
移位寄存器和计数器寄存器都具有广泛的应用领域,在数字电路设计和计算机系统中起到了重要作用。
移位寄存器实验心得(精品5篇)移位寄存器实验心得篇1以下是一篇移位寄存器实验心得:移位寄存器实验心得移位寄存器是数字电路中的一个基本组件,它可以在一个有限位的寄存器中存储数据,并可以通过移位操作将数据向左或向右移动。
在本次实验中,我们通过使用移位寄存器来实现一个简单的计数器,并通过对移位寄存器的操作来实现其他功能。
在实验中,我们首先使用了一个4位二进制移位寄存器来实现计数器。
我们通过输入不同的数值,并使用移位操作来控制计数器的计数方式。
通过观察实验结果,我们发现计数器的计数方式与我们所输入的数值和移位操作有关。
接着,我们使用移位寄存器来实现了一个简单的LED显示电路。
我们将移位寄存器中的数据通过一个数码管显示出来,从而实现了LED显示的功能。
在这个实验中,我们学习了如何将数字转换成二进制码,并将其存储在移位寄存器中,然后通过数码管将数据显示出来。
最后,我们使用移位寄存器来实现了一个简单的电子琴电路。
我们将移位寄存器中的数据通过一个电子琴模拟出来,从而实现了电子琴的功能。
在这个实验中,我们学习了如何将数字转换成二进制码,并将其存储在移位寄存器中,然后通过电子琴将数据模拟出来。
通过这次实验,我们不仅学习了移位寄存器的基本原理和操作方法,还加深了对数字电路的理解和认识。
同时,我们也学会了如何将理论知识与实际操作相结合,提高了我们的动手能力和解决问题的能力。
移位寄存器实验心得篇2在进行移位寄存器实验的过程中,我不仅对移位寄存器有了更深入的理解,还掌握了一些实际操作技巧。
以下是我对这次实验的心得体会。
首先,实验开始前,我对于移位寄存器的工作原理感到困惑。
但是在实验过程中,我逐渐明晰了其工作机制。
移位寄存器是一种具有存储功能的电子元件,可以将数据从高位移至低位或低位移至高位,从而实现数据的传递和存储。
这一过程让我对电子元件的工作原理有了更深入的了解。
在实验过程中,我遇到了一些问题,例如在编程时出现了错误。
但是,通过查阅相关资料和反复试验,我逐渐找到了解决问题的方法。
移位寄存器实验报告移位寄存器实验报告引言移位寄存器是数字电路中常用的模块,它能够将输入的数据按照一定的规则进行移位操作。
本次实验旨在通过实际搭建移位寄存器电路,并通过观察输出结果来验证其功能和性能。
实验目的1. 掌握移位寄存器的工作原理和基本结构;2. 了解不同类型的移位寄存器,并能够根据需求选择合适的类型;3. 熟悉移位寄存器的应用场景和使用方法。
实验器材1. 移位寄存器芯片;2. 电路连接线;3. 示波器;4. 信号发生器。
实验步骤1. 将移位寄存器芯片连接到电路板上,并根据实验要求进行电路连接;2. 使用信号发生器产生输入信号,并将其输入到移位寄存器中;3. 通过示波器观察移位寄存器的输出信号,并记录下观察结果;4. 根据实验要求调整输入信号的频率和幅度,并观察移位寄存器的响应情况;5. 分析实验结果,总结移位寄存器的特性和应用。
实验结果在本次实验中,我们使用了一个4位移位寄存器芯片,并将其连接到电路板上。
通过信号发生器产生的输入信号,我们观察到移位寄存器的输出信号按照一定的规则进行了移位操作。
当输入信号的频率较低时,移位寄存器的输出信号可以清晰地观察到每一位的变化;而当输入信号的频率较高时,移位寄存器的输出信号则呈现出连续的变化。
通过实验结果的观察和分析,我们可以得出以下结论:1. 移位寄存器的工作原理是将输入信号按照一定的规则进行移位操作;2. 移位寄存器的输出信号与输入信号的频率和幅度有关;3. 移位寄存器可以用于数据的平移、扩展、压缩等操作;4. 不同类型的移位寄存器具有不同的特性和应用场景。
讨论与总结移位寄存器作为数字电路中的重要模块,在各种电子设备中都有广泛的应用。
它不仅可以用于数据的移位操作,还可以用于数据的存储、传输和处理。
在计算机系统中,移位寄存器常常用于数据的输入和输出,以及数据的处理和控制。
本次实验通过实际搭建移位寄存器电路,并观察其输出结果,使我们更加深入地了解了移位寄存器的工作原理和应用。
移位寄存器实验报告篇一:移位寄存器实验报告移位寄存器实验报告(一)实验原理移位寄存器是用来寄存二进制数字信息并且能进行信息移位的时序逻辑电路。
根据移位寄存器存取信息的方式可分为串入串出、串入并出、并入串出、并入并出4种形式。
74194是一种典型的中规模集成移位寄存器,由4个RS触发器和一些门电路构成的4位双向移位寄存器。
该移位寄存器有左移,右移、并行输入数据,保持及异步清零等5种功能。
有如下功能表(三)实验内容1. 按如下电路图连接电路十个输入端,四个输出端,主体为74194. 2. 波形图参数设置:End time:2usGrid size:100ns 波形说明:clk:时钟信号;clrn:置0 s1s0:模式控制端 sl_r:串行输入端 abcd:并行输入 qabcd:并行输出结论:clrn优先级最高,且低有效高无效;s1s0模式控制,01右移,10左移,00保持,11置数重载;sl_r控制左移之后空位补0或补1。
3. 数码管显示移位(1)电路图(2)下载验证管脚分配:a,b,c,d:86,87,88,89 bsg[3..0]:99,100,101,102 clk:122 clk0:125 clrn:95 q[6..0]:51,49,48,47,46,44,43 s0,s1:73,72 sl_r:82,83 结论:下载结果与仿真结果一致,下载正确。
一、实验日志1.移位寄存器的实验真的挺纠结的,本来想用7449的,但是下载结果出现了错误,想到它在这个电路图中的功能比较单一,就自己写了一个my7449,终于对了。
五、思考题(1)简单说明移位寄存器的概念及应用情况?概念:移位寄存器是用来寄存二进制数字信息且能进行信息移动的时序逻辑电路。
根据移位寄存器存取信息的方式不同可以分为串入串出,串入并出,并入串出,并入并处4种形式。
应用:移位寄存器可以构成计数器,顺序脉冲发生器,串行累加器,串并转换,并串转换等。
数字电路中的计数器和移位寄存器在数字电路中,计数器和移位寄存器是两个常用的元件,用于实现不同的功能。
计数器可以用于计算输入信号的频率、计数场合和控制电路等。
移位寄存器则用于数据的移位和存储。
本文将详细介绍计数器和移位寄存器的原理、应用以及设计注意事项。
一、计数器计数器是一种重要的数字电路元件,广泛应用于各种电子设备中。
计数器按照工作原理的不同,可以分为同步计数器和异步计数器。
1. 同步计数器同步计数器是一种在时钟信号的控制下进行计数的计数器。
它使用时钟信号来同步所有的触发器,保证在时钟边沿进行计数操作。
同步计数器的输入信号可以是来自外部的信号,也可以是内部产生的。
同步计数器通常由触发器级联构成,每一个触发器代表计数器中的一个位。
当所有的触发器都到达最大计数值时,计数器就会归零重新开始计数。
2. 异步计数器异步计数器是一种不需要时钟信号进行计数的计数器。
它的计数操作是以输入信号的变化边沿触发的。
异步计数器通常由触发器和门电路组成,输入信号的变化会通过门电路产生控制信号,触发器根据控制信号进行计数操作。
异步计数器在工作时需要特别注意输入信号的稳定性和时序关系,以确保计数的准确性。
二、移位寄存器移位寄存器是一种可以实现数据的移位和存储的元件。
移位寄存器可以分为串行移位寄存器和并行移位寄存器两种。
1. 串行移位寄存器串行移位寄存器是一种将数据逐位进行移位操作的寄存器。
它可以将输入数据从一个端口输入,并从另一个端口输出。
串行移位寄存器通常由触发器和移位电路组成,触发器用于存储数据,移位电路用于实现数据的移位操作。
串行移位寄存器的移位操作可以是向左移位或向右移位。
2. 并行移位寄存器并行移位寄存器是一种同时对多个数据位进行移位操作的寄存器。
它可以将输入数据从一个端口输入,并从另一个端口输出。
并行移位寄存器通常由多个触发器构成,每个触发器用于存储一个数据位。
通过控制信号,可以将输入数据同时存储到各个触发器中,并且可以同时从各个触发器中读取数据。
计算机组成原理实验(五)-运算器扩展实验实验项目名: 移位寄存器实验实验要求:通过实验,理解移位操作的重要的作用;熟悉实验台上移位寄存器部件的硬件连线和移位操作的控制信号;掌握移位寄存器的控制方法;验证移位运算的意义。
实验内容:(1)完成电路连接。
将运算器单元、输入模块和输出模块挂接到总线上,连接好时序启停模块,为运算器工作提供基本的时序参考信号。
(2)分析运算器单元的移位寄存器的数据通路,确定通过该寄存器实现一次移位操作所需的控制序号序列,根据其发生的先后时序关系,写出相应的微控制信号序列。
(3)通过实验台的微控制输入开关,逐条的输入微控制信号,通过输入单元输入运算数据,在控制信号和时序信号的作用下,利用单步工作模式,控制移位寄存器工作,观察输出的计算结果。
通过实验完成以下内容:A、验证各种移位操作的控制方法,记录结果。
B、设计控制信号,充分利用移位操作,实现以下运算:详细说明:(1)实验中使用的移位寄存器位于运算器单元,是由一片74LS299芯片构造的移位寄存器,通过内部逻辑连接,该移位寄存器可以实现对数据的循环左、右移和带进位CN的循环左、右移。
充分利用各种提供的移位方式,配合上次实验课学过的运算单元,可以实现简单的乘法和除法运算。
下面看下利用移位器进行运算的基本方法和步骤:(a)移位操作的实现方法:✶通过输入模块将待操作的数据送到总线(SW-B);✶将总线上的数据打入移位寄存器(移位寄存器装数操作,见表1);✶对数据进行移位操作(根据表1的说明,合理的设置控制信号)✶将移位结果送到总线上,以便观察或其它使用(299-B);(b)移位运算与加法运算的配合:由于实验台的硬件限制,要实现简单的乘法运算,可以手动根据乘数的对应位值配置加法和移位操作实现。
✶将DR1寄存器作为部分积寄存器,初始化清零;✶将DR2寄存器作为被乘数寄存器,初始化为被乘数的绝对值;✶从乘数(绝对值)的最低位开始,根据对应位的值,控制ALU作DR1+DR2或者不加;✶将加运算的结果送入299移位寄存器,做带进位的循环右移操作,将移位结果重新送回DR1寄存器;根据移位操作执行后CN标志,记录乘积的的最低位;✶重复上述第3-5步,直到所有的乘数位都已考虑,完成乘法运算,乘积为DR1(部分积寄存器)的值(高位)和记录的所有移出CN位(低位)的合并;(2各模块控制信号说明:①输入模块:✶SW-B,开关输入信息送数据总线控制信号。
数电实验之移位寄存器移位寄存器一实验目的1.学习用D触发器构成移位寄存器(环行计数器)2.掌握中规模集成电路双向移位寄存器逻辑功能及使用方法二实验原理1、用4个D触发器组成4位移位寄存器,将每位即各D触发器的输出Q1、Q2、Q3、Q4分别接到四个0—1指示器(LED)将最后一位输出Q4反馈接到第一位D触发器的输入端,则构成一简单的四位移位环行计数器。
2、移位寄存器具有移位功能,是指寄存器中所存的代码能够在时钟脉冲的作用下依次左移或右移。
对于即能左移又能右移的寄存器称为双向移位寄存器。
只需要改变左移、右移的控制信号便可实现双向移位的要求。
根据移位寄存器存取信息的方式不同分为:串入串出、串入并出、并入串出、并入并出四种形式。
本实验选用的4位双向移位寄存器,型号为74LS194A(或CD40194),两者功能相同,其引脚分布图如下图18.1所示:其中A、B、C、D为并行输入端,A为高位依次排列;QA、QB、QC、QD为并行输出端;SR为右移串行输入端;SL为左移串行输入端;S1、S0为操作模式控制端;CLR为异步清零端;低电平有效;CLK为CP时钟脉冲输入端。
74LS194A有5种工作模式:并行输入,右移(QD→QA),左移(QD←QA),保持和清零。
74LS194功能表如表18.1所示:表18.1三实验器件数字实验箱集成电路芯片:74LS74×2 (CD4013×2);74LS75 ;74LS76 ;74LS194A(CD40194)。
图18.1四实验内容1.用74LS74组成移位寄存器,使第一个输出端点亮LED并使其右移循环。
顺序是FF1、FF2、FF3、FF4。
A) 1. 用两个74LS74按图18.2连接:图18.21. CP时钟输入先不接到电路中(单步脉冲源或连续脉冲源);1. 连接线路完毕,检查无误后加+5V电源;2. 观察4个输出端的LED应该是不亮的,如果有亮的话,应按清零端的逻辑开关,(给出一个低电平信号清零后,再将开关置于高电平)即将4个D触发器输出端的LED清零。
电学实验报告模板实验原理移位寄存器是逻辑电路中的一种重要逻辑部件,它能存储数据,还可以用来实现数据的串行-并行转换、数据的运算和处理。
1.寄存器(1)D触发器图1 D触发器图1所示D触发器。
每来一个CLK脉冲,触发器都在该CLK脉冲的上升沿时刻,接收输入数据D,使之作为触发器的新状态。
D触发器的特性方程为(2)用D触发器构成并行寄存器图2 用D触发器构成并行寄存器图2所示为用D触发器构成四位并行寄存器。
为异步清零控制端,高电平有效。
当时,各触发器输出端Q的状态,取决于CLK上升沿时刻的D端状态。
2.移位寄存器(1)用D触发器构成移位寄存器图3 用D触发器构成4位串行移位寄存器图3所示为用D触发器构成的4位串行移位寄存器。
其中左边第一个触发器的输入端接收输入数据,其余的每一个触发器的输入端均与左边相邻的触发器的Q端连接。
当时钟信号CLK的上升沿时刻,各触发器同时接收输入数据。
四位寄存器的所存数据右移一位。
(2)双向移位寄存器74LS194图4 双向移位寄存器74LS194逻辑框图图4 所示为集成电路芯片双向移位寄存器74LS194逻辑框图。
为便于扩展逻辑功能,在基本移位寄存器的基础上增加了左右移控制、并行输入、保持和异步清零等功能。
74LS194的逻辑功能如表1所列。
表13.用移位寄存器构成计数器(1)环形计数器图5 环形计数器如果将移位寄存器的串行移位输出端接回到串行移位输入端,如图5所示。
那么,在时钟CLK的作用下,寄存器里的数据将不断循环右移。
例如,电路的初始状态为,则电路的状态转换图如图6所示。
可以认为,这是一个模4计数器。
图6 环形计数器状态转换图实验内容及步骤1. 用两片74LS74构成四位移位寄存器(1)74LS74引脚图图10 74LS74引脚图(2)用74LS74构成四位移位寄存器图11 用74LS74构成四位移位寄存器实验电路按照图11连接电路。
首先设置,使寄存器清零。
然后,设置,在CLK输入端输入单次脉冲信号当作时钟信号,通过输出端的发光二极管观察的状态,判断移位的效果。
实验八 移位寄存器及其应用一、实验目的1.熟悉移位寄存器的结构及工作原理 2.了解移位寄存器的应用。
二、实验原理移位寄存器是具有移位功能的寄存器。
它是一种由触发器链型连续组成的同步时序网络。
代码的移位是在统一的位移脉冲CP 控制下进行的。
每来一个移位位脉冲,原存贮于寄存器的信息代码就按规定的方向(左方或右方)同步移一位。
移位寄存器的类型,按移位的方式可分为左移﹑右移和双向移位寄存器;按其输入输出方式可分为并行输入—并行输出﹑并行输入—串行输出﹑串行输入—并行输出和串行输入—串行输出等几种。
移位寄存器应用较广。
利用移位寄存器可以构成计数分频电路﹑序列信号发生器、串/并行代码转换器、延时电路等。
移位寄存器的状态转移是按移存规律进行的,一般称为移存型计数器。
常用的移存型计数器有环行计数器和扭环形计数器。
下面介绍几种常用的MSI 移位寄存器及其应用。
74LS195为4位并行存取移位寄存器;74LS194为4位双向通用移位寄存器,它具有左移﹑右移﹑并行输入数据﹑保持及清除等五种功能。
它们的功能表及管脚图见附录. 应用举例:(一)移存型计数器 (1) 环形计数器环形计数器的特点是环形计数器的计数模数M=移位寄存器位数N ,且工作状态是依次循环出1或0,如4为环形计数器状态为0001-0010-0100-1000或1110-1101-1011-0111。
设计该类计数器往往要求电路能自启动。
(2) 扭环计数器扭环计数器又称为约翰逊计数器。
其特点是四位扭环计数器具有N=2n=8个有效计数状态,且相邻两状态间只有一位代码不同,因此扭环计数器的输出所驱动的组合网络不会产生功能竞争。
(3) 任意进制移存型计数器只要状态转移关系符合移存规律的计数器,就称为移存型计数器。
移存型计数器只要M ≠2N 时,就要考虑计数器的自启动问题。
移存型计数器子启动的方法有两种:①、 改变移位寄存器串行输入D 0的反馈方程,例如:让循环出“1”的4位环形计数器的D 0=012Q Q Q ++,使全“0”状态时的的D 0=1;如果是循环出“0”的4位环形计数器,则0120Q Q Q D =,使全“1”状态时的D 0=0,从而实现自启动。
实验报告4 移位寄存器实验原理:74194是一种典型的中规模集成移位寄存器, 由4个RS触发器和一些门电路构成的4位双向移位寄存器。
该移位寄存器具有左移、右移、并行输入数据、保持及异步清零5种功能。
其中A、B、C、D为并行数据输入端, QA、QB、QC、QD为并行数据输出端;SRSI为右移串行数据输入端, SLSI为左移串行数据输入端;S1.S0为模式控制端;CLRN为异步清零端;CLK为时钟脉冲输入端。
74194功能验证电路:波形图:End time: 1.0us period time:100.0 nsClk为时钟脉冲信号, clrn为清零端(低电平有效), s0为右移, s1为左移, sl、sr 分别表示左移右移的串行数据输入端。
Abcd表示并行数据输入端, Q_abcd表示并行数据输出端。
0000 右移补一10001000 清零00000000 左移补一00010001 左移补零00100010 右移补一10011001 右移补零0100当输入端随时钟的推移进行变化时, 仿真结果正确, 验证成功。
管脚分配:移位寄存器数码管显示电路图:74194用来并行移位, 4选1多路选择器用来选择74194的其中一位输出, vhdl7449用来将选中的一位转换成在数码管上表示时的段选。
Counter4产生选择信号, 然后74139(2-4译码器)就可以生成位选。
波形图:end time: 2.0 us priod time: Clk_s: 100.0ns clk_q: 10.0nsClk_s为段选时钟脉冲信号, Clk_q为位选时钟脉冲信号clrn为清零端(低电平有效), s0为右移, s1为左移, sl、sr分别表示左移右移的串行数据输入端。
din表示并行数据输入端, qbsg表示位数, q表示数码管上的段数。
到达第一个上升沿之前, 四位均为0, 在数码管上表示为“1111110”。
到达第一个上升沿后, 0010右移补一, 为1001, 在数码管上表示为“0110000, 1111110,111110,0110000”清零后, 四位均为0, 在数码管上表示为“1111110”。
学生实验报告系别电子信息学院课程名称电子技术实验班级 12通信A 实验名称移位寄存器及其应用姓名实验时间2014年4月29 日学号 20120101010 指导教师陈卉成绩教师签名陈卉批改时间2014年月日报告内容一、实验目的1. 掌握四位双向移位寄存器的逻辑功能与使用方法。
2. 了解移位寄存器的使用—实现数据的串行,并行转换和构成环形计数器。
二、实验原理1、移位寄存器是一个具有移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移。
既能左移又能右移的称为双向移位寄存器,只需要改变左右移的控制信号便可实现双向移位要求。
根据寄存器存取信息的方式不同分为:串入串出、串入并出、并入串出、并入并出四种形式。
本实验选用的4位双向通用移位寄存器,型号为74LS194或CC40194,两者功能相同,可互换使用,其逻辑符号及引脚排列如图15-1所示。
图15-1 74LS194(或CC40194)的逻辑符号及引脚排列表14-1 74LS194的功能表其中SR为右移串行输入端,SL为左移串行输入端;功能作用如表15-1所示。
2、移位寄存器应用很广,可构成移位寄存器型计数器、顺序脉冲发生器和串行累加器;可用作数据转换,即把串行数据转换为并行数据,或把并行数据转换为串行数据等。
(1)环形计数器把移位寄存器的输出反馈到它的串行输入端,就可以进行循环移位,如下图所示。
图14-2 环形计数器示意图将输出端Q3与输入端SR相连后,在时钟脉冲的作用下Q0Q1Q2Q3将依次右移。
同理,将输出端Q0与输入端SL相连后,在时钟脉冲的作用下Q0Q1Q2Q3将依次左移。
(2)实现数据串、并转换1 串行/并行转换器串行/并行转换是指串行输入的数据,经过转换电路之后变成并行输出。
下面是用两片74LS194构成的七位串行/并行转换电路。
图14-3 七位串行/并行转换电路示意图电路中S0端接高电平1,S1受Q7控制,两片寄存器连接成串行输入右移工作模式。