74HC595 中文芯片手册
- 格式:doc
- 大小:496.50 KB
- 文档页数:5
74HC595/74HCT595
它是带控制端的8位串行输入并行输入的移位寄存器,具有3态输出。
特点
➢8位串行输入
➢8位串行或并行输出
➢带有3态输出的存储寄存器
➢移位寄存器具有清零控制端
➢100MHz移位输出频率
➢输出能力:并行输出,总线驱动;串行输出,标准输出
应用
串行数据转并行
远程控制保持寄存器
相关描述
74HC/HCT595是高速硅栅CMOS元件与低功耗肖特基TTL引脚兼容。
它们符合JEDEC第7A号标准。
“595”是一个带存储器的8级串行移位寄存器,有3态输出。
移位寄存器以及存储寄存器有独立的时钟输入端。
当SH_CP端接收一个上跳沿时数据会发生移位。
当ST_CP端接收一个上跳沿时,移位寄存器中的数据将被送入存储寄存器。
当SH_CP端和ST_CP端短接时,移位寄存器当中所存储的数据将会永远比存储寄存器中的数据状态早一个时钟周期。
移位寄存器有一个串行输入(DS端)以及一个标准的串行级联输出端(Q7’)。
该芯片的8位移位寄存器有一个复位引脚(MR,低电平有效)。
存储寄存器有8条并行的3态总线连接至输出引脚。
只要芯片的输出使能引脚(OE)处于低电平,芯片就实时将存储寄存器中的数据输出至输出引脚。
74HC595
8位移位寄存器与输出锁存器
功能描述
这种高速移位寄存器采用先进的硅栅CMOS技术。
该装置具有高的抗干扰性和标准CMOS集成电路的低功率消耗,以及用于驱动15个LS-TTL负载的能力。
.
此装置包含馈送一个8位D型存储寄存器的8位串行入,并行出移位寄存器。
存储寄存器具有8 TRI-STATEÉ输出。
提供了用于两个移位寄存器和存储寄存器独立的时钟。
移位寄存器有直接首要明确,串行输入和串行输出(标准)引脚级联。
两个移位寄存器和存储寄存器的使用正边沿触发的时钟。
如果两个时钟被连接在一起时,移位寄存器的状态将总是提前存储寄存器的一个时钟脉冲。
该54HC/74HC逻辑系列就是速度,功能和引脚输出与标准54LS/74LS逻辑系列兼容。
所有输入免受损害,由于静电放电由内部二极管钳位到VCC和地面。
产品特点
!
1低静态电流:80 mA最大值(74HC系列)
2低输入电流为1mA最大
38位串行输入,并行出移位寄存器以存储
4宽工作电压范围:2V±6V
5级联
6移位寄存器直接明确
7保证移频率:DC至30兆赫。
8位串行输入/输出或者并行输出移位寄存器,具有高阻关断状态。
三态。
特点
8位串行输入
8位串行或并行输出
存储状态寄存器,三种状态
输出寄存器可以直接清除
100MHz的移位频率
输出能力
并行输出,总线驱动
串行输出;标准
中等规模集成电路
应用
串行到并行的数据转换
Remote control holding register.
描述
595是告诉的硅结构的CMOS器件,
兼容低电压TTL电路,遵守JEDEC标准。
595是具有8位移位寄存器和一个存储器,三态输出功能。
移位寄存器和存储器是分别的时钟。
数据在SCHcp的上升沿输入,在STcp的上升沿进入的存储寄存器中去。
如果两个时钟连在一起,则移位寄存器总是比存
储寄存器早一个脉冲。
移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行8位的,具备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。
参考数据
C PD决定动态的能耗,
P D=C PD×V CC×f1+∑(C L×V CC2×f0)
F1=输入频率,C L=输出电容f0=输出频率(MHz)Vcc=电源电压
引脚说明
功能表
H=高电平状态L=低电平状态↑=上升沿
↓=下降沿
Z=高阻
NC=无变化
×=无效
当MR为高电平,OE为低电平时,数据在SH CP上升沿进入移位寄存器,在ST CP上升沿输出到并行端口。
74HC595芯片是一种串入并出的芯片,在电子显示屏制作当中有广泛的应用。
74HC595是8位串行输入/输出或者并行输出移位寄存器,具有高阻、关、断状态。
三态。
特点 8位串行输入 8位串行或并行输出存储状态寄存器,三种状态输出寄存器可以直接清除 100MHz的移位频率输出能力并行输出,总线驱动串行输出;标准中等规模集成电路应用串行到并行的数据转换 Remote control holding register. 描述 595是告诉的硅结构的CMOS器件,兼容低电压TTL电路,遵守JEDEC标准。
595是具有8位移位寄存器和一个存储器,三态输出功能。
移位寄存器和存储器是分别的时钟。
数据在SCHcp的上升沿输入,在STcp的上升沿进入的存储寄存器中去。
如果两个时钟连在一起,则移位寄存器总是比存储寄存器早一个脉冲。
移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行8位的,具备三态的总线输出,当使能O E时(为低电平),存储寄存器的数据输出到总线。
CPD决定动态的能耗, PD=CPD×VCC×f1+∑(CL×VCC2×f0) F1=输入频率,CL=输出电容 f0=输出频率(MHz) Vcc=电源电压引脚说明符号引脚描述内部结构结合引脚说明就能很快理解 595的工作情况74HC595引脚图,管脚图________QB--|1 16|--VccQC--|2 15|--QAQD--|3 14|--SIQE--|4 13|--/GQF--|5 12|--RCKQG--|6 11|--SRCKQH--|7 10|--/SRCLRGND- |8 9|--QH'|________|74595的数据端:QA--QH: 八位并行输出端,可以直接控制数码管的8个段。
QH': 级联输出端。
我将它接下一个595的SI端。
74HC595是8位串行输入/输出或者并行输出移位寄存器,具有高阻、关、断状态。
三态。
特点 8位串行输入 8位串行或并行输出存储状态寄存器,三种状态输出寄存器可以直接清除 100MHz的移位频率输出能力并行输出,总线驱动串行输出;标准中等规模集成电路应用串行到并行的数据转换 Remote contr ol holding register. 描述 595是告诉的硅结构的CMOS器件,兼容低电压TTL电路,遵守JEDEC标准。
595是具有8位移位寄存器和一个存储器,三态输出功能。
移位寄存器和存储器是分别的时钟。
数据在SCHcp的上升沿输入,在STcp 的上升沿进入的存储寄存器中去。
如果两个时钟连在一起,则移位寄存器总是比存储寄存器早一个脉冲。
移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行8位的,具备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。
CPD决定动态的能耗, PD=CPD×VCC×f1+∑(CL×VCC2×f0) F1=输入频率,CL=输出电容 f0=输出频率(MHz) Vcc=电源电压引脚说明符号引脚描述内部结构结合引脚说明就能很快理解 595的工作情况引脚功能表:真值表:SRCK(11脚):上升沿时数据寄存器的数据移位。
QA-->QB-->QC-->...-->QH;下降沿移位寄存器数据不变。
(脉冲宽度:5V时,大于几十纳秒就行了。
我通常都选微秒级)RCK(12脚):上升沿时移位寄存器的数据进入数据存储寄存器,下降沿时存储寄存器数据不变。
(通常我将RCK置为低电平,) 当移位结束后,在RCK端产生一个正脉冲(5V时,大于几十纳秒就行了。
我通常都选微秒级),更新显示数据。
/G(13脚): 高电平时禁止输出(高阻态)。
如果单片机的引脚不紧张,用一个引脚控制它,可以方便地产生闪烁和熄灭效果。
74HC595芯片是一种串入并出的芯片,在电子显示屏制作当中有广泛的应用。
74HC595是8位串行输入/输出或者并行输出移位寄存器,具有高阻、关、断状态。
三态。
特点 8位串行输入 8位串行或并行输出存储状态寄存器,三种状态输出寄存器可以直接清除 100MHz的移位频率输出能力并行输出,总线驱动串行输出;标准中等规模集成电路应用串行到并行的数据转换 Remote contr ol holding register. 描述 595是告诉的硅结构的CMOS器件,兼容低电压TTL电路,遵守JEDEC标准。
595是具有8位移位寄存器和一个存储器,三态输出功能。
移位寄存器和存储器是分别的时钟。
数据在SCHcp的上升沿输入,在STcp 的上升沿进入的存储寄存器中去。
如果两个时钟连在一起,则移位寄存器总是比存储寄存器早一个脉冲。
移位寄存器有一个串行移位输入(Ds),和一个串行输出(Q7’),和一个异步的低电平复位,存储寄存器有一个并行8位的,具备三态的总线输出,当使能OE时(为低电平),存储寄存器的数据输出到总线。
CPD决定动态的能耗, PD=CPD×VCC×f1+∑(CL×VCC2×f0) F1=输入频率,CL=输出电容 f0=输出频率(MHz) Vcc=电源电压引脚说明符号引脚描述内部结构结合引脚说明就能很快理解 595的工作情况引脚功能表:真值表:74595的控制端说明:/SRCLR(10脚): 低点平时将移位寄存器的数据清零。
通常我将它接Vcc。
SRCK(11脚):上升沿时数据寄存器的数据移位。
QA-->QB-->QC-->...-->QH;下降沿移位寄存器数据不变。
(脉冲宽度:5V时,大于几十纳秒就行了。
我通常都选微秒级)RCK(12脚):上升沿时移位寄存器的数据进入数据存储寄存器,下降沿时存储寄存器数据不变。
(通常我将RCK置为低电平,) 当移位结束后,在RCK端产生一个正脉冲(5V时,大于几十纳秒就行了。
74HC595
8位移位寄存器与输出锁存器
功能描述
这种高速移位寄存器采用先进的硅栅CMOS技术。
该装置具有高的抗干扰性和标准CMOS集成电路的低功率消耗,以及用于驱动15个LS-TTL负载的能力。
此装置包含馈送一个8位D型存储寄存器的8位串行入,并行出移位寄存器。
存储寄存器具有8 TRI-STATEÉ输出。
提供了用于两个移位寄存器和存储寄存器独立的时钟。
移位寄存器有直接首要明确,串行输入和串行输出(标准)引脚级联。
两个移位寄存器和存储寄存器的使用正边沿触发的时钟。
如果两个时钟被连接在一起时,移位寄存器的状态将总是提前存储寄存器的一个时钟脉冲。
该54HC/74HC逻辑系列就是速度,功能和引脚输出与标准54LS/74LS逻辑系列兼容。
所有输入免受损害,由于静电放电由内部二极管钳位到VCC和地面。
产品特点
1低静态电流:80 mA最大值(74HC系列)
2低输入电流为1mA最大
38位串行输入,并行出移位寄存器以存储
4宽工作电压范围:2V±6V
5级联
6移位寄存器直接明确
7保证移频率:DC至30兆赫。