电子技术及数字逻辑试卷A及答案
- 格式:doc
- 大小:81.50 KB
- 文档页数:6
《数字逻辑》期末考试 A 卷参考答案、判断题:下面描述正确的打’/,错误的打‘X’(每小题1分,共10 分)1、为了表示104个信息,需7位二进制编码[V ]2、BCD码能表示0至15之间的任意整数[X ]3、余3码是有权码[X ]4、2421码是无权码[X ]5、二值数字逻辑中变量只能取值6、计算机主机与鼠标是并行通信7、计算机主机与键盘是串行通信8、占空比等于脉冲宽度除于周期0和1,且表示数的大小[X ][X ][V ][V ]9、上升时间和下降时间越长,器件速度越慢[V ]10、卡诺图可用来化简任意个变量的逻辑表达式[X ]、写出图中电路的逻辑函数表达式。
(每小题5分,共10分)1、F=A B2、F= AB CD2分,共20分)1、在图示电路中.能实现逻辑功能F = ATH 的电路是 A °TTL 电路(A) F = ABCD(B) F = AH ・ CD -(C) F= A + B + C + D(D) F = A + B • C + D (E) F= A BCD4 . 己知F 二ABC + CD ■可以肯定使F = 0的情况是 _°(A) A=0, BC= 1; (B) B= 1 , C= 1 } (C) AB= 1, CD=Q.(D) BC= 1 , D= 15、逻辑函数A B+BCD+A C+ B C 可化简为A,B,C,D 。
(A) AB + AC + BC (B) AB + C (A4-B)(C) AB + CABA — O ?=11 QA |— I1 F •-&1 Q AB L Il —(B)悬0----空。
—A — &Bo —Co- &BA3 •满足如图所示电路的输岀函数F 的表达式为丄3B 1 o — VOF(D) AB +C (E) 19.图示电路中,当各触发器的状态为C 时.再输入一个CP 脉冲,融发器的 状态为QiQ 严0 0。
数字逻辑试卷及答案0(共5页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--《数字电路与逻辑设计》模拟试卷1试题卷注意:1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。
请监考老师负责监督。
2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。
3.本试卷满分100分,答题时间为90分钟。
4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。
一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1. 下列四个数中,最大的数是 。
[A] (AF)16 [B] (0010)8421BCD[C] ()2 [D] (198)104. 对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为 。
[A] 2 [B] 8 [C] 16 [[A] OC 门[B] PMOS [C] NMOS [D] CMOS[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X5. 以下各电路中,可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器7. 同步时序电路和异步时序电路比较,其差异在于后者。
[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关[A] 触发器[B] 晶体管[C] MOS管[D] 电容9. 当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。
[A] 组合逻辑电路[B] 时序逻辑电路[C] 存储器[D] 数模转换器[A] 2[B] 4[C] 8[D] 32二、多项选择题(本大题共5小题,每小题3分,共15分)在每小题列出的四个选项中有二至四个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
《数字逻辑》期末考试A卷参考答案《数字逻辑》期末考试A卷参考答案一、判断题:下面描述正确的打‘√’,错误的打‘×’(每小题1分,共10分)1、为了表示104个信息,需7位二进制编码[√]2、BCD码能表示0至15之间的任意整数[×]3、余3码是有权码[×]4、2421码是无权码[×]5、二值数字逻辑中变量只能取值0和1,且表示数的大小[×]6、计算机主机与鼠标是并行通信[×]7、计算机主机与键盘是串行通信[√]8、占空比等于脉冲宽度除于周期[√]9、上升时间和下降时间越长,器件速度越慢[√]10、卡诺图可用来化简任意个变量的逻辑表达式[×]二、写出图中电路的逻辑函数表达式。
(每小题5分,共10分)1、F=A B四、填空题(每空1分,共20分)1、一个触发器可表示__1__位二进制码,三个触发器串接起来,可表示__3__ 位二进制数。
2、欲表示十进制的十个数码,需要__4__个触发器。
3、寄存器中,与触发器相配合的控制电路通常由_门电路_(选择提示:门电路、触发器、晶体二极管)构成。
4、一个五位的二进制加法计数器,由00000状态开始,问经过75个输入脉冲后,此计数器的状态为__01011_。
5、四位移位寄存器可以寄存四位数码,若将这些数码全部从串行输出端输出,需经过__3__个时钟周期。
6、_RS_触发器存在输入约束条件,_主从JK_触发器会出现一次翻转现象。
7、负跳沿触发翻转的主从JK触发器的输入信号应该在CP为_低电平_时加入,在CP为_高电平_时输入信号要求稳定不变。
8、正跳沿触发翻转的D触发器的输入信号在CP _上升沿_前一瞬间加入。
9、由与非门组成的基本RS触发器当输入R=0,S=0时,同向输出端Q=__1__,反向输出端Q=__1__,当_R、S同时由0变1_时,输出不定状态。
10、T触发器是由_JK_触发器的数据输入端短接而成。
院系: 专业班级: 学号: 姓名: 座位号:XXX 大学2020—2021学年非毕业班集成电路设计与集成系统专业《数字逻辑电路》期末考试题及答案(试卷A )题 号 一 二 三 四 五 总分 评卷人 分 值 20 20 10 20 30 100得 分得 分一、 选择题;(每小题2分,共20分)。
1、将幅值上、时间上离散的阶梯电平统一归并到最邻近的指定电平的过程称为( )。
A 、采样;B 、量化;C 、保持;D 、编码;2、8个输入端的编码器按二进制数编码时,输出端的个数是教研室主任审核(签名): 教学主任(签名):课程代码: 适用班级:命题教师:任课教师:院系: 专业班级: 学号: 姓名: 座位号:( )。
A 、2个;B 、3个;C 、4个;D 、8个;3、下列电路中,不属于组合逻辑电路的是( )。
A 、译码器;B 、全加器;C 、寄存器;D 、编码器;4、CMOS 数字集成电路与TTL 数字集成电路相比突出的优点是( )。
A 、微功耗;B 、高速度;C 、高抗干扰能力;D 、电源范围宽;5、指出下列各式中哪个是四变量A 、B 、C 、D 的最大项( )。
A 、ABC ;B 、A+B+C+D ;C 、D ABC ; D 、B AC ;6、同步时序电路和异步时序电路比较,其差异在于后者( )。
院系: 专业班级: 学号: 姓名: 座位号:A 、没有触发器;B 、没有统一的时钟脉冲控制;C 、没有稳定状态;D 、输出只与内部状态有关;7、两片74LS290芯片扩展而成的计数器,最大模数是( )。
A 、80;B 、20;C 、54;D 、100;8、由与非门组成的基本RS 触发器不允许输入的变量组合S 、R 为( )。
A 、1==S R ; B 、10==S R 、; C 、01==S R 、;D 、==S R ;9、逻辑函数的表示方法中具有唯一性的是( )。
A 、真值表;B 、表达式;C 、表达式;D 、卡诺图;10、将TTL 与非门作非门使用,则多余输入端应做的处理是( )。
数字逻辑期末考试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有选项都是答案:D2. 一个三输入的与门,当输入全为1时,输出为:A. 0B. 1C. 随机D. 无法确定答案:B3. 一个异或门的真值表中,当输入相同时,输出为:A. 1B. 0C. 随机D. 无法确定答案:B4. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. AND触发器答案:D5. 在数字电路中,同步计数器和异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 计数精度D. 计数方式答案:B6. 一个4位二进制计数器,其最大计数值为:A. 15B. 16C. 32D. 64答案:A7. 以下哪个不是数字逻辑设计中常用的简化方法?A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 逻辑表简化答案:C8. 在数字电路中,一个信号的上升沿指的是:A. 信号从0变为1的瞬间B. 信号从1变为0的瞬间C. 信号保持不变D. 信号在变化答案:A9. 一个D触发器的Q输出端在时钟信号上升沿时:A. 保持不变B. 翻转状态C. 跟随D输入端D. 随机变化答案:C10. 以下哪个不是数字逻辑中的状态机?A. Moore机B. Mealy机C. 有限状态机D. 无限状态机答案:D二、填空题(每空2分,共20分)11. 在布尔代数中,逻辑与操作用符号______表示。
答案:∧12. 一个布尔函数F(A,B,C)=A∨B∧C的最小项为______。
答案:(1,1,1)13. 在数字电路设计中,卡诺图是一种用于______的工具。
答案:布尔函数简化14. 一个4位二进制加法器的输出端最多有______位。
答案:515. 一个同步计数器在计数时,所有的触发器都______时钟信号。
答案:接收16. 一个JK触发器在J=K=1时,其状态会发生______。
数字逻辑试题1答案一、填空:(每空1分,共20分)1、(20.57)8=(10.BC)162、(63.25)10=(111111.01)23、(FF)16=(255)104、[X]原=1.1101,真值X=-0.1101,[X]补=1.0011。
5、[X]反=0.1111,[X]补=0.1111。
6、-9/16的补码为1.0111,反码为1.0110。
7、已知葛莱码1000,其二进制码为1111,已知十进制数为92,余三码为110001018、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态。
9、逻辑代数的基本运算有三种,它们是_与_、_或__、_非_。
10、FAB1,其最小项之和形式为_。
FA B AB11、RS触发器的状态方程为_Q n1SRQ n_,约束条件为SR0。
12、已知F1AB、F2ABAB,则两式之间的逻辑关系相等。
13、将触发器的CP时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路。
二、简答题(20分)1、列出设计同步时序逻辑电路的步骤。
(5分)答:(1)、由实际问题列状态图(2)、状态化简、编码(3)、状态转换真值表、驱动表求驱动方程、输出方程(4)、画逻辑图(5)、检查自起动2、化简FABABCA(BAB)(5分)答:F03、分析以下电路,其中RCO为进位输出。
(5分)答:7进制计数器。
4、下图为PLD电路,在正确的位置添*,设计出FAB函数。
(5分)15分注:答案之一。
三、分析题(30分)1、分析以下电路,说明电路功能。
(10分)解:XY m(3,5,6,7)m(1,2,4,7)2分ABCiXY0000000101010010111010001101101101011111该组合逻辑电路是全加器。
以上8分2、分析以下电路,其中X为控制端,说明电路功能。
(10分)解:FXA B C XABCXABCXABCXABCXABC4分FX(ABC)X(A B C ABC)4分所以:X=0完成判奇功能。
电子技术基础(数字部分)第五版答案康华光电子技术基础第五版康华光课后答案第一章数字逻辑习题1、1数字电路与数字信号图形代表的二进制数0001、1、4一周期性数字波形如图题所示,试计算:周期;频率;占空比例MSBLSB0121112解:因为图题所示为周期性数字波,所以两个相邻的上升沿之间持续的时间为周期,T=10ms频率为周期的倒数,f=1/T=1/=100HZ占空比为高电平脉冲宽度与周期的百分比,q=1ms/10ms*100%=10%数制将下列进制数转换为二进制数,八进制数和六进制数127 解:D=-1=B-1=B=O=H72D=B=O=H二进制代码将下列进制数转换为8421BCD码:43解:D=BCD试用六进制写书下列字符繁荣ASCⅡ码的表示:P28+ @ you43解:首先查出每个字符所对应的二进制表示的ASCⅡ码,然后将二进制码转换为六进制数表示。
“+”的ASCⅡ码为0011,则B=H@的ASCⅡ码为1000000,B=Hyou的ASCⅡ码为本1111001,1111,1101,对应的六进制数分别为79,6F,7543的ASCⅡ码为0100,0110011,对应的六紧张数分别为34,33 逻辑函数及其表示方法在图题1、中,已知输入信号A,B`的波形,画出各门电路输出L的波形。
解: 为与非,为同或非,即异或第二章逻辑代数习题解答用真值表证明下列恒等式ABABAB⊕=+=AB+AB解:真值表如下ABAB⊕ABABAB⊕AB+AB111111111111由最右边2栏可知,与AB+AB的真值表完全相同。
用逻辑代数定律证明下列等式AABCACDCDEACDE++++=++解:AABCACDCDE++++ABCACDCDE=+++AACDCDE=++ACDCDE=++ACDE=++用代数法化简下列各式ABCBC+解:ABCBC+ABABABAB=、+、+++BABAB=++ABB=+AB=+AB=ABCDABDBCDABCBDBC++++解:ABCDABDBCDABCBDBC++++ABCDDABDBCDCBACADCDBACADBACDABBCBD=++++=+++=+++=++=++画出实现下列逻辑表达式的逻辑电路图,限使用非门和二输入与非门LABAC=+LDAC=+LABCDBCDBCDBCDABD=+++用卡诺图化简下列个式ABCDABCDABADABC++++解:ABCDABCDABADABC++++ ABCDABCDABCCDDADBBCCABCDD=+++++++++ ABCDABCDABCDABCDABCDABCDABCD=++++++LABCDmd=+ΣΣ解:LAD=+LABCDmd=+ΣΣ解:LADACAB=++已知逻辑函数LABBCCA=++,试用真值表,卡诺图和逻辑图表示解:1>由逻辑函数写出真值表ABCL1111111111111111112>由真值表画出卡诺图3>由卡诺图,得逻辑表达式LABBCAC=++用摩根定理将与或化为与非表达式LABBCACABBCAC=++=、、4>由已知函数的与非-与非表达式画出逻辑图第三章习题MOS逻辑门电路根据表题所列的三种逻辑门电路的技术参数,试选择一种最合适工作在高噪声环境下的门电路。
职 业 技 术 学 院2010 -- 2011学年 第 一 学期《 数字电子技术 》期末试卷A 卷考试班级: 09电气、电子 答题时间: 90 分钟 考试方式: 闭卷一、填空题(每空格1分,共15分)1、逻辑代数中的基本运算关系有 , , 。
2、十进制数27对应的二进制数是 ,(110001)2=( )103、TTL 逻辑门电路的典型高电平值是 V ,典型低电平值是 V 。
4、数字逻辑电路分为两大类,它们是__________和________ 电路。
5、逻辑代数常用的表示方法有四种,它们是_____________、_____________、_______________和______________。
6、JK 触发器的特性方程是 、D 触发器的特性方程是 。
二、判断题(每题2分,共10分)1、两只TTL 与非门电路的输出端可以实现线与的功能。
( )2、一般地说,2n 个相邻最小项合并,可以消去n 个变量。
( )3、555定时器的电源电压范围宽,双极型555定时器为5~16伏,COMS555定时器为3~18V 。
( )4、0,0d d R S ==是基本RS 触发器允许的输入信号。
( )5、组合逻辑电路在任意时刻的输出信号只取决于输入信号,与前一状态无关。
( ) 三、单项选择题(每题2分,共20分)1、可用于总线结构,分时传输的门电路是( ) A .异或门 B 、同或门 C 、OC 门 D 、三态门2、n 个输入端的二进制译码器共有( )个最小项输出。
A 、 n B 、2n C 、2n D 、n 23、(5)8和(5)10 这两个数( )A 、相等B 、前一个大C 、后一个大D 、无法比较 4、连续85个1异或,其结果是( ) A 、1 B 、85 C 、286 D 、0 5、接74LS00与非门的电源用( )伏电压 A 、+8V B 、+12VC+5V D 、-12V 6、下列表达式中正确的是( )A 、1.0=1B 、1+0=0C 、 1+1=1D 、1+A=A 7、如图所示,电路输入与输出间实现的功能是( ) A 、与 B 、或C 、与非D 、或非8.已知某电路的输入A 、B 和输出Y 的波形如下图所示,该电路实现的函数表达式为( ) (A)A ⊙B (B)A ⊕B (C)AB (D)B A +9.下列电路中属于组合电路的是( )(A)集成触发器 (B)多谐振荡器 (C)二进制计数器 (D)3—8译码器 10.下列电路中只有一个稳定状态的是( )(A)集成触发器 (B) 施密特触发器 (C)单稳态触发器 (D) 多谐振荡器 四、化简下面各题(每题3分,共12分)1、 Y=AB +A C +C B +C A (代数法)2、 Y=BC A ABC A ++B BC ++C (代数法)3、Y (A ,B ,C ,D )=∑m (0,2,5,7,8,10,13,15)(卡诺图)封4、Y(A,B,C,D)=∑m(0,1,4,6,9,13)+∑d(2,3,5,7,11,15)(卡诺图)五、分析计算题(共43分)1、设边沿JK触发器的初始状态为0,触发器的触发翻转发生在时钟脉冲的下降沿,已知输入J、K的波形图如图所示,(1)写出JK触发器的特性方程式;(2)画出输出Q的波形图。
第一部分:1.在二进制系统中,下列哪种运算符表示逻辑与操作?A) amp;B) |C) ^D) ~解析:正确答案是 A。
在二进制系统中,amp; 表示逻辑与操作,它仅在两个位都为1时返回1。
2.在数字逻辑中,Karnaugh 地图通常用于简化哪种类型的逻辑表达式?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是B。
Karnaugh 地图通常用于简化或门的逻辑表达式,以减少门电路的复杂性。
3.一个全加器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 C。
一个全加器有三个输入:两个加数位和一个进位位。
4.下列哪种逻辑门可以实现 NOT 操作?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 D。
与非门可以实现 NOT 操作,当且仅当输入为0时输出为1,输入为1时输出为0。
5.在数字逻辑中,Mux 是指什么?A) 多路复用器B) 解码器C) 编码器D) 多路分配器解析:正确答案是 A。
Mux 是指多路复用器,它可以选择输入中的一个,并将其发送到输出。
6.在二进制加法中,下列哪个条件表示进位?A) 0 + 0B) 0 + 1C) 1 + 0D) 1 + 1解析:正确答案是 D。
在二进制加法中,当两个位都为1时,会产生进位。
7.在数字逻辑中,一个 JK 触发器有多少个输入?A) 1B) 2C) 3D) 4解析:正确答案是 B。
一个 JK 触发器有两个输入:J 和 K。
8.下列哪种逻辑门具有两个输入,且输出为两个输入的逻辑与?A) 与门B) 或门C) 异或门D) 与非门解析:正确答案是 A。
与门具有两个输入,只有当两个输入都为1时,输出才为1。
9.在数字逻辑中,下列哪种元件可用于存储单个位?A) 寄存器B) 计数器C) 锁存器D) 可编程逻辑门阵列解析:正确答案是 C。
锁存器可用于存储单个位,它可以保持输入信号的状态。
10.一个带有三个输入的逻辑门,每个输入可以是0或1,一共有多少种可能的输入组合?A) 3B) 6C) 8D) 12解析:正确答案是 C。
第一章 数字逻辑基础1-1. 将下列的二进制数转换成十进制数(1)、1011,(2)、10101,(3)、11111,(4)、1000011-2. 将下列的十进制数转换成二进制数(1)、8,(2)、27,(3)、31,(4)、1001-3. 完成下列的数制转换(1)、(255)10=( )2=( )16=( )8421BCD(2)、(11010)2=( )16=( )10=( )8421BCD(3)、(3FF )16=( )2=( )10=( )8421BCD(4)、(1000 0011 0111)8421BCD =()10=()2=()161-4. 完成下列二进制的算术运算(1)、1011+111,(2)、1000-11,(3)、1101×101,(4)、1100÷100 1-5. 设:AB Y 1=,B A Y 1+=,B A Y 1⊕=。
已知A 、B 的波形如图题1-5所示。
试画出Y 1、Y 2、Y 3对应A 、B 的波形。
图题1-51-6选择题1.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码2.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码3.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29. 常用的BCD码有。
绝密★启用前
黑龙江外国语学院继续教育学院 2014 年 秋 季学期
《电子技术及数字逻辑》试卷( A 卷)
一、 填空题(本大题共 9小题,每空 1分,共 15分)
1.N 型半导体是在本征半导体中掺入 价元素,其多数载流子是 ,少数载流子是 。
2.稳压管的稳压区是其工作在 。
3.数字系统使用 的物理元件,与此相对应,采用的记数制和编码制也都以 数 为基础。
4.使用布尔代数定律时,利用 规则. 规则. 规则可得到更多的公式。
5.放大电路必须加上合适的 才能正常工作。
6.运放的共模抑制比定义为 。
7.直接写出函数F=[(AB+C)D+E]B 的反演函数为 。
8.三极管工作在饱和区时,发射结应为 偏置,集电结应为 偏置。
9.为提高放大电路的输入电阻,应引入 反馈;为降低放大电路输出电阻。
二、选择题(本大题共15小题,每题2分,共30分)
1.当温度升高时,二极管的反向饱和电流将 。
A .增大 B.减小 C.不变
2.互补输出级采用共集形式是为了使 。
A.电压放大倍数大
B.不失真输出电压大
C.带负载能力强
3.测试放大电路输出电压幅值与相位的变化,可以得到它的频率响应,条件是 。
A. 输入电压幅值不变,改变频率
B. B.输入电压频率不变,改变幅值
C.输入电压的幅值与频率同时变化 4.交流负反馈是指 。
A .阻容耦合放大电路中所引入的负反馈
B .只有放大交流信号时才有的负反馈
C .在交流通路中的负反馈
5.功率放大电路的最大输出功率是在输入电压为正弦波时,输出基本不失真情况下,负载上可能获得的最大 。
A .交流功率
B .直流功率
C .平均功率 6.滤波电路应选用 。
A .高通滤波电路 B. 低通滤波电路 C. 带通滤波电路
7.放大电路中,测得某三极管三个电极电位U 1.U 2.U 3分别为U 1=3.3V ,U 2=2.6V ,U 3=15V 。
由此可判断该三极管为 。
A .NPN 硅管 B. NPN 锗管 C. PNP 硅管 d.PNP 锗管
8.与八进制数(47.3)8等值的数为 。
A. (100111.011)2
B.(27.6)16
C.(27.3 )16
D. (100111.11)2
9.以下表达式中符合逻辑运算法则的是 。
A.C ·C=C 2
B.1+1=10
C.0<1
D.A+1=1 10.三态门输出高阻状态时, 是正确的说法。
A.用电压表测量指针不动
B.相当于悬空
C.电压不高不低
D.测量电阻指针不动
11.欲使JK 触发器按Q n+1
=1工作,可使JK 触发器的输入端 。
A.J=K=1 B.J=1,K=0 C.J=K=Q D.J=K=0
12.在下列逻辑电路中,不是组合逻辑电路的有 。
A.译码器 B.编码器 C.全加器 D.寄存器
13.同步计数器和异步计数器比较,同步计数器的显著优点是 。
A. 工作速度高 B.触发器利用率高 B. C.电路简单 D.不受时钟CP 控制。
14.组合逻辑电路通常由___ 组合而成。
A .门电路
B .触发器
C .计数器
D .寄存器 15. n 个变量的最小项是____ 。
A .n 个变量的积项,它包含全部n 个变量,每个变量可用原变量或非变量
B .n 个变量的和项,它包含全部n 个变量,每个变量可用原变量或非变量
C .n 个变量的积项,它包含全部n 个变量,每个变量仅为原变量
D .n 个变量的和项,它包含全部n 个变量,每个变量仅为非变量
三、判断题(本大题共10小题,正确打√,错误的打×,每小题1分,共10分)
1.数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
( )
2.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
( )
3.TTL 与非门的多余输入端可以接固定低电平。
( )
4.RS 触发器的约束条件RS=0表示不允许出现R=S=1的输入。
( )
5.编码与译码是互逆的过程。
( )
6.共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
( )
7.D 触发器的特征方程Q n+1=D ,而与Q n
无关,所以,D 触发器不是时序电路。
( ) 8.在N 型半导体中如果掺入足够量的三价元素,可将其改型为P 型半导体。
( ) 9.放大电路中输出的电流和电压都是由有源元件提供的。
( )
10.阻容耦合多级放大电路各级的Q 点相互独立,它只能放大交流信号。
( )
四、简答题(本大题共3小题,每题5分,共15分) 1.什么是本征半导体?
2.什么是静态工作点?
3.直接耦合放大电路有哪些主要特点?
五、化简下列逻辑函数(本大题共3小题,每小题6分,共18分)
1.D B A BC B A A F +++=(用代数法化简)
2.
C
B A
C B A C B A F )()(+++=(用代数法化简)
3.BCD C A ABD AB F +++=(用代数法化简)
六、分析计算题(本大题共1小题,12分)
1.电路如图所示,V CC =15V ,β=100,U BE =0.7V 。
试问: (1)R b =50k Ω时,u O =?(2)若T 临界饱和,则R b ≈?
本题得分
答案
一、填空 1、五、自由电子、空穴 2、反向击穿 3、二状态,二进制 4、代入,反演,对偶
5、直流电源
6、
c
d A A K CMRR =
7、F=[(A+B)C+D]E+B 8、正向,正向 9、交流
串联负反馈,交流电压负反馈 二、选择题
1、A
2、C
3、A
4、C
5、A
6、B
7、A
8、AB
9、D 10、ABD 11、BC 12、D 13、A
14、A 15、A
三、判断题
1、 √
2、 √
3、 ×
4、 √
5、 √
6、 √
7、 ×
8、 √
9、 × 10、 √
四、简答题
1、本征半导体是纯净的半导体晶体。
本征半导体中参与导电的是自由电子和空穴,且自由电子和空穴的数目相等。
2、输入信号U i =0时,放大电路的工作状态(即直流状态)就是静态工作点,包含三极
管的基极电流I BQ 、集电极电流I CQ 和集电极与发射极间的电压U CEQ 。
3、直接耦合放大电路主要特点:
(1) 可以放大缓慢变化甚至直流信号;
(2) 各级放大器的静态工作点不独立而且相互影响,使每级工作点的设计和分析
计算变得复杂;
(3) 前级工作点的缓慢变化会被后级放大,使输出产生严惩的零点漂移现象,如
果对其不能有效地加以克服,将影响放大器的正常工作。
五、化简下列逻辑函数
1、D B A BC B A A F +++=(用代数法化简)
D B A D B B A D B A B A D B A BC B A D B A BC B A A F ++=++=++=+++=+++=
2、C B A C B A C B A F )()(+++=(用代数法化简)
C
B A
C C B A C A C B A C B A C B A C B A C B A C B A C B A F +=⋅+=++=++++++=+++=))(())()(()()(
3、BCD C A ABD AB F +++=(用代数法化简)
C
A B A B C B A C A C A B A C A AB C A AB BC C A AB BCD BC C A AB BCD C A D AB BCD C A ABD AB F +=++=++=⋅=+=++=+++=+++=+++=)()1(
六、分析计算题 1、解:(1)Rb =50k Ω时,基极电流、集电极电流和管压降分别为
26b
BE
BB B =-=
R U V I μA
V 2mA
6.2 C C CC CE B C =-===R I V U I I β
所以输出电压UO =UCE =2V 。
(2)设临界饱和时UCES =UBE =0.7V ,所以
Ω≈-=
===-=k 4.45A
6.28mA 86.2B
BE
BB b C
B c CES
CC C I U V R I I R U V I μβ。