当前位置:文档之家› FPGA开发板设计中的信号完整性分析

FPGA开发板设计中的信号完整性分析

FPGA开发板设计中的信号完整性分析
FPGA开发板设计中的信号完整性分析

FPGA开发板设计中的信号完整性分析

韩德强,谢伟,刘立哲,刘涛

【摘要】描述了板级设计中信号完整性的一般概念及影响信号完整性的因素和解决办法。介绍了HyperLynx信号完整性仿真工具。通过实例说明了在FPGA 开发板设计中如何应用HyperLynx仿真工具保证板卡的信号质量。

【期刊名称】电子技术应用

【年(卷),期】2011(037)006

【总页数】4

【关键词】信号完整性;FPGA;HyperLynx

FPGA以其体积小、集成度高、功耗低、速度快、可无限次反复编程等特点,被广泛用于复杂系统的设计,已成为开发电子产品的首选器件。随着IC工艺的不断发展,FPGA器件的性能越来越高、速度越来越快,其外围配套芯片的性能也随之不断提高。由于整个电路系统时钟频率的提升,信号的电平切换速度不断加快,信号的边沿不断变陡,电磁兼容性的要求也不断提高,因而电路板的板层特性、器件布局以及高速信号线的布线策略成为影响FPGA系统信号质量的重要因素。设计人员在进行FPGA开发板设计时,必须考虑到传输线效应引起的反射、串扰、信号延迟等信号完整性问题,通过仿真技术对电路板进行信号完整性分析,并通过材质、器件、布局的调整,提前解除设计隐患。

1 信号完整性

信号完整性是指信号在信号线上的质量,即信号在电路中能以正确的时序和电压做出响应的能力。如果信号能以要求的时序、持续时间、电压幅值到达接收端,则认为电路具有良好的信号完整性,否则认为信号完整性差[1]。

相关主题
文本预览
相关文档 最新文档