最新4.1 基本触发器_图文.ppt
- 格式:ppt
- 大小:1.09 MB
- 文档页数:15
1 第4章 触发器 §4-1 概述§4-2 触发器的电路结构与动作特点 4-2-1 基本RS触发器 (1学时) 4-2-2 同步 RS触发器 (0.5学时) 4-2-3 主从触发器 一、 主从RS触发器 (0.5学时) 二、 主从JK触发器 (0.5学时) 4-2-4 边沿触发器 (0.5学时) §4-3 触发器的逻辑功能及其描述方法 (1学时) §4.4 集成触发器(自学)
【教学目的】触发器是时序逻辑电路的基本单元。本章的教学目的是让学生了解各种常用触发器(基本触发器、同步触发器、主从触发器、边沿触发器等)的电路结构和动作特点;掌握时钟触发器(JK、T、D触发器)的逻辑功能及其描述方法。 【教学重点】时钟触发器(JK、T、D触发器)的逻辑功能及其描述方法。
【教学难点】各种常用触发器的电路结构和动作特点。 【教学方法和手段】 多媒体课堂教学 【课外作业】 4.1,4.5,4.9,4.13 【学时分配】 共4学时 【自学内容】 触发器的动态特性、 集成触发器的应用 【教学内容】 见下
§4-1 概 述 2
数字电路: 分组合逻辑电路和时序逻辑电路两大类。 组合逻辑电路的基本单元是基本门;时序逻辑电路的基本单元是触发器 一.触发器的必备特点 1.具有两个能自行保持的稳态(1态或0态); 2.外加触发信号时,电路的输出状态可以翻转; 3.在触发信号消失后,能将获得的新态保存下来。 二.触发器的分类 从电路结构不同分:1).基本触发器;2).同步触发器;3).主从触发器;4).边沿触发器 从逻辑功能不同分:1).RS触发器;2).JK触发器;3).T触发器;4).D触发器
§4.2 触发器的电路结构与动作特点
4.2.1基本RS触发器 一.用与非门组成的基本RS触发器 1.电路结构 将两个与非门的输入输出端交叉耦合就构成了一个基本RS触发器,如图4.2.1所示。它与组合电路的根本区别在于,电路中有反馈线。
第四章触发器★主要内容1.基本触发器2.同步触发器3.边沿触发器4.时钟触发器的功能分类、功能表示方法及转换5.触发器的电气特性6.触发器的VHDL描述及其仿真★教学目的和要求1、熟练掌握基本RS触发器的电路组成和逻辑功能分析(会列真值表和画波形图);2、掌握时钟脉冲控制的同步RS触发器的电路组成和逻辑功能(会列真值表、特性方程和画波形图);3、熟练掌握D.JK边沿触发器的的工作特点及逻辑功能;正确区分电平触发和边沿触发的概念。
4、时钟触发器的功能分类、功能表示方法及转换;了解触发器的电气特性。
5、理解触发器的VHDL描述例子,会利用MAX+PLUS Ⅱ软件对触发器功能进行仿真,能根据仿真结果波形清楚各个触发器的功能。
★学时数:6学时★重难点重点:各种触发器的逻辑功能和触发方式。
难点:边沿JK、D触发器的结构。
第四章 触发器上一章学习了组合逻辑电路:(1)SSI 构成;(2)中规模部件构成。
全加器、比较器、译码器、数据选择器、编码器。
组合电路和时序逻辑电路是数字电路的两大类,时序电路具有记忆功能,它的某一时刻输出信号,不仅取决于当时的输入信号,而且还与电路原来状态有关。
触发器是构成时序电路的基本单元,因此,在学习时序电路之前,必需先掌握触发器(了解电路结构,掌握其功能和触发方式、熟悉逻辑符号等),特别是D 触发器和JK 触发器。
概述:1、触发器的基本要求:每个触发器都有两个互非的输出端Q 和Q ,如SR 触发器。
①触发器应有两个稳定的状态“0”态:0=Q ,1=Q ;“1”态:1=Q ,0=Q 。
稳定:触发器在没有触发信号作用下,维持原来状态不变。
②能够接收,保存和输出一位二进制信息“1”和“0”。
2、触发器的现态和次态现态n Q —— 触发器接收输入信号之前的状态 次态1+n Q —— 触发器接收输入信号之后的状态。
3、触发器的分类:① 基本触发器(没有时钟输入端)。
② 时钟触发器(有时钟脉冲输入端,触发器按时钟节拍动作)。