数字电路习题-第八章
- 格式:pdf
- 大小:204.94 KB
- 文档页数:6
1、在数字系统中,下列哪种不是数的小数点表示法?A.定点整数表示法B.记阶表示法C.浮点表示法D.定点小数表示法正确答案:B2、下列哪种代码是自补码?A.格雷码B.步进码C.8421码D.2421码正确答案:D3、下列哪种不是可靠性编码?A.8421海明码B.余三码C.格雷码D.奇偶校验码正确答案:B4、下列哪个不是逻辑代数的基本运算?A.与B.与非C.或D.非5、下列逻辑函数的表示方法中哪种不是唯一的?A.卡诺图B.最小项标准式C.逻辑表达式D.真值表正确答案:C6、下列哪个不是逻辑门的符号标准?A.长方形符号B.数字符号C.等效符号D.变形符号正确答案:B7、下列哪个叙述是正确的?A.竞争是同一个信号或同时变化的某些信号经过不同路径到达某一点有时差的这种现象B.产生错误输出的竞争是非临界竞争C.竞争一定是同一个信号经过不同路径到达某一点有时差的这种现象D.竞争一定是同时变化的某些信号经过不同路径到达某一点有时差的这种现象正确答案:B8、下列哪个叙述是正确的?A.险象分为静态险象和动态险象B.险象分为功能险象和静态险象C.险象分为功能险象和逻辑险象D.险象不一定是竞争的结果正确答案:A9、下列叙述哪个是正确的?A.RC延迟电路不能用于消除险象B.RC延迟电路在实际运行的数字电路中起到了很重要的作用C.RC延迟电路在电路中很少存在D.RC延迟电路在电路的使用中不会起到好的作用正确答案:B10、在广义上,组合电路可以看作是下列哪个器件?A.译码器B.选择器C.分配器D.编码器正确答案:A11、下列逻辑电路中为时序逻辑电路的是()。
A.译码器B.寄存器C.数据选择器D.加法器正确答案:B12、对于D触发器,欲使=,应使输入D=()。
A.0B.QC.D.1正确答案:B13、有一T触发器,在T=1时加上时钟脉冲,则触发器()。
A.状态反转B.保持原态C.置0D.置1正确答案:A14、现欲将一个数据串延时4个CP(时钟周期)的时间,则最简单的办法采用()。
"数字逻辑与电路"复习题第一章数字逻辑根底〔数制与编码〕一、选择题1.以下代码中为无权码的为 CD。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为 AB 。
A.8421BCD码B. 5421BCD码C. 余三码D. 格雷码3.一位十六进制数可以用 C 位二进制数来表示。
A. 1B. 2C. 4D. 164.十进制数25用8421BCD码表示为 B 。
A. 10 101B. 0010 0101C. 100101D. 101015.在一个8位的存储单元中,能够存储的最大无符号整数是 CD 。
A.〔256〕10B.〔127〕10C.〔FF〕16D.〔255〕10 6.与十进制数〔53.5〕10等值的数或代码为 ABCD 。
A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.与八进制数(47.3)8等值的数为:A B 。
A.(100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)28.常用的BC D码有C D 。
A.奇偶校验码B.格雷码C.8421码D.余三码二、判断题〔正确打√,错误的打×〕1. 方波的占空比为0.5。
〔√〕2. 8421码1001比0001大。
〔×〕3. 数字电路中用"1〞和"0〞分别表示两种状态,二者无大小之分。
〔√〕4.格雷码具有任何相邻码只有一位码元不同的特性。
〔√〕5.八进制数〔17〕8比十进制数〔17〕10小。
〔√〕6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
〔√〕7.十进制数〔9〕10比十六进制数〔9〕16小。
〔×〕8.当8421奇校验码在传送十进制数〔8〕10时,在校验位上出现了1时,说明在传送过程中出现了错误。
〔√〕三、填空题1.数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1和 0来表示。
3.4 X 、Y 均为四位二进制数,它们分别是一个逻辑电路的输入和输出。
设: 当 0≤X≤ 4时, Y=X+1 ;当 5≤X≤9 时,Y=X -1,且X 不大于9。
(1) 试列出该逻辑电路完整的真值表; (2) 用与非门实现该逻辑电路。
解:(1) 按题意要求列真值表如下:0 0 0 0x 3x 2x 1x 0y 3y 2y 1y 00 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 01 0 0 11 0 1 01 0 1 11 1 0 01 1 0 11 1 1 01 1 1 10 0 0 10 0 1 00 0 1 10 1 0 00 1 0 10 1 0 00 1 0 10 1 1 00 1 1 11 0 0 0x x x x x x x x x x x x x x x x x x x x x x x xX X Y 033=x 3X X X X X Y 031022++=x 3X XX X X X X X X X X X Y 0132121231+++=x 3X Y 00=01001110000111101x 3x 2x 1x 01111(2) 把与或表达式转换为与非表达式,以便用与非门实现该逻辑电路。
X X X X Y 03033==X X X X X X X X X X Y 0310*******=++=X X X X X X X X X X X X X X X X X X X X X X X X Y 0132012012030132012012031=+++= X Y 00=作图如下:x 3x 2x 1x 0y 3y 2y 1y 03.5 设计一交通灯监测电路。
红、绿、黄三只灯正常工作时只能一只灯亮,否则,将会发出检修信号,用两输入与非门设计逻辑电路,并给出所用74系列的型号。
解:设A 、B 、C 分别表示红、绿、黄三只灯,且亮为1,灭为0;检修信号用L 表示,L 为1表示需要检修。
一、选择题1、时序电路可由( )组成。
A.门电路B.触发器或触发器和门电路C.触发器或门电路D.组合逻辑电路 2、下列选项中不是时序电路组成部分的是( )。
A.门电路 B.组合逻辑电路 C.触发器 D.寄存器 3、时序电路由门电路和( )组合而成A.触发器B.寄存器C.加法器D.译码器 4、时序电路的输出状态的改变( )。
A.仅与该时刻输入信号的状态有关 B.仅与时序电路的原状态有关 C.与所述的两个状态都有关 D.与所述的两个状态都无关 5、时序逻辑电路中一定包含()。
A.触发器B.组合逻辑电路C.移位寄存器D.译码器 6、时序逻辑电路中必须有()。
A.输入逻辑变量B.时钟信号C.计数器D.编码器7、有一个与非门构成的基本RS 触发器,欲使该触发器保持原状态,即n n Q Q =+1, 则输入信号应为()。
A.0==R SB. 1==R SC. 0,1==R SD. 1,0==R S 8、有一个或非门构成的基本RS 触发器,欲使该触发器保持原状态,即n n Q Q =+1, 则输入信号应为()。
A.0==R SB. 1==R SC. 0,1==R SD. 1,0==R S 9、有一个与非门构成的基本RS 触发器,欲使该触发器01=+n Q, 则输入信号应为()。
A.0==R SB. 1==R SC. 0,1==R SD. 1,0==R S 10、有一个或非门构成的基本RS 触发器,欲使该触发器01=+n Q, 则输入信号应为()。
A.0==R SB. 1==R SC. 0,1==R SD. 1,0==R S 11、有一个与非门构成的基本RS 触发器,欲使该触发器11=+n Q, 则输入信号应为()。
A.0==R SB. 1==R SC. 0,1==R SD. 1,0==R S 12、有一个或非门构成的基本RS 触发器,欲使该触发器11=+n Q, 则输入信号应为()。
A.0==R SB. 1==R SC. 0,1==R SD. 1,0==R S13、对于JK 触发器,输入1,0==K J ,CP 脉冲作用后,触发器的次态应为()。
数电题库及答案编辑整理:尊敬的读者朋友们:这里是精品文档编辑中心,本文档内容是由我和我的同事精心编辑整理后发布的,发布之前我们对文中内容进行仔细校对,但是难免会有疏漏的地方,但是任然希望(数电题库及答案)的内容能够给您的工作和学习带来便利。
同时也真诚的希望收到您的建议和反馈,这将是我们进步的源泉,前进的动力。
本文可编辑可修改,如果觉得对您有帮助请收藏以便随时查阅,最后祝您生活愉快业绩进步,以下为数电题库及答案的全部内容。
数字电子技术习题库一、填空题(每空1分,共20分)1。
有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( ).2。
三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5。
已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( ).6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码. 7。
典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM.该ROM 有( )根地址线,有( )根数据读出线.10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11.);Y 3 =( )。
12。
某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
数字电路与逻辑设计习题及参考答案数字电路与逻辑设计习题及参考答案- 2 -⼀、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. ⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
A. 1B. 2C. 4D. 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表⽰⽅法中具有唯⼀性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在⼀个8位的存储单元中,能够存储的最⼤⽆符号整数是 D 。
A.(256)10B.(127)10C.(128)10D.(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
A.BB.AC.B A ⊕D. B A ⊕7.求⼀个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。
B B.A+C C.(A+B)(A+C) D.B+C9.在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
DA.全部输⼊是0 B.任⼀输⼊是0 C.仅⼀输⼊是0 D.全部输⼊是110.在何种输⼊情况下,“或⾮”运算的结果是逻辑1。
AA.全部输⼊是0 B.全部输⼊是1 C.任⼀输⼊为0,其他输⼊为1 D.任⼀输⼊为1 11.⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.1010112.不与⼗进制数(53.5)10等值的数或代码为C 。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.11)2D.(65.4)813.以下参数不是矩形脉冲信号的参数D 。
A.周期B.占空⽐C.脉宽D.扫描期14.与⼋进制数(47.3)8等值的数为: B A. (100111.0101)2 B.(27.6)16 C.(27.3 )16D. (100111.101)215. 常⽤的BCD码有 D 。
第1章习题及解答1.1 将下列二进制数转换为等值的十进制数。
(1)(11011)2 (2)(10010111)2(3)(1101101)2 (4)(11111111)2(5)(0.1001)2(6)(0.0111)2(7)(11.001)2(8)(101011.11001)2题1.1 解:(1)(11011)2 =(27)10 (2)(10010111)2 =(151)10(3)(1101101)2 =(109)10 (4)(11111111)2 =(255)10(5)(0.1001)2 =(0.5625)10(6)(0.0111)2 =(0.4375)10(7)(11.001)2=(3.125)10(8)(101011.11001)2 =(43.78125)10 1.3 将下列二进制数转换为等值的十六进制数和八进制数。
(1)(1010111)2 (2)(110111011)2(3)(10110.011010)2 (4)(101100.110011)2题1.3 解:(1)(1010111)2 =(57)16 =(127)8(2)(110011010)2 =(19A)16 =(632)8(3)(10110.111010)2 =(16.E8)16 =(26.72)8(4)(101100.01100001)2 =(2C.61)16 =(54.302)81.5 将下列十进制数表示为8421BCD码。
(1)(43)10 (2)(95.12)10(3)(67.58)10 (4)(932.1)10题1.5 解:(1)(43)10 =(01000011)8421BCD(2)(95.12)10 =(10010101.00010010)8421BCD(3)(67.58)10 =(01100111.01011000)8421BCD(4)(932.1)10 =(100100110010.0001)8421BCD1.7 将下列有符号的十进制数表示成补码形式的有符号二进制数。
数字逻辑复习资料一、单选题1、A⊕1⊕0⊕1⊕1⊕0⊕1 = ()。
A. AB.AC. 0D. 12、AB C+A D在四变量卡诺图中有()个小格是“1”。
A.13B.12C.6D.53、完全确定原始状态表中的五个状态A、B、C、D、E,若有效对A和B,B和D,C和E,则最简状态表中只含()个状态。
A.2B.3C.1D.44、十进制数555的余三码为()。
A.101101101B.010*********C.100010001000D.010*********5、下列逻辑门中,()不属于通用逻辑门。
A.与非门B.或非门C.或门D.与或非门6、下列触发器中,()一般不能作为同步时序逻辑电路的记忆元件。
A. D触发器B. J-K触发C. T触发器D. 基本RS触发器7、同步时序电路设计中,状态编码采用相邻编码法的目的是()。
A.减少电路中的触发器B.提高电路速度C.提高电路可靠性D.减少电路中的逻辑门8、设计一个8421码加1计数器,至少需要()个触发器。
A.3B.4C.6D.109、三极管作为开关时工作区域是()。
A. 饱和区+放大区B. 击穿区+截止区C. 放大区+击穿区D. 饱和区+截止区10、()触发器可以用来构成移位寄存器。
A. 基本R-SB. 同步R-SC. 同步DD. 边沿D二、填空题1、数字逻辑电路可分为()和()两大类。
2、在定点计算机中,“0”的原码有()种形式,补码有()种形式。
3、对由与非门组成的基本R-S触发器,当R =()、S =()时,触发器保持原有状态不变。
4、全加器是一种实现两个一位二进制数以及来自低位的进位相加,产生本位“和”及()功能的逻辑电路。
5、化简不完全确定原始状态表引用了状态()的概念。
6、一个Mealy型“0011”序列检测器的最简状态表中包含()个状态,电路中有()个触发器。
7、二进制数10111111对应的八进制数为(),十进制数为()。
8、两输入与非门的输入为01时,输出为()。
数字电子技术基础试题一、填空题 : (每空1分,共10分)1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。
图 12.下列几种TTL电路中,输出端可实现线与功能的电路是()。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是()。
A、通过大电阻接地(>1.5KΩ)B、悬空C、通过小电阻接地(<1KΩ)D、通过电阻接V CC4.图2所示电路为由555定时器构成的()。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路()。
图2A、计数器B、寄存器C、译码器D、触发器6.下列几种A/D转换器中,转换速度最快的是()。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用()。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、已知逻辑函数与其相等的函数为()。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简(每题5分,共10分)1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析下列电路。
数电课程各章重点项目一:1、什么是数字信号2、数制、BCD码的转换3、与门、或门、非门及各种复合门逻辑功能和符号4、OC门和三态门的符号、特点及应用5、卡诺图、代数法的化简6、组合逻辑电路的定义7、逻辑函数的一般表示形式8、组合逻辑电路的分析9、组合逻辑电路的设计(例如:全加器、三人表决器)项目二:1、译码器74LS138的功能和应用(尤其是构成函数发生器)2、数据选择器74LS151的功能和应用(尤其是构成函数发生器)3、编码器、全加器、数值比较器的功能;4、抢答器电路的理解;项目三项目五:1、触发器的特性和分类2、掌握RS、JK、D、T触发器的逻辑功能和特性方程3、掌握同步式、维持阻塞式、边沿式触发器的触发方式4、会根据给定触发器类型,分析画出触发器输出波形5、时序逻辑电路的定义和分类6、时序逻辑电路的分析7、计数器74LS161的功能和应用(反馈复位法CR和反馈预置法LD构成任意进制计数器)8、CD4520的功能和应用(构成任意进制计数器)9、CD4518的功能和应用(构成任意进制计数器)第一章逻辑代数基础知识要点一、在时间和数值上均做断续变化的信号,称为数字信号二、二进制、十进制、十六进制数之间的转换;A、R进制转换成十进制:按权展开,求和。
(1101.101)2=1×23+1×22+0×21+1×2+1×2-1+0×2-2+1×2-3(4E6)H= 4´162+14 ´161+6 ´160=(1254)DB、十进制转换成R进制:整数部分除R取余法,小数部分乘R取整法。
C、二进制转换八进制:三位并一位,八进制转换二进制:一位拆三位D、二进制转换十六进制:四位并一位,十六进制转换二进制:一位拆四位( 38)10=( 10 0110 )2 =( 26 )16=( 46 )8=( 0011 1000 ) 8421BCD =( 0110 1011)余3BCD 三、8421BCD、5421BCD、余3BCD码、格雷码8421BCD码①特点:每位十进制用四位二进制表示,并从高位到低位8 4 2 1即23、 22、 21、2属于有权码.②注意:不允许出现1010~1111这六个代码,十进制没有相应数码,称作伪码。
第一章 数字逻辑电路基础一、填空题1、模拟信号的特点是在 和 上都是 变化的。
(幅度、时间、连续)2、数字信号的特点是在 和 上都是 变化的。
(幅度、时间、不连续)3、数字电路主要研究 与 信号之间的对应 关系。
(输出、输入、逻辑)4、用二进制数表示文字、符号等信息的过程称为_____________。
(编码)5、()11011(2= 10),()1110110(2= 8),()21(10= 2)。
(27、166、10101)7、最基本的三种逻辑运算是 、 、 。
(与、或、非)8、逻辑等式三个规则分别是 、 、 。
(代入、对偶、反演)9、逻辑函数化简的方法主要有 化简法和 化简法。
(公式、卡诺图)10、逻辑函数常用的表示方法有 、 和 。
(真值表、表达式、卡诺图、逻辑图、波形图五种方法任选三种即可)11、任何一个逻辑函数的 是唯一的,但是它的 可有不同的形式,逻辑函数的各种表示方法在本质上是 的,可以互换。
(真值表、表达式、一致或相同) 12、写出下面逻辑图所表示的逻辑函数Y= 。
(C B A Y )(+=)13、写出下面逻辑图所表示的逻辑函数Y= 。
())((C A B A Y ++=)14、半导体二极管具有 性,可作为开关元件。
(单向导电)15、半导体二极管 时,相当于短路; 时,相当于开路。
(导通、截止) 16、半导体三极管作为开关元件时工作在 状态和 状态。
(饱和、截止) 二、判断题1、十进制数74转换为8421BCD 码应当是BCD 8421)01110100(。
(√)2、二进制只可以用来表示数字,不可以用来表示文字和符号等。
(╳)3、十进制转换为二进制的时候,整数部分和小数部分都要采用除2取余法。
(╳)4、若两个函数相等,则它们的真值表一定相同;反之,若两个函数的真值表完全相同,则这两个函数未必相等。
(╳)5、证明两个函数是否相等,只要比较它们的真值表是否相同即可。
(√)6、在逻辑函数表达式中,如果一个乘积项包含的输入变量最少,那么该乘积项叫做最小项。
第八章数字信号基带传输系统未做出:11、12、17、20 图见附文件:1、6③、14、218-1 设有数字序列为:[a n] = {010011000001011100001}。
①试画出对应的单极性NRZ、RZ和双极性NRZ、RZ、差分码、AMI 码及HDB.码対应的波形;②试画出绝对码和相对码互相转换的数字电路图及绝对码和相对码波形图。
解:①②绝对码一相对码:相对码一绝对码:占___________ 當也㊉治——H ----绝对码即是①中的务,相对码即是①中的差分码b no8-2什么叫码间串扰?试说明其产生的原因及消除码间串扰的方法。
解:①数字基带信号波形在信道中传输时,由于信道特性的不理想,使接收端的信号波形展宽。
从而在判决时刻,前后几个码元波形展宽的拖尾对当前码元判决产生干扰。
②可以合理设计信道总的传输函数H(e),使得前一码元拖尾在当前码元判决时刻为过零点,则无干扰。
8-3设有一传输信道,信道带宽为300〜3000Hz,现欲传输基带信号,其带宽为0〜1200Hz,试问:①该基带信号能否在此信道中直接传输?为什么?②若分别采用DSB及SSB二种调制方式传输,那么如何选择调制器所需的载波频率?解:(1)基带信号带宽不在信道带宽范围内,不能直接传输。
(2) DSB:信道带宽3000-300=2700Hz,容纳双边带后的剩余量2700-1200X2 = 300Hz,所以fo下限300+1200=1500Hz, 上限为3000-1200= 1800Hz o 即1500Hz < /()< 1800HzoSSB:采用上边带,300Hz< /o <3000-1200 = 1800Hz 采用下边带,1500Hz = 300+1200</o < 3000Hz8-4设二进制随机序列中0和1分别用g⑴和-g⑴表示,它们111现的概率分别为P和1-Po①试写出随机序列功率谱中连续谱部分和离散谱部分的表达式;②若g⑴是如图E8」(a)所示的波形,:T为码元宽度(齐»)。
第八章 脉冲波形的变换与产生555定时器及其应用 1.电路结构及工作原理 555定时器内部由分压器、 电压比较器、RS 锁存器(触发器)和 集电极开路的三极管T 等三部分组成, 其内部结构及示意图如图22a)、22b)所示。
在图22b )中,555定时器是 8引脚芯卡,放电三极管为外接电 路提供放电通路,在使用定时 器时,该三极管集电极 (第7脚)一般要接上拉电阻,1C 为反相比较器,2C 为同相比较器,比较器的基准电压由 电源电压CC V 及内部电阻分压 比决定,在控制CO V (第5脚)3V cc触发输入VI2阀值输入VI1控制电压VCO 12345678GND 触发输出复位控制电压阀值放电V cc 555图22b) 引脚图悬空时,CC R V V 321=、CC R V V 312=;如果第5脚外接控制电压, 则=1R V CO V 、212=R V CO V ,d R 端(第4脚)是复位端,只要d R 端加上低电平,输出端(第3脚)立即被置成低电平,不受其它输入状态的影响,因此正常工作时必须使d R 端接高电平。
由图22a),1G 和2G 组成的RS 触发器具有复位控制功能,可控制三极管T 的导通和截止。
由图22a)可知,当1i V >1R V (即1i V >CC V 32)时,比较器1C 输出0=R V当2i V >2R V (即>2i V CC V 31)时,比较器2C 输出1=S VRS 触发器Q =03G 输出为高电平,三极管T 导通,输出为低电平(0=o V )当1i V <1R V (即1i V <CC V 32),2i V CC V 31<时,比较器1C 输出高电平,1=R V ,2C 输出为低电平0=S V基本RS 触发器Q =1,3G 输出为低电平,三极管T 截止,同时4G 输出为高电平。
当1i V >1R V (即1i V >CC V 32)时,比较器1C 输出0=R V当2i V <2R V (即2i V CC V 31<)时,比较器2C 输出0=S V⇒1G 、2G 输出Q =1,1=Q 同进T 截止,4G 输出为高电平 这样,就得到了表2所示555功能表。
数字电子技术练习题113AF.2H = 0011 1010 1111.0010 = 1110101111.001B1111101.11B = 0111 1101.1100 = 7D.CH21011.1010B=(1×23+1×21+1×20+1×2-1+1×2-3)D=11.625DDFC.8H =(13×162+15×161+12×160+8×16-1)D = 3580.5D3208转换成十六进制数208D = D0H40.625转换成十六进制数0.625D = 0.1010B= 0.AH5求十进制数876的BCD码876D = (1000 0111 0110)8421BCD876D = 1101101100B=36CH6(1)对于各种集成电路,使用时一定要在推荐的工作条件范围内,否则将导致性能下降或损坏器件。
(2)数字集成电路中多余的输入端在不改变逻辑关系的前提下可以并联起来使用,也可根据逻辑关系的要求接地或接高电平。
TTL电路多余的输入端悬空表示输入为高电平;但CMOS电路,多余的输入端不允许悬空,否则电路将不能正常工作。
(3)TTL电路和CMOS电路之间一般不能直接连接,而需利用接口电路进行电平转换或电流变换才可进行连接,使前级器件的输出电平及电流满足后级器件对输入电平及电流的要求,并不得对器件造成损害。
7①利用半导体器件的开关特性,可以构成与门、或门、非门、与非门、或非门、与或非门、异或门等各种逻辑门电路,也可以构成在电路结构和特性两方面都别具特色的三态门、OC门、OD门和传输门。
②随着集成电路技术的飞速发展,分立元件的数字电路已被集成电路所取代。
③TTL电路的优点是开关速度较高,抗干扰能力较强,带负载的能力也比较强,缺点是功耗较大。
④CMOS电路具有制造工艺简单、功耗小、输入阻抗高、集成度高、电源电压范围宽等优点,其主要缺点是工作速度稍低,但随着集成工艺的不断改进,CMOS 电路的工作速度已有了大幅度的提高。
《电工学》第八章门电路和组合逻辑电路期末考试试题及答案一、填空题(1)在时间上和数值上均作连续变化的电信号称为模拟信号;在时间上和数值上离散的信号叫作数字信号。
(2)数字电路中,输入信号和输出信号之间的关系属于逻辑关系,所以数字电路也称为逻辑电路。
(3)在逻辑运算中,最基本的运算是与、或、和非运算,对应的电路称为与门、或门、和非门。
(4)在正逻辑系统约定下,“1”表示高电平,“0”表示低电平。
二、选择题(1)十进制数100对应的二进制数为(C)A、101110B、1100010C、1100100D、1000100(2)和逻辑式AB表示不同逻辑关系的逻辑式是(B)A、A B+D、AB A+B、A B⋅C、AB B+(3)数字电路中,机器识别和常用的数制是(A)A、二进制B、八进制C、十进制D、十六进制(4)一个两输入端的门电路,当输入为1和0时,输出不是1的门是(C)A、与非门B、或门C、或非门D、异或门(5)组合逻辑电路的输出取决于(A)A、输入信号的现态B、输出信号的现态C、输入信号的现态和输出信号变化前的状态(6)组合逻辑电路的分析是指(C)A、已知逻辑图,求解逻辑表达式的过程B、已知真值表,求解逻辑功能的过程C、已知逻辑图,求解逻辑功能的过程(7)组合逻辑电路的设计是指(A)A、已知逻辑要求,求解逻辑表达式并画逻辑图的过程B 、已知逻辑要求,列真值表的过程C 、已知逻辑图,求解逻辑功能的过程三、化简下列逻辑函数:(1) 1(1)F AB B AB A B AB A B A A B =++=++=++=+ (2)()()2()()()()F B AD AD B AD AD B A D B A D A D B B A D =+++=+⊕=⊕+=⊕(3) ()A B C AB ABC AB C AB ++=+=+(4) ()AB BC BC AB C B B AB C ++=++=+ 四、写出图示两电路的逻辑表达式及真值表。