sigmadelta和多电平DAC专业技术
- 格式:docx
- 大小:100.87 KB
- 文档页数:8
delta-sigma adc原理Delta-Sigma ADC是一种常用的模数转换器,其原理基于Δ-Σ调制(Delta-Sigma Modulation)。
它应用广泛,特点是可实现高分辨率、低失真和高动态范围的模数转换。
1.简介Delta-Sigma ADC是将模拟信号转换为数字信号的一种技术。
它使用增量调制技术将输入信号转换为脉冲序列,再通过积分器形成模拟信号。
然后通过数字滤波器对模拟信号进行滤波,最后得到输出数字信号。
2.增量调制增量调制是Delta-Sigma ADC的核心部分。
它通过比较输入信号与量化器输出信号的差值,生成Δ-Σ调制的输出脉冲序列。
在增量调制中,使用一个比较器将输入信号与量化器输出信号进行比较。
当输入信号大于量化器输出信号时,比较器输出1;当输入信号小于量化器输出信号时,比较器输出-1。
这样,通过不断比较输入信号与量化器输出信号,就可以得到Δ-Σ调制的输出脉冲序列。
3.积分器在增量调制过程中,由于比较操作是离散的,会导致增量调制的输出脉冲序列带有高频成分。
为了消除这些高频成分,需要使用积分器将输出脉冲序列转换为模拟信号。
积分器通过对输出脉冲序列进行积分,得到与输入信号相关的模拟信号。
积分器可以使用电容器和运算放大器等元件来实现。
4.数字滤波器模拟信号经过积分器转换为数字信号后,仍然存在一些高频噪声。
为了滤除这些噪声,需要使用数字滤波器对数字信号进行滤波。
最常用的数字滤波器是低通滤波器,可以通过抽取和重插值的方式实现。
5.数据处理通过数字滤波器滤波后得到的输出数字信号可以用于后续的数据处理。
可以对其进行采样、量化和编码等操作,以得到最终的数字输出结果。
6.优势Delta-Sigma ADC具有以下优势:-高分辨率:通过增量调制和数字滤波器,可以实现较高的分辨率。
-低失真:增量调制和数字滤波器的特性可以降低噪声和失真。
-高动态范围:Delta-Sigma ADC可以实现比较大的动态范围,适用于高精度应用场景。
低速高精度Sigma-Delta调制器的研究与设计摘要:在科技的不断发展中,数字信号处理在现代电子系统中扮演着重要的角色。
而Sigma-Delta调制器作为一种常用的调制技术,其低速高精度的特点使其在音频设备、传感器等领域得到广泛应用。
本文将对低速高精度Sigma-Delta调制器的研究与设计进行探讨。
关键字:Sigma-Delta调制器;低速;高精度前言Sigma-Delta调制器是一种常用的数字信号处理器件,通过高速采样和数字滤波的方式实现高精度的信号处理与转换。
在低速高精度应用中,Sigma-Delta调制器具有独特的优势,被广泛应用于医疗、通讯等领域。
通过设计低速高精度Sigma-Delta调制器,满足硅微机械陀螺接口模块设计要求。
1 Sigma-Delta调制器的原理Sigma-Delta调制器的技术支持包括两种,一种是过采样技术,另一种是噪声整形技术。
使用过采样技术,模数转换器的信噪比得到较好的改善。
噪声整形技术是通过处理滤波,将频谱上面的噪声分布进行改变,把带内量化噪声分离至带外高频段处,以促进系统信噪比、精度的提升[1]。
Sigma-Delta调制器的核心是一个比较器和一个积分器。
通过不断地对输入信号进行采样和积分,实现了对信号的高精度还原。
该调制器通过负反馈的方式,不断调整输出信号,使其尽可能接近输入信号。
Sigma-Delta调制器的输出信号是一个高频脉冲串,该脉冲串的平均值与输入信号的幅值成正比。
通过低通滤波器对输出信号进行滤波,可以得到与输入信号几乎完全一致的模拟信号。
Sigma-Delta调制器的主要优点是高精度和低成本。
它可以实现高达24位的模数转换精度,并且在集成电路中可以实现。
此外,该调制器对于非线性和噪声具有较高的容忍度,能够有效地提高系统性能。
2低速高精度Sigma-Delta调制器的设计2.1设计原理Sigma-Delta调制器的设计原理主要包括两个关键步骤:过采样和数字滤波。
使用SigmaDeltaADC时容易被忽略的问题最近见到不少帖子说,SigmaDelta型ADC不稳定。
其实大多数不是ADC的问题。
而是没有深刻理解SigmaDelta型ADC的原理和内部结构。
∑-△型ADC是一类利用过采样原理来扩展分辨率的模数转换器件,从原理上看,∑-△型ADC利用非常低分辨率的ADC(一般1bit)的ADC通过高速过采样,得到码流后量化得到数字量。
因为1bit ADC 就是一个比较器,1bitDAC也可以用模拟开关来实现;加之滤波和量化工作也是全数字实现的,所以∑-△型ADC更像是数字器件而不是模拟器件。
这最大可能的避免了模拟电路的漂移、批次性问题。
因此∑-△型ADC可以很容易达到高精度和高分辨率。
下面看图4.2:一个带锁存的比较器作为1bitADC,其输出码流分2路,一路给数字滤波和量化用,另一路反馈到减法器。
积分器的作用就是对减法器后的输入信号求平均。
关于∑-△调制和过采样的原理,很多教科书都是搬弄一大堆的公式和定理,证明码流平均值正比输入电压就了事。
没有让读者真正理解,害了不少人。
我觉得,从大家都熟悉的运放负反馈虚短路的知识,很容易理解∑-△调制的原理。
图4.2的整个环路构成典型的负反馈,那么由反馈理论可知,只要比较器(相当于运放)的开环增益足够大,A点会非常接近0V(虚地),即DAC的码流平均值(积分器就是求平均)一定会非常接近输入信号Vin/Vref的值。
数字滤波和量化器功能就是一低通滤波器,就是将码流的平均值(低频量)取出作为ADC转换结果。
上面分析了∑-△型ADC的基本原理。
在实际的∑-△型ADC芯片中,都采用开关电容电路来实现输入、减法器、积分器、基准切换功能。
这样便于纯数字方法实现。
很多∑-△型ADC内置可编程增益放大器(PGA),非常方便与电桥、热电偶等微弱信号传感器连接。
PGA 的实现其实也是靠改变开关电容采样、积分与读出的速度比来实现的,仍然是纯数字电路实现,不存在运算放大器的漂移、失调、上下轨等问题。
SIGMA-DELTA DAC板的设计技术
傅菊英;谭永青
【期刊名称】《声学与电子工程》
【年(卷),期】2000()2
【摘要】介绍了一种新型的DAC板──SIGMA-DELTADAC的设计技术,给出了DAC板的设计原理框图,详细叙述了SIGMA-DELTADAC的硬件设计及软件调试结果。
【总页数】4页(P22-24)
【关键词】数模变换;电路设计;声呐;DAC板
【作者】傅菊英;谭永青
【作者单位】第七一五研究所
【正文语种】中文
【中图分类】U666.7;TN702
【相关文献】
1.A low-power triple-mode sigma-delta DAC for reconfigurable (WCDMA/ TD-SCDMA/GSM) transmitters [J], 邱东;易婷;洪志良
2.24-bit Low-Power Low-Cost Digital Audio Sigma-Delta DAC [J], LIU Yuyu; GAO Jun; YANG Xiaodong
3.低功耗小面积Sigma-Delta DAC数字电路的设计与研究 [J], 马彩彩;焦继业;郝振和
4.24-bit Low-Power Low-Cost Digital Audio Sigma-Delta DAC [J], 刘渝瑜;
高峻;杨晓东
5.一种带有DAC失配整形的高精度Sigma-Delta调制器 [J], 刘铭扬;王小松;刘昱因版权原因,仅展示原文概要,查看原文内容请购买。
(完整版)SigmaDeltaADC原理简单理解∑?模数转换器概述过采样∑?ADC 的基本结构包括抗混迭滤波器、调制器及降采样低通滤波器,如图3.1所⽰。
抗混迭滤波器将输⼊信号限制在⼀定的带宽之内,对于过采样ADC ,由于输⼊信号带宽0f 远⼩于采样频率sf 的⼀半,抗混迭滤波的通带到阻带之间的过渡带(2s f f -)较宽,缓解了其设计要求,可⽤低阶模拟滤波器实现。
调制器将过采样信号转化为⾼速、低精度的数字信号。
然后降采样滤波器将其转变为Nyquist 频率的⾼精度信号。
调制器可以抑制过采样率ADC 电路引⼊的噪声,⾮线性等误差,这样缓解了它对模拟电路的精度要求。
另外,对于开关电容电路实现的过采样ADC ,⽆需采⽤采样保持电路。
图3.1 ∑?过采样ADC 的结构图本章⾸先介绍了∑?ADC 的⼀些主要性能指标、调制器的⼯作原理、基本结构,然后介绍了调制器的⾮理想因素与误差来源,最后介绍了未深⼊研究的问题与宽带∑?ADC 研究现状。
3.1 ∑?ADC 的⼀些主要性能指标∑?ADC 的主要性能指标为:动态范围(DR)、信噪⽐(SNR)、信噪失真⽐(SNDR)、有效位数(ENOB)以及过载度(OL)。
如图3.2所⽰,图中横轴为输⼊信号的归⼀化值,即/in refV V ,纵轴为SNR 或SNDR ,⼆者均⽤dB 表⽰。
从图3.2中可以看出,当输⼊信号幅度较⼩时,SNR 和SNDR ⼤⼩是相等的;随着输⼊幅度的增加,失真将会降低调制器的性能,因⽽在输⼊幅度较⼤时,SNDR 会⽐SNR ⼩⼀些。
图3.2显⽰了⾮理想调制器的性能⽐理想调制器的性能差⼀些:⼀⽅⾯是由于实际调制器的有限增益引起性能成呈线性下降;另⼀⽅⾯是由于实际调制器过载⽽造成的性能下降。
图3.2 典型的∑?转换器的性能图调制器各相主要性能指标[60]介绍如下:1.信噪⽐(SNR):是指在⼀定的输⼊幅度时,转换器输出信号能量与噪声能量的⽐值。
一、概述Sigma-delta噪声整形技术是一种用于模拟数字转换(ADC)的技术,旨在提高ADC的动态范围和信噪比。
本文将从原理出发,对sigma-delta噪声整形技术进行深入探讨。
二、sigma-delta噪声整形原理的基本概念1. Sigma-delta ADC的基本原理Sigma-delta ADC是一种利用反馈环路将高频噪声通过过采样和噪声整形技术转移到高频范围,从而提高ADC的动态范围和信噪比的技术。
其基本原理是利用一个高速采样率进行采样,然后通过一个积分环路将采样值与前一次输出的预测值进行比较,从而产生一个误差信号,最终输出经过数字滤波器整形后的数字信号。
2. Sigma-delta噪声整形原理在sigma-delta ADC中,噪声整形技术是其中的关键部分。
其原理是在反馈环路中引入一个数字滤波器,使得ADC输入端的高频噪声被转移到了反馈环路中,从而减小了输出端的噪声水平。
三、sigma-delta噪声整形原理的工作过程1. Sigma-delta ADC的采样过程在sigma-delta ADC中,采样过程是以高速采样率进行的。
当输入信号经过采样电路后,会得到一个高速采样值,然后这个采样值会传送到反馈环路中进行处理。
2. 反馈环路的运行机制反馈环路中的数字滤波器会将采样值与前一次输出的预测值进行比较,然后产生一个误差信号。
这个误差信号经过数字滤波器的处理后,会得到一个经过噪声整形处理的数字信号,最终输出到ADC的输出端。
3. 噪声整形原理的作用噪声整形原理的作用是将输入端的高频噪声通过数字滤波器整形到高频范围,从而减小输出端的噪声水平。
这样可以提高ADC的信噪比,使得ADC能够更准确地采样和转换输入信号。
四、sigma-delta噪声整形原理的优点和局限性1. 优点(1) 提高了ADC的动态范围和信噪比,使得ADC的性能得到了显著提升。
(2) 采用数字滤波器对输入端的高频噪声进行整形,使得ADC适用于更宽的频率范围。
delta-sigma adc原理Delta-sigma模数转换器(ADC)是一种常用的转换器类型,用于将模拟信号转换为数字信号。
它使用了一种称为delta-sigma调制的技术,可以实现高分辨率和低成本的模数转换。
本文将介绍delta-sigma ADC的工作原理、架构和应用。
一、工作原理1. Delta-sigma调制Delta-sigma调制是一种用于将模拟信号转换为数字信号的技术。
它使用了一个比较器、一个积分器和一个数字滤波器。
比较器用于将模拟信号与一个参考信号进行比较,输出一个脉冲序列。
积分器用于对这个脉冲序列进行积分,得到一个累积量。
数字滤波器则用于对这个累积量进行滤波,以得到最终的数字输出。
2.噪声整形Delta-sigma调制的一个重要特性是噪声整形效应。
由于比较器的不理想性和积分器的存在,信号和噪声会被一起转换为脉冲序列,并紧接着被积分和滤波。
这样,高频噪声被转换成了低频噪声,这使得delta-sigma ADC对噪声更加敏感,可以实现较高的分辨率。
3.过采样Delta-sigma ADC通常会采用过采样的方式进行工作。
过采样是指在采样过程中使用比需要的采样率更高的采样率。
通过对信号进行多次采样,可以提高信号和噪声的比值,进而提高分辨率。
二、架构1.单级和多级Delta-sigma ADC可以分为单级和多级两种类型。
单级delta-sigma ADC一般只包含一个一阶delta-sigma调制器。
多级delta-sigma ADC则包含多个一阶或二阶delta-sigma调制器,并且通常会在不同的频率上进行采样。
多级delta-sigma ADC通常可以实现更高的分辨率和动态范围,但相应地,其复杂度也更高。
2.反馈结构Delta-sigma ADC的基本结构是一个带有反馈的调制器。
这个反馈回路通常以数字形式存在,用于校正系统中的非线性误差和偏移。
反馈结构可以使得delta-sigma ADC的性能更加稳定和准确。
摘要Σ-Δ ADC在工业控制、低频信号监测以及音频信号处理等领域一直有着不可替代的作用,其特点在于使用速度换取精度,对模拟电路设计的要求大大降低,在数字电路技术愈发先进的今天有着越来越重要的作用。
本文首先介绍了微功耗高精度Σ-Δ ADC的研究背景,总结了近年来国内外在低功耗以及微功耗ADC方面的研究现状,对部分低功耗Σ-Δ ADC所采用的技术进行了分析。
根据设计指标对Σ-Δ ADC进行系统级设计,调制器采用二阶反馈结构(Cascade of integrators feedback, CIFB)、一位量化、过采样率1024,数字抽取滤波器的结构采用三级级联积分梳状滤波器(Cascaded Integrator Comb, CIC),对整个Σ-Δ ADC 进行系统级仿真以确保整个系统的功能和环路稳定性,同时为后续电路级设计提供设计约束。
调制器电路的设计首先从降低电流的角度考虑,合理分配电流消耗,运算放大器的输入对管偏置在亚阈值区,使其在极低的电流下仍有较大的跨导;量化器采用无静态电流消耗的结构。
数字抽取滤波器采用CIC滤波器结构,其优势在于整数系数,所以不需要乘法器和存储器,并且有一部分电路仅仅工作在数据输出的频率下。
由于本设计所要求的信号带宽只有10Hz,所以采样频率也只有20.48kHz,在这个时钟下,CIC抽取滤波器的功耗非常低。
电路仿真结果显示,调制器信噪比为89.3dB,有效位数14.55位;CIC抽取滤波器可以通过提高抽取率来提高ADC 的信噪比。
采用华虹0.35µm工艺完成整个Σ-Δ ADC的版图设计,其中调制器部分采用全定制的设计方法,CIC抽取滤波器采用半定制设计方法,最终整体版图面积为1.8mm×1.68mm。
对版图进行后仿真,信噪比大于88.2dB,有效位数大于14.35 位。
模拟电路消耗的电流小于24µA,数字电路消耗电流约为3.12µA,满足设计要求。
新一代电流传感技术-Sigma Delta调制/解调技术仿真模型的建立0引言随着电力电子技术的不断更新和业界对于AC/DC,DC/DC变换器转换效率要求的不断提高,进一步提高电压电流的检测精度以提高负反馈控制的准确度和实时性成为大势所趋。
另一方面,当分布式发电技术在今后成为现实以后,大规模新能源逆变器实现并网,又给并网的电力的安全性提出了更高的要求。
比如在新一代的太阳能并网型的逆变器的标准中,要求一个输出能力为几十安到几百安AC电流的逆变器的电流的直流分量仅为mA的级别。
这个对于电流检测的动态范围提出了严酷的要求。
传统的方式要么像普通电流互感器只能够测量AC电流,要么像霍尔传感器那样,成本随动态范围的要求呈几何比例的上升。
对于这种高动态范围的电流传感要求,目前业界有一个趋势是使用Shunt电阻来测量。
而如何解决Shunt电阻两端差模电压的“隔离”高精度测量,成为一个需要解决的问题。
本文通过模拟仿真的方法,论证了基于Sigma Delta调制解调原理的电流检测的方法和指出了这一技术的发展趋势。
1基于Sigma Delta调制解调原理的电流采样对于电流采样来讲,采样的精度主要取决于传感器的精度和模数转换电路的信噪比。
而如果把“精度”这个词来参数化的话,那么一般来讲可以把“精度”细分化成静态精度(DC accuracy)和动态精度(AC accuracy)两组不同的参数。
静态精度的指标主要有增益误差(Gain Error)和直流偏移量(Offset Error),而这些误差往往是可以被系统矫正环节给消除的。
假设我们先摒除温度漂移对直流精度的影响,其实静态误差对于一个经过系统矫正后的测量系统的精度影响并不大。
动态精度主要指的就是系统信噪比(SNR),而对于高动态范围的电流检测来讲,其实主要的挑战就在于如何提高电流测量信号的信噪比。
而要在一个开关动作频繁,感性器件众多的电力电子的环境内,得到一个高信噪比的电流采样信号,谈何容易啊!要想提高信噪比,无非有这么两个方法。
sigma delta adc阶数
Sigma-delta ADC(Sigma-Delta模数转换器)是一种基于过采样技术的模数转换器,其ADC阶数取决于该技术中的Σ(sigma)和Δ(delta)转换器的级数。
Sigma-delta ADC通常由一个高阶的Σ(sigma)调制器和一个低阶的Δ(delta)调制器组成。
Σ调制器将输入信号进行过采样,并进行高阶低通滤波以提高信噪比。
然后,Δ调制器将过采样后的信号进行降采样,并进行低阶转换以得到最终的数字输出。
ADC阶数指的是Σ调制器的级数,也就是过采样的级数。
每一级的Σ(sigma)调制器都会增加1阶。
较高的阶数可以提供更高的过采样率和更好的信噪比,但也会导致更大的延迟和更复杂的电路设计。
通常,Sigma-delta ADC的阶数可以从1阶到6阶不等,具体的阶数选择取决于设计需求和性能要求。
较低的阶数适用于低速、低分辨率的应用,而较高的阶数则适用于高速、高分辨率的应用。
Σ-Δ调制技术,作为一种能采用较简单的结构及低成本来获得高的频率分辨率的方法已经成为一种流行的技术。
其基本概念是利用反馈环来提高粗糙量化器的有效分辨率并整形其量化噪声。
他最早被提出是在20世纪中期,近20年由于VLSI技术的发展才逐渐得到应用。
目前,这一技术已被广泛应用于数字音频、数字电话、图像编码、通信时钟振动及频率合成等许多领域。
1 Σ-Δ调制器原理及结构Sigmadelta调制器是给1个Delta调制器的前端加上环路滤波器并把其放入环路中来构成的。
在简单情况下,积分器可被用作环路滤波器。
因此,Sigmadelta调制器主要是由前端的积分器,1位A/D及反馈环路中的1位D/A来组成。
其主要组成框图如图1所示。
由于这个系统包括1个delta调制器和1个积分器,积分器实际起到求和的作用,相当于数学符号中Σ的功能,Sigmadelta调制器因而得名。
这个系统常被简写为Δ-Σ调制器,也常被称为Σ-Δ调制器。
采用这一结构可以对噪声进行整形或调制,使信号带宽内的噪声大大减小,而放大了信号带宽外的噪声。
相当于将噪声能量从低频段推到了高频段,而对信号本身不起整形作用。
这样在Σ-Δ调制器后加入低通滤波器,就可以有效地滤除信号带宽外的量化噪声,大大提高了系统性能。
2 Σ-Δ调制的噪声整形原理Σ-Δ技术将输入信号以远超过奈奎斯特频率的采样频率进行高速采样,对每个采样信号量化比特数常采用1比特,通常又称为1比特采样A/D转换器。
他主要是通过过采样技术及反馈环本身的结构对由于A/D变换产生的量化噪声进行整形,使其变化到信号带宽之外。
(1)量化噪声及过采样技术量化噪声是由于模拟信号被采样和量化时,被采样的模拟信号与量化电平之间总有一定误差而造成的。
通常假定量化噪声是随机的,采样点与采样点之间的误差互不相关且等概率的分布在2个相邻量化电平之间,则这个量化噪声可被认为是白噪声。
可以由量化误差的均方值来表示。
其表达式为:并均匀分布在-fs/2和+fs/2之间,fs指采样频率。
sigma-delta 和多电平DAG技术作者: 日期:采用习3和多电平DAC 技术提高音频DAC 信号输出质量采用》3转换技术的音频数字/模拟转换器(DAC )产品投放市场已有一段时间了,设计人员一 直都在尝试着在不增加产品成本的基础上有效地提咼产品的声音质量。
本文介绍的吝3调制 和多电平DAC 技术能够有效地提高音频DAC 的声音质量。
在音频DAC 中采用2- 3技术很常见,而 Wolfson 微电子公司采用二元加权 DAC 单元阵列 对该技术作了重大改进, 在不增加成本的情况下可以显著提高音乐质量, 这些单元的数量正比于DAC 的比特数。
音频DAC 一般由四个处理部分组成。
首先所输入的音频数据需要经过内插滤波器滤除带外 噪声,然后利用 2- 3调制器对滤除后的数据进行处理,生成的数据比特流由 D/A 单元转换成模拟信号。
最后这些模拟信号通过一个模拟滤波器重现最初的音乐信号(见图1)。
设计一个16比特到24比特的非 2 3 DAC 具有一定困难, 其优点是带外噪声特别低。
但是,如果该转换器处理音频 信号时其工作速率较低(接近于信号的奈奎斯特采样率 ),如44.1kHz 和48kHz ,则其输出频谱将包含很强的镜像分量。
通过采用内插滤波器来提高 采样率,可以消除这种镜像分量。
最初基于3- 2调制器的音频 DAC 主要是单比特的设计。
由于只需要实现两种电平,任何再 生电平中的误差都会表现为增益与偏差误差,而不会影响整个系统的线性度和噪声性能。
在使用单比特D/A 情况下,滤波器必须能够将这个脉冲串转换成实际的模拟波形,该功能 并不容易实现。
另外,单比特D/A 对时钟抖动比较敏感(见图2),过采样时钟转换中的抖动会直接导致数模转换误差,从而增加了系统噪声,降低 音频D/A 输出的声音质量。
多电平DAC 与3-2调制器结合最近,将多电平DAC 与3-2调制器结合使用的例子越来 越普遍,这种多电平 D/A 具有适当数量的输出电平,能 改进带外噪声与信号质量。
由于系统高频段具有非线性 特点,带外噪声会产生音频段分量,影响系统性能。
多比特2-3 DAC 一般采用多个双电平 D/A 组成(如图3所示)。
对所有输出信号求和得到模拟输出信号, 另外,还有一个量化器用来选择合适的 D/A输出组合以得到良好的线性度,使 D/A 输出信号更接近模拟信号,对输出信号的有效滤波也相对容易。
采用多比特 D/A 还能减少器件对时钟抖动的敏感度,从而能获得更好的音频信号质量。
F- QE MVII : " * Ail :总■丄 J r通过使用内插滤波器可以衰减PCM输入信号镜像分量,并提高其采样频率。
为了减少所用电平数量,这种高采样率信号需要经过3-工调制。
虽然这样会引入额外的量化噪声,但采用5-工调制器反馈环路能保证进入音频段的噪声非常小。
如果3-X调制器产生的是一个单比特输出信号,那么该信号就会随即直接馈入单比特D/A中。
因此,最好在5工输出部分保持若干比特的裕量,这样可以显著降低带外噪声。
如果采用传统的多比特DAC ,那么任何再生模拟电平的误差都会导致带内噪声和失真,从而在模拟分量上产生偏差。
为了克服这个问题,需要对多比特信号作进一步处理,即把它分解成许多独立的5工调制信号,将这些信号的输出相加得到最终的输出信号。
该过程称为动态单元匹配(DEM)过程,它能减轻对D/A单元的匹配精度要求。
每个独立信号都具备单比特5工调制信号的特性,双电平DEM系统的输出可以用来控制D/A单元的选择。
双电平信号加上D/A单元可以看作是一个双电平DAC,所有双电平DAC输出的总和就是一个完整D/A系统的输出。
大多数这种多电平D/A方案采用相同的加权单元。
例如,一个5比特转换器可能就有31或32个单元。
常用的DEM方案仅对相同加权单元有效,该方案能限制比特的数量,而不会出现控制单元数量变得无法管理的情况。
下面将讨论在不增加大量控制信号的条件下增加D/A电平数量的方法。
增加D/A电平数量我们曾经设计过一款数字滤波器,其性价比较好并具有数据信号通路,包括多比特吝5调制器。
调制器的设计可以自由选择吝5调制器的阶数、多比特D/A的比特数、所用DEM方案的类型和用于实现D/A本身的模拟器件设计。
信号的完整路径如下:首先进入串行音频接口,然后通过数字滤波器进入X- 5调制器,最后通过多比特D/A DEM方案。
信号通过完整信号路径后采用Wolfson公司的建模工具进行仿真。
这些建模工具采用C++编写,因此仿真速度很快。
这一点非常重要,能保证在可接受的时间范围内执行电路性能判断的仿真操作。
一般情况下,为了产生信噪比-幅度的扫描图表,需要运行数千次时域仿真操作,每一步仿真都需要计算信噪比值。
而采用一般的数字仿真工具进行同样的操作所用时间是不可思议的。
这些仿真的精度等级是一比特,采用的电路模型非常接近于芯片的门级模型。
这种仿真允许将仿真结果结果收集起来,随后与实际的电路门级实现进行比较。
在C++模型级完成了数字处理单元的设计后,就可以实现门级电路了。
根据具体电路功能,一般混合采用Verilog和原理图级为主的设计方法。
在门级电路实现后就可以进行综合和产生门级网表,接着采用商用Verilog(或类似产品)仿真工具仿真网表,仿真结果再与从C++模|«目5—*3常型产生的仿真输出逐比特比较。
这些数字仿真包括用于开关电容D/A功能的模型,因此允许进行从串行输入音频数据直到模拟输出波形的全芯片仿真。
模拟电路常采用Spice类工具进行仿真,因此需要将数字仿真的结果转换成Spice格式的分段线性波形,然后再作为输入数据提交给模拟电路的Spice网表。
一般情况是对最大频率的满幅正弦波进行时域仿真,然后对仿真输出的模拟波形进行傅里叶分析以检查失真情况。
执行这些端到端仿真的最大优点在于能仿真到芯片上的每根线、每个连接、每个门和晶体管,因此能把芯片顶层布线失误可能性降至最低,从而得到期望的最佳性能。
另外,还可以采用一些专门技术来改善由于采用多电平D/A和低阶调制器而造成的负面影响。
以下是有关这方面的讨论。
所有DEM技术的原理都是将某个数字输入序列分解成多个输出序列,并用来驱动多个相应的DAC,然后将这些D/A 输出相加得到模拟输出,如图1所示。
在每个采样瞬间这些输出序列的和与输入序列相等。
每个输出信号只能表现为两种电平,因此可K9 SWMJJ以用来判断某个D/A单元的使用状态。
这种双电平信号的频谱与输入信号相反,在低频端只有少量的能量。
这样, 当D/A单元与标称值存在偏差时可以降低低频端误差,线性度得到较大的改善,因为对于任何特殊的输入组值,可以预先控制不用某些D/A单元,对于任何输入序列来说,系统中每个D/A单元所用的频率是大致相同的。
Wolfson公司的新方法能够解决越来越高的电路复杂性与传统DEM方案中多比特D/A的比特数的问题。
在相等加权模式中,D/A单元的数量是以比特数的2次幕增长,但Wolfson公司采用的是二元加权D/A单元阵列,D/A单元数量的增长正比于DAC的比特数。
很明显,当D/A单元采用二元加权值时就不能再使用传统DEM方案,而必须采用另外一种解决方案。
这里提供一种包含有层叠二元加权阵列形式的矢量耦合吝3调制器的解决方案,该多比特阵列中的每一段都是由一对单比特环路组成。
因此,多比特二元加权阵列中的每个比特包含有一对单比特DAC,每个噪声信号都经过第一阶单比特调制器整形。
此时,D/A单元的总数量是2Xn,这里的n表示多比特D/A中的比特数。
二元加权阶段的噪声整形功能能够调整由二元加权阵列中电容不匹配而引起的噪声,因此能够最大限度地避免带内性能的下降。
为了进一步降低带外噪声,要将DAC配置成开关电容滤波器。
多级D/A和滤波器组合的另外一个优点是采样点之间的输出变化很小,从而降低了对时钟抖动的敏感性。
DAC性能评价图4和图5给出了对DAC的测试结果。
图5是不带片外滤波器的宽带输出信号频谱,从图中可以看出,8F s(384kHz)处的镜像分量有较大衰减,这是由于采用了线性内插滤波器而不是采样保持。
典型的音频D/A参数包括在满幅度信号和动态范围(如-60dB的输入信号)下的信号与噪音加失真之比(SINAD)。
这几个数据并不能用于推断器件在输入信号下的性能,也不能显示出误差信号是否与正常信号(谐波)相关,是否具有类似噪声的属性,或者是否集中在与理想信号频率(音调)无关的某些频率点上。
理想情况下误差信号应该类似于噪声,并具有不随输入改变的一些特性。
由于人耳能轻易地从背景噪声中分辨出音乐,因此必须避免产生音调类误差信号。
背景噪声相对扫描交流电平的曲线图能说明背景噪声电平变化时产生的音调性问题。
大多数DEM文章都包含有大量的SNR-信号电平图,从这些图中通常可以看出,大多数信号变坏的情况发生在输入电平为-60dB的时候,但都没有说明原因。
然而,如果采用直流扫描先确定含有较大噪声的输入范围,那么就有可能跟踪并改善甚至消除噪声源。
采用慢速扫描直流电平并测量带内交流噪声功率,此方法比采用扫描交流幅值更能说明问题。
理想的扫描结果是一条平直的线条,显示噪声特性与信号电平无关。
然而,由于存在单元匹配误差的问题,在特定直流电平附近会产生较大的峰值,这些峰值有效地指示出所用特殊类型的动态单元匹配信息,以及任何抖动产生的作用。
在确定了较差性能的区域后,通过仿真或测量等步骤是可以提高性能。
通常在中值附近区域性能会明显降低,这是由3-工调制器或DEM系统中形成的循环模式决定的。
当没有直流输入时,调制器可能是空闲,表现为0和1两种码的交替,如0、1、0、1、0、1、0、1等。
当加入一个很小的正直流偏置后,输出序列中可能会出现更多的1码。
如果直流偏置足够小,并且系统由于抖动而不能完全随机时,这些1码可能以几乎规律性的间隔时间出现,从而产生一种新的音调。
当直流电平值增加时,1码会更频繁地出现,结果会提高这种音调的频率和功率。
进一步提高电平值则会使这种音调频率高出可测量的带宽范围(通常为20kHz),从而能改善带内的噪声与音频功率。
这种现象是对称发生的,以中值为中心的两边会出现噪声带。
通常在-60dB处性能的降低比较明显,这是因为在这个电平点正弦信号的峰值会在较差性能区域有所下降。
强信号在噪声频带中占据较少的时间,而弱信号在中值附近的一对噪声频带之间几乎是零。
带内噪声调制测试非常耗时,数百个甚至上千个点需要确认是否满足所有性能要求。
因此,这种方法非常适合于器件评估和性能描述,但不适用于生产测试。
另外,它也适用于不同DEM方法的比较以及仿真抖动效应。
类似的测试技术也可以应用于S-S A/D转换器。
图6是对WM8740进行直流扫描的结果。