数字电路试卷
- 格式:doc
- 大小:878.00 KB
- 文档页数:15
《数字电路》期终考试试卷题号 一 二 三 四 五 总分 积分人 分数 一、填空题(每空档1分,共28分) 1、半导体数码管的连接方式有 和 。
2、加法器分为和 。
3、三态门有三种输出状态,即: 、 和高阻状态。
4、数字电路在稳态时,二极管、三极管处于 状态。
5、在逻辑电路中,用 和 表示两种对立的逻辑状态。
6、基本逻辑门电路有三种,即 门电路、 门电路和非门电路。
7、按功能译码器可分为 和 两大类。
8、基本RS 触发器中,若S = 0,R = 1时,触发器状态置 。
9、异步计数器是指计数脉冲 加到所有触发器的CP 端,只作用 于 触发器的CP 端。
当计数脉冲到来时,各触发器的翻转时 刻 。
10、同或门和异或门之间的运算是 运算。
11、时序逻辑电路的结构组成通常包含 电路和 电路两部分。
常见时序电路中的存储电路由 构成。
12、JK 触发器Q n+1逻辑函数表达式为: 。
13、计数器除具有计数功能外,还具有 。
14、在优先编码器74LS147中,当输入I 7I 8I 9 = 000时,输出为 。
15、555定时器电路中,当u i1>U R1, u i2>U R2时,基本RS 触发器被置 , 即输出u 0 = ,同时V 导通,电容 。
t p d 。
二、判断题(正确的打“√”,错误的打“×” )(每题3分,共24分)1、具有时钟输入的触发器称为基本RS触发器。
()2、同步RS触发器中,当脉冲到来时,S = 1,R = 0,触发器状态为0态。
()3、优先编码器的工作特点是允许同时输入二个或二个以上的编码信号。
()4、正弦波和方波都是数字信号。
()5、寄存器的功能是统计输入脉冲的个数。
()6、由三个开关并联起来控制一只电灯时,电灯的亮或不亮同三个开关的闭合或断开之间的对应关系属于“或”逻辑关系。
()7、在数字电路中,“1”比“0”大。
()8、在复合门电路中,异或门就是输入端同时为0或同时为1时,输出端为1。
第1页(共8页) 第2页(共8页)《数字电路》试卷姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二三 四(1) 四(2) 四(3) 四(4) 总 分得 分一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL 与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
数字电路练习题及答案选择题:1.下列四个数中,与十进制数10不相等的是A、16B、2C、8421BCDD、82.N个变量可以构成多少个最小项A、NB、2NC、2ND、2N-13.下列功能不是二极管的常用功能的是A、检波B、开关C、放大D、整流4..将十进制数10转换成八进制数是A、20B、22C、21D、235.译码器的输入地址线为4根,那么输出线为多少根A、B、12C、16D、206.能把正弦信号转换成矩形脉冲信号的电路是A、多谐振荡器B、D/A转换器C、JK触发器D、施密特触发器7.三变量函数F?A,B,C??A?BC的最小项表示中不含下列哪项A、m2B、 m5C、m3D、 m78.用PROM来实现组合逻辑电路,他的可编程阵列是 A、与阵列 B、或阵列C、与阵列和或阵列都可以D、以上说法都不对9.A/D转换器中,转换速度最高的为转换A、并联比较型B、逐次逼近型C、双积分型D、计数型10.关于PAL器件与或阵列说法正确的是A、只有与阵列可编程B、都是可编程的C、只有或阵列可编程D、都是不可编程的11. 当三态门输出高阻状态时,输出电阻为A、无穷大B、约100欧姆C、无穷小D、约10欧姆12为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率A、fs≥C、fs≥2fImax fImax fImax的关系是 fImaxB、fs≤D、fs≤2fImax13. 下列说法不正确的是A.集电极开路的门称为OC门B.三态门输出端有可能出现三种状态C.OC门输出端直接连接可以实现正逻辑的线或运算D.利用三态门电路可实现双向传输14. 以下错误的是A.数字比较器可以比较数字大小B.实现两个一位二进制数相加的电路叫全加器C.实现两个一位二进制数和来自低位的进位相加的电路叫全加器D.编码器可分为普通全加器和优先编码器15. 下列描述不正确的是A.触发器具有两种状态,当Q=1时触发器处于1态 B.时序电路必然存在状态循环C.异步时序电路的响应速度要比同步时序电路的响应速度慢D.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象16.离散的,不连续的信号,称为。
一、选择题(每小题3分,共15分)1. 在以下哪种数字电路中,输出值与输入值无关?A. 与门B. 或门C. 非门D. 异或门2. 以下哪个选项可以实现逻辑函数F = A'B + AB'?A. 与非门B. 异或门C. 或非门D. 与或非门3. 在数字电路中,多路选择器的作用是:A. 将多个输入信号转换为一个输出信号B. 将一个输入信号转换为多个输出信号C. 将多个输入信号转换为多个输出信号D. 将输入信号进行逻辑运算后输出4. 在以下哪个选项中,实现了逻辑函数F = A'B + AC + BC'?A. 与非门和或非门B. 或非门和与非门C. 与或非门和非门D. 异或门和与非门5. 在数字电路中,与门和或门的输出信号不受下列哪个因素的影响?A. 输入信号的数量B. 输入信号的幅值C. 输入信号的时序D. 输入信号的相位二、多选题(每小题4分,共20分)1. 以下哪些选项是常见的数字电路组件?A. 与门B. 或门C. 非门D. 异或门2. 在数字电路中,以下哪些操作可以实现逻辑运算?A. 与运算B. 或运算C. 非运算D. 异或运算3. 以下哪些选项是数字电路中的存储元件?A. 锁存器B. 反锁存器C. 计数器D. 寄存器4. 在数字电路中,以下哪些选项是常见的时序元件?A. 时钟B. 触发器C. 计数器D. 反馈电路5. 以下哪些选项是数字电路中的组合电路?A. 加法器B. 时钟门C. 编码器D. 解码器三、名词解释(每小题5分,共15分)1. 电子开关2. 加法器3. 解码器四、简答题(每小题10分,共20分)1. 请解释一下多路选择器和多路解码器之间的区别和应用场景。
2. 请解释一下时钟触发触发器和边沿触发触发器之间的区别,并举例说明它们在数字电路设计中的不同应用。
五、应用题(每小题15分,共30分)1. 一个数字时钟电路由一个十进制计数器和一个显示屏组成,计数器每隔一秒自动加 1,显示屏上显示的是当前时间的小时和分钟。
数字电路试卷答案【篇一:数字电路试题及答案】>二、单项选择题(本大题共10小题,每小题2分,共20分)1、十六进制数(8f)16对应的十进制数是(c)A、141 B、142 C、143 D、1442、逻辑函数l(a,b,c)=(a+b)(b+c)(a+c)的最简与或表达式为( d )a、(a+c)b+acb、 ab+(b+a)cc、 a(b+c)+bcd、 ab+bc+ac3、与非门输出为低电平时,需满足( d )a、只要有一个输入端为低电平b、只要有一个输入端为高电平c、所有输入端都是低电平d、所有输入端都是高电平4、能够实现“线与”功能的门电路是(d )a、与非门B、或非门C、三态输出门D、集电极开路门5、由与非门构成的基本RS触发器,要使Qn+1=Qn,则输入信号应为( a A、R=S=1B、R=S=0C、R=1,S=0D、R=0,S=16、要使T触发器Qn+1=Qn ,则(b)A、T=QnB、T=0C、T=1D、T=n7、对于jk触发器,要使qn+1=qn,则(b)a、j=k=1b、j=k=0c、j=1,k=0d、j=0,k=18、为实现d触发器转换成t触发器,题图所示的虚线框内应是。
(c)a、与非门b、异或门c、同或门d、或非门9、十六个数据输入端的数据选择器必有地址输入端的个数为(d)a、1b、2c、3d、410、一个4位二进制计数器的最大模数是(c)a、4b、8c、16d、32)三、简答题(本大题共2小题,每小题5分,共10分)1、数字电路从整体上看可分为几大类?答:(1)、按集成度分,有小、中、大、超大、甚大规模;(3分)(2)、按结构工艺分,有ttl、cmos集成电路。
(2分)2、最简与-或表达式的标准是什么?答:(1)、包含的与项最少;(3分)(2)、每个与项中变量的个数最少。
(2分)四、分析计算题(本大题共6小题,每小题10分,共60分)1、逻辑电路的输入变量a、b和输出函数f的波形如题3-1图所示,试列出真值表,写出逻辑函数f的逻辑表达式,并画逻辑图。
《数字电路》试卷一、填空题(每空1分,共20分)1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。
2.三态门电路的输出有高电平、低电平和( )3种状态。
3.TTL与非门多余的输入端应接( )。
4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。
5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。
6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。
7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。
8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。
9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。
该ROM 有( )根地址线,有( )根数据读出线。
10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。
11.);Y 3 =( )。
12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。
13.驱动共阳极七段数码管的译码器的输出电平为( )有效。
二、单项选择题(本大题共15小题,每小题2分,共30分)(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。
错选、多选或未选均无分。
)1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。
A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
姓名: 班级: 学号:遵 守 考 试 纪 律注 意 行 为 规 范 ……………………试…………………………卷……………………密……………………封……………………线…………………… 江苏农林职业技术学院2018-2019学年第一学期期中考试 适用班级: 1609 《数字电路》试卷 卷面总分: 100 考试时间: 90 (分钟)一.单选题(每题3分,共15分) 1. 组合逻辑电路的功能是 。
A .放大数字信号 B .实现一定的逻辑功能 C .放大脉冲信号 D .存储数字信号 2.组合逻辑电路中一般不包括以下器件 。
A .与门 B .非门 C .放大器 D .或非门 3.不属于组合电路表达方式的一项是 。
A .真值表 B .逻辑电路 C .逻辑函数表达式 D .二进制代码 4.关于组合逻辑电路不正确的表述是 。
A .组合逻辑电路是由逻辑门电路所组成 B. 组合逻辑电路不可以作为存储信号的记忆元件 C. 组合逻辑电路的输出取决于输入状态 D. 组合逻辑电路的输出与以前状态有关5.组合逻辑电路是属于 。
A .数字电路 B. 模拟电路与门电路的组合C. 模拟电路D. 数字与模拟电路的组合二.简述题(每题 3分,共30 分)请指出下列各个实际连接图表示的逻辑关系,并画出相应的门电路的逻辑符号、逻辑功能、逻辑函数表达式、真值表。
1.2.3.三. 化简下列表达式(2*10=20分)1. D C ADE AC B A Y +++=1电路图E Y2. ))()()()((G E A G C E C G A D B D B Y ++++++++=四. 组合逻辑电路的分析与设计1. 用与非门设计一个举重裁判表决电路。
设举重比赛有3个裁判,一个主裁判和两个副裁判。
杠铃完全举上的裁决由每一个裁判按一下自己面前的按钮来确定。
只有当两个或两个以上裁判判明成功,并且其中有一个为主裁判时,表明成功的灯才亮。
(20分)2.对下面的电路图进行组合逻辑电路的分析设计,总结电路逻辑功能。
数字电路基础-组合逻辑电路和时序逻辑电路考试试卷(答案见尾页)一、选择题1. 数字电路中的基本逻辑门有哪些?A. 或门B. 与门C. 非门D. 异或门E. 同或门2. 下列哪种逻辑电路可以实现时序控制?A. 组合逻辑电路B. 时序逻辑电路C. 计数器D. 编码器3. 在组合逻辑电路中,输出与输入的关系是怎样的?A. 输出总是与输入保持相同的逻辑状态B. 输出仅在输入发生变化时改变C. 输出与输入没有直接关系D. 输出在输入未知时保持不变4. 时序逻辑电路中的时钟信号有何作用?A. 提供时间信息B. 控制电路的工作顺序C. 改变电路的工作频率D. 用于解码5. 下列哪种器件是时序逻辑电路中常见的时序元件?A. 计数器B. 编码器C. 解码器D. 触发器6. 组合逻辑电路和时序逻辑电路的主要区别是什么?A. 组合逻辑电路的输出与输入存在一对一的逻辑关系;时序逻辑电路的输出与输入之间存在时间上的依赖关系。
B. 组合逻辑电路只能处理数字信号;时序逻辑电路可以处理模拟信号。
C. 组合逻辑电路中没有存储单元;时序逻辑电路中存在存储单元(如触发器)。
D. 组合逻辑电路的响应速度较快;时序逻辑电路的响应速度较慢。
7. 在组合逻辑电路中,如果输入信号A和B都为,则输出F将是:A. 0B. 1C. 取决于其他输入信号D. 无法确定8. 在时序逻辑电路中,触发器的时钟信号来自哪里?A. 外部时钟源B. 内部时钟源C. 控制器D. 数据输入端9. 时序逻辑电路的设计通常涉及哪些步骤?A. 确定逻辑功能需求B. 选择合适的触发器C. 设计状态转移方程D. 将设计转换为实际电路E. 对电路进行仿真和验证二、问答题1. 什么是组合逻辑电路?请列举几种常见的组合逻辑电路,并简述其工作原理。
2. 时序逻辑电路与组合逻辑电路有何不同?请举例说明。
3. 组合逻辑电路中的基本逻辑门有哪些?它们各自的功能是什么?4. 什么是触发器?它在时序逻辑电路中的作用是什么?5. 组合逻辑电路设计的基本步骤是什么?请简要说明。
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16 (56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、 化简(每小题5分,共20分)1、公式法化简(1)Y=ABC ABC BC BC A ++++=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
数字电路试卷及答案(一)一、填空题(每空1分,共5分)1、CMOS与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上。
2、DAC的功能是将( 数字)输入成正比地转换成模拟输出。
4 EPROM可存储一个( 9 )输入4输出的真值表。
⨯3、5124、74X163的RCO输出有效条件是:仅当使能信号( ENT )有效,并且计数器的状态是15。
5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101 )2、二、单项选择题:从以下题目中选择唯一正确的答案。
(每题2分,共10分)1、八路数据分配器的地址输入端有( B )个。
A、 2B、3C、 4D、 52、以下描述一个逻辑函数的方法中( C )只能唯一表示。
A、表达式B、逻辑图C、真值表D、波形图3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。
A、状态数目更多B、状态数目更少C、触发器更多D、触发器更少4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )。
A、 2B、3C、 4D、55、下列各逻辑函数式相等,其中无静态冒险现象的是( D )。
A、F=B’C’+AC+A’BB、F=A’C’+BC+AB’C、F=A’C’+BC+AB’+A’BD、F=B’C’+AC+A’B+BC+AB’+A’C’三、组合电路分析:(共10分)B=BC 最简和之积表达式。
(4分) 解:F+A'BC'+AB=1、求逻辑函数F(2)、已知逻辑函数F=W+XZ+XY,请写出与该函数对应的最小项列表表达式:F=ΣWXYZ( ) (3分)F=ΣWXYZ( 5,6,7,8,9,10,11,12,13,14,15 )数字电路试卷及答案(二)一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
贵 州 民 族 学 院
二OO 二OO 学年度第 学期 数 字 电 路 试卷(A )
物理 系 专业 年级 班学生
注意:1、答题时不抄题;但须注明题次;缴卷时试题纸随试卷一并交回。
2、一律用钢笔或毛笔书写,字迹不得潦草。
教师姓名 赵行知
一、 与门、或门和非门的输入信号波形如下图所示,画出各
门的输出波形。
二、分析下图所示的逻辑电路:
(1)写出逻辑表达式;
(2)列出真值表;
(3)判定其逻辑功能。
表达式:F1=
F2=
逻辑功能:
三、下图是一个三地控制灯F的电路,A,C是单刀双掷开关,B是双刀双掷开关。
设灯亮时输出F=1,灯灭时输出F=0;开关向上掷时为1,向下掷时为0。
试分析该电路中各开关位置与灯的工作状态之间的逻辑关系,列出真值表,写出逻辑表达式。
四、分析下图所示电路,写出各触发器的驱动方程,画出状态转换图,并说明该电路的功能。
五、化简下列逻辑函数为最简“与-或”表达式(要写出化简过程)。
1)用代数法化简
①F=B
A+
+
+
ABC
+
A
C
CB
BC
②F=)
A
B
A
+
B
+
+
A+
B
(
)
(
)
(
(B
)
A
2)用卡诺图化简
①F=C
B
CD
A+
AB
+
+
+
D
A
B
A
B
D
A
C
②F=Σm(0,4,6,9,13)+Σd(1,3,5,7,11,15)
六、试用74LS290设计一个七进制计数器,要求采取两种不同的方法。
七、完成下列转换
1)将下列数码作为自然二进制数或8421BCD码时,分别求出相应的十进制数:
(1)10000001 (2)01001001
(3)00110010 (4)10000101
2)将下列每一二进制数转换为十六进制数:
(1)1011101 (2)100110.101 3)将下列十进制数转换为十六进制数:
(1)142 (2)49
4)将下列十六进制数转换为二进制数:
(1)AA.41 (2)C0C.AC
5)将下列十六进制数转换为十进制数:
(1)010.010 (2)BAB.ABA
二、试分析下图所示逻辑电路的功能,写出真值表与逻辑表达
式。
四、74151的连接方式和各输入端的输入波形如图所示,画出输出端Y的波形。
A
B
E
Y
五、分析下图所示的电路,画出它的状态图并说明它的功能。
六、按下面的状态图用JK触发器设计一个同步三进制计数器,画出逻辑电路图。
七、电路如图所示,画出在CP脉冲作用下Q1Q2端的波
形图,设触发器的初始状态均为0。
CP。