dxp原理图常见错误
- 格式:doc
- 大小:61.00 KB
- 文档页数:5
ProtelDXP 部分错误及解决方法1、如何避免管脚线虚连?a)设置:Project\Project Options\connection Matrix\(Passive Pin 与Unconnected之间为错误或警告状态)如图2所示;b)编译:Project工具栏下点击编译当前活动项目如图1;图1 Project工具栏c)确定位置重新连线。
图2 Options for Project2、如何创建、保存及打开文件?创建文件与保存步骤:1、创建工作组(台)并保存;2、创建项目文件并保存;3、创建原理图与PCB文件并保存;4、修改后及得保存。
(Project工作面板下需要保存的文件有* 号提示)可用File\Save all进行全部保存打开文件顺序及结果比较:1、先打开工作组(台)文件,会包含所有工程(项目)与文件;(正确方法)2、先打开工程文件,不会出现我们的工作组(台)文件,只有默认的ProjectGroup1.PrjGrp;3、先打开单个原理图或PCB文件,不会出现我们期望的工作组与工程(项目文件)。
3、如何命名?1、名字体现内容;2、信息最大化(信息/字母);3、用英文表达(尽量不用汉语拼音);注意:工作组(台)、工程(项目)、原理图文件、PCB等等可以取不同名称。
4、为何PCB中缺少元器件?仔细检查原理图中对应器件的标号有无封装。
5、如何进行删除?1、点击要删除器件或其它;2、按Del键或利用相应菜单操作。
6、KeepOut边框画法?1、选中KeepOut层2、Place\Line 或快捷键PL7、Interactive Routing 与Line线的区别?1、Place / Interactive Routing 电气连接线,有电气特性,主要用于布线层;2、Place / Line 是“线”的图形,无电气特性(但可手动添加网络),用任何层如Keep-OutLayer, Multi-Layer, Top overlay等,其表现实例如元件封装,丝印,板边等。
原理图常见错误principle of common mistakes1、ERC报告管脚没有接入信号ERC report no access to signal pins1)创建封装时给管脚定义了I/O属性creation package to the pin at the definition of I/O attribute 2)创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上。
create components or modify components placed inconsistent grid attributes, and the lines do not pin connection;3)创建元件时pin方向反向,必须非pin name端连线。
create components reverse direction when the pin, non-name-pin connections.2、元件跑到图纸界外:没有在元件库图表纸中心创建元件。
components went to the drawings profession : no paper charts component library center components.3、创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。
the creation of the document network table works only partially transferred PCB : netlist generation did not choose to global.4、当使用自己创建的多部分组成的元件时,千万不要使用annotate. When the use of their own creation, multi-component element, we must use annotate.PROTEL DXP2004 DRC 中英文对照一、Error Reporting 错误报告1、Violations Associated with Buses 总线电气错误(共12项)1)bus indices out of range 总线分支索引超出范围2)Bus range syntax errors 总线范围的语法错误3)Illegal bus range values 非法的总线范围值4)Illegal bus definitions 定义的总线非法5)Mismatched bus label ordering 总线分支网络标号错误排序6)Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线7)Mismatched bus widths 总线宽度错误8)Mismatched bus section index ordering 总线范围值表达错误9)Mismatched electrical types on bus 总线上错误的电气类型10)Mismatched generics on bus (first index) 总线范围值的首位错误11)Mismatched generics on bus (second index) 总线范围值末位错误12)Mixed generics and numeric bus labeling 总线命名规则错误2、Violations Associated Components 元件符号电气错误(共20项)1)Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使用2)Component Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符3)Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失4)Component contaning duplicate sub-parts 元件中出现了重复的子部分5)Component with duplicate Implementations 元件被重复使用6)Component with duplicate pins 元件中有重复的管脚7)Duplicate component models 一个元件被定义多种重复模型8)Duplicate part designators 元件中出现标示号重复的部分9)Errors in component model parameters 元件模型中出现错误的的参数10)Extra pin found in component display mode 多余的管脚在元件上显示11)Mismatched hidden pin component 元件隐藏管脚的连接不匹配12)Mismatched pin visibility 管脚的可视性不匹配13)Missing component model parameters 元件模型参数丢失14)Missing component models 元件模型丢失15)Missing component models in model files 元件模型不能在模型文件中找到16)Missing pin found in component display mode 不见的管脚在元件上显示17)Models found in different model locations 元件模型在未知的路径中找到18)Sheet symbol with duplicate entries 方框电路图中出现重复的端口19)Un-designated parts requiring annotation 未标记的部分需要自动标号20)Unused sub-part in component 元件中某个部分未使用3、violations associated with document 文档电气错误(共10项)1)conflicting constraints 约束不一致的2)duplicate sheet symbol name 层次原理图中使用了重复的方框电路图3)duplicate sheet numbers 重复的原理图图纸序号4)missing child sheet for sheet symbol 方框图没有对应的子电路图5)missing configuration target 缺少配置对象6)missing sub-project sheet for component 元件丢失子项目7)multiple configuration targets 无效的配置对象8)multiple top-level document 无效的顶层文件9)port not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口10)sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口4、violations associated with nets 网络电气错误(共19项)1)adding hidden net to sheet 原理图中出现隐藏网络2)adding items from hidden net to net 在隐藏网络中添加对象到已有网络中3)auto-assigned ports to device pins 自动分配端口到设备引脚4)duplicate nets 原理图中出现重名的网络5)floating net labels 原理图中有悬空的网络标签6)global power-objects scope changes 全局的电源符号错误7)net parameters with no name 网络属性中缺少名称8)net parameters with no value 网络属性中缺少赋值9)nets containing floating input pins 网络包括悬空的输入引脚10)nets with multiple names 同一个网络被附加多个网络名11)nets with no driving source 网络中没有驱动12)nets with only one pin 网络只连接一个引脚13)nets with possible connection problems 网络可能有连接上的错误14)signals with multiple drivers 重复的驱动信号15)sheets containing duplicate ports 原理图中包含重复的端口16)signals with load 信号无负载17)signals with drivers 信号无驱动18)unconnected objects in net 网络中的元件出现未连接对象19)unconnected wires 原理图中有没连接的导线5、Violations associated with others原理图错误(3项)1)No Error 无错误2)Object not completely within sheet boundaries 原理图中的对象超出了图纸边框3)Off-grid object原理图中的对象不在格点位置6、Violations associated with parameters 参数错误1)same parameter containing different types 相同的参数出现在不同的模型中2)same parameter containing different values 相同的参数出现了不同的取值二、Comparator 规则比较1、Differences associated with components 原理图和PCB的不同(共16项)1)Changed channel class name 通道类名称变化2)Changed component class name 元件类名称变化3)Changed net class name 网络类名称变化4)Changed room definitions 区域定义的变化5)Changed Rule 设计规则的变化6)Channel classes with extra members 通道类出现了多余的成员7)Component classes with extra members 元件类出现了多余的成员8)Difference component 元件出现不同的描述9)Different designators 元件标示的改变10)Different library references 出现不同的元件参考库11)Different types 出现不同的标准12)Different footprints 元件封装的改变13、Extra channel classes 多余的通道类14、Extra component classes 多余的元件类15、Extra component 多余的元件16、Extra room definitions 多余的区域定义(二)Differences associated with nets 原理图和PCB上有关网络不同(共6项)1、Changed net name 网络名称出现改变2、Extra net classes 出现多余的网络类3、Extra nets 出现多余的网络4、Extra pins in nets 网络中出现多余的管脚5、Extra rules 网络中出现多余的设计规则6、Net class with Extra members 网络中出现多余的成员(三)Differences associated with parameters 原理图和PCB上的参数不同(共3项)1、Changed parameter types 改变参数类型2、Changed parameter value 改变参数的取值3、Object with extra parameter 对象出现多余的参数【Violations Associated with Components】——元件电气错误类型1、【Component Implementation with duplicate pins usage】:原理图中元件的管脚被重复使用了。
Dxp规则报错及解决方法1.[Short-Circuit Constraint Violation]详细:Advanced PCB stm32.PcbDoc Short-Circuit Constraint: Between Via (73.3044mm,64.9224mm) Top Layer to Bottom Layer And Track (73.3044mm,64.9224mm)(73.32061mm,64.90619mm) Top Layer 16:41:48 2013/4/16 497 原因:过孔没有标明网络解决:上下两层短路,注意一下过孔有无错误2.[Silkscreen Over Component Pads Constraint Violation]详细:Advanced PCB stm32.PcbDoc Silkscreen Over Component Pads Constraint: Between Track (84.85998mm,42.58mm)(84.85998mm,43.78mm) Top Overlay And Pad C23-1(85.36mm,43.18mm) Top Layer [Top Overlay] to [Top Solder] clearance [0.02503mm]原因:丝印层与焊盘的距离问题解决:在网上查资料后,发现,将规则(Rules...)里面的Manufacturing某个参数改一下就可以避免这种绿色警告,分享如下。
首先,design-->rules...-->左边若干选项中有一个Manufacturing,子选项Silkscreen over Component Pads如图。
原来的constraints选框内显示clearance为10mil,将间距改为0之后绿色警告消失。
3.[Minimum Solder Mask Sliver Constraint Violation]详细:Advanced PCB stm32.PcbDoc Minimum Solder Mask Sliver Constraint: Between Pad *1-16(76.68859mm,74.71903mm) Multi-Layer And Pad U1-48(75.89561mm,73.37141mm) Top Layer [Top Solder] Mask Sliver [0.24442mm] 17:20:01 2013/4/16 100原因:焊盘间的最小间距问题解决:首先,design-->rules...-->左边若干选项中有一个Manufacturing,子选项minimum solder mask sliver,原来的constraints选框内显示的clearance将间距改为0之后绿色警告消失。
ProtelDXP错误总结1、画原理图时,电源部分中,整流桥之前的交流输入怎么画?用贝赛尔曲线:2、如果我一次性没做完,下次又再另一台电脑上接着做的,储存的文件名又不一样,能不能有什么好的方法能让我借用上次的封装库,不让我在电路上重新一个一个的相关联.3、首先我要感谢老师给我的机会让我能把在制版中遇到的问题提出来,我的问题是我在画原理图的过程中,当在我自己的库和软件自带的库中找不到我需要的元气件,我就到老师给的田老师的那两个库去找,但是我把我自己的工程所有的保存了之后打开老师给的那两个库,点了YES后发现我自己的工程不见了,并且库里的六个文件只能出来一个显示在PROJECT上,我只有到FILE里面去找,很麻烦,不知道别人遇到过这种问题没有?有没有解决的办法?谢谢老师了,呵呵.让ProtelDXP中一定要有你的库文件。
4、要做一个三位数码管,用一个方框表示三个数码管和用三个数码管集成一个有区别吗?如图:一个三位:用三个一位集成一个三位:用三个集成一个时,就如做TL084一样,一个芯片里有四个放大器,用三个一位数码管集成一个时,a~dp是公用的引脚,1~3是位选。
这两种方法有没有区别?注意相同部分管脚的连接要一致;5、PCB原理图中器件太多,怎么样找到自己想要的器件?JC :jump to compent.PCB中的过滤器原理图中的NavigateCTRL + F6、电阻、电容的封装有好多种,它们有什么区别?封装对应的是实际器件,不同的封装是为了满足不同的实际需要,成本,体积,质量等。
7、当我们修改有一个元器件的封装后,但由于该类元器件较多,不想一个一个删除,再添加,该怎么办?更新,8、怎样查找同类元器件?9、怎样布铜?Place\polygon plane;10、当PCB界面小了,怎样扩大它的界面?Design\Board shape\Redefine Board shape11、如何封装六位数码管?查资料,根据管脚间距、管脚数量、管脚直径做封装;12、如何在DXP中彻底删除一个工程?工程上点右键结束工程;13、不是很清楚层的意义,特别是铺铜的时候,在哪一层铺什么线的铜,是不是有严格的规定?搞清楚TOP,BOTTOM,TOP overly,BOTTOM overly,keepout等14、如何给画好的八个数码管为一体的原理图做一个封装?同上11题;15、如何把“Free document”中的内容添加到自己已建的工程中?拖动或添加到工程;16、怎么把PCB版中的电容的体积缩小一些?更改封装;17、问:内层有一层是GND、一层是VCC,那在顶层或底层是否有必要给VCC覆铜?我们平常的双层板是没有内层的;四层板的化,有VCC和GND内层;18、我们电路板上的电源是由电源电路的交流电源稳压过来的直流电压,但在连图时却不知道该将它作为输出还是直接由电压标志表示。
1.原理图常见错误:(1)ERC报告管脚没有接入信号:a. 创建封装时给管脚定义了I/O属性;b.创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上;c. 创建元件时pin方向反向,必须非pin name端连线。
(2)元件跑到图纸界外:没有在元件库图表纸中心创建元件。
(3)创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。
(4)当使用自己创建的多部分组成的元件时,千万不要使用annotate.2.PCB中常见错误:(1)网络载入时报告NODE没有找到:a. 原理图中的元件使用了pcb库中没有的封装;b. 原理图中的元件使用了pcb库中名称不一致的封装;c. 原理图中的元件使用了pcb库中pin number不一致的封装。
如三极管:sch 中pin number 为e,b,c, 而pcb中为1,2,3。
(2)打印时总是不能打印到一页纸上:a. 创建pcb库时没有在原点;b. 多次移动和旋转了元件,pcb板界外有隐藏的字符。
选择显示所有隐藏的字符,缩小pcb, 然后移动字符到边界内。
(3)DRC报告网络被分成几个部分:表示这个网络没有连通,看报告文件,使用选择CONNECTED COPPER查找。
另外提醒朋友尽量使用WIN2000, 减少蓝屏的机会;多几次导出文件,做成新的DDB文件,减少文件尺寸和PROTEL僵死的机会。
如果作较复杂得设计,尽量不要使用自动布线。
在PCB设计中,布线是完成产品设计的重要步骤,可以说前面的准备工作都是为它而做的,在整个PCB中,以布线的设计过程限定最高,技巧最细、工作量最大。
PCB布线有单面布线、双面布线及多层布线。
布线的方式也有两种:自动布线及交互式布线,在自动布线之前,可以用交互式预先对要求比较严格的线进行布线,输入端与输出端的边线应避免相邻平行,以免产生反射干扰。
必要时应加地线隔离,两相邻层的布线要互相垂直,平行容易产生寄生耦合。
AltiumDesigne r (DXP) 错误提示解释最近设计不少电路,遇到一些编译错误。
有一些陌生的英文看起来不是很理解。
收集一下这些错误的中英对译,需要的时候来这里查询。
Ⅰ.Error Reporti ng 错误报告A:Violati ons Associa ted with Buses 有关总线电气错误的各类型(共12项)◆bus indices out of range 总线分支索引超出范围◆Bus range syntaxerrors总线范围的语法错误◆Illegal bus range values非法的总线范围值◆Illegal bus definit ions 定义的总线非法◆Mismatc hed bus label orderin g 总线分支网络标号错误排序◆Mismatc hed bus/wire objecton wire/bus 总线/导线错误的连接导线/总线◆Mismatc hed bus widths总线宽度错误◆Mismatc hed bus section index orderin g 总线范围值表达错误◆Mismatc hed electri cal types on bus 总线上错误的电气类型◆Mismatc hed generic s on bus (first index) 总线范围值的首位错误◆Mismatc hed generic s on bus (secondindex) 总线范围值末位错误◆Mixed generic s and numeric bus labelin g 总线命名规则错误B:Violati ons Associa ted Compone nts 有关元件符号电气错误(共20项)◆Compone nt Impleme ntatio ns with duplica te pins usage 元件管脚在原理图中重复被使用◆Compone nt Impleme ntatio ns with invalid pin mapping s 元件管脚在应用中和PCB封装中的焊盘不符◆Compone nt Impleme ntatio ns with missing pins in sequenc e 元件管脚的序号出现序号丢失◆Compone nt contani ng duplica te sub-parts 元件中出现了重复的子部分◆Compone nt with duplica te Impleme ntatio ns 元件被重复使用◆Compone nt with duplica te pins 元件中有重复的管脚◆Duplica te compone nt models一个元件被定义多种重复模型◆Duplica te part designa tors 元件中出现标示号重复的部分◆Errorsin compone nt model paramet ers 元件模型中出现错误的的参数◆Extra pin found in compone nt display mode 多余的管脚在元件上显示◆Mismatc hed hiddenpin compone nt 元件隐藏管脚的连接不匹配◆Mismatc hed pin visibil ity 管脚的可视性不匹配◆Missing compone nt model paramet ers 元件模型参数丢失◆Missing compone nt models元件模型丢失◆Missing compone nt modelsin model files 元件模型不能在模型文件中找到◆Missing pin found in compone nt display mode 不见的管脚在元件上显示◆Modelsfound in differe nt model locatio ns 元件模型在未知的路径中找到◆Sheet symbolwith duplica te entries方框电路图中出现重复的端口◆Un-designa ted parts requiri ng annotat ion 未标记的部分需要自动标号◆Unusedsub-part in compone nt 元件中某个部分未使用C:violati ons associa ted with documen t 相关的文档电气错误(共10项)◆conflic ting constra ints 约束不一致的◆duplica te sheet symbolname 层次原理图中使用了重复的方框电路图◆duplica te sheet numbers重复的原理图图纸序号◆missing child sheet for sheet symbol方框图没有对应的子电路图◆missing configu ration target缺少配置对象◆missing sub-project sheet for compone nt 元件丢失子项目◆multipl e configu ration targets无效的配置对象◆multipl e top-level documen t 无效的顶层文件◆port not linkedto parentsheet symbol子原理图中的端口没有对应到总原理图上的端口◆sheet enter not linkedto child sheet 方框电路图上的端口在对应子原理图中没有对应端口D:violati ons associa ted with nets 有关网络电气错误(共19项)◆addinghiddennet to sheet 原理图中出现隐藏网络◆addingitems from hiddennet to net 在隐藏网络中添加对象到已有网络中◆auto-assigne d ports to devicepins 自动分配端口到设备引脚◆duplica te nets 原理图中出现重名的网络◆floatin g net labels原理图中有悬空的网络标签◆globalpower-objects scope changes全局的电源符号错误◆net paramet ers with no name 网络属性中缺少名称◆net paramet ers with no value 网络属性中缺少赋值◆nets contain ing floatin g input pins 网络包括悬空的输入引脚◆nets with multipl e names 同一个网络被附加多个网络名◆nets with no driving source网络中没有驱动◆nets with only one pin 网络只连接一个引脚◆nets with possibl e connect ion problem s 网络可能有连接上的错误◆signals with multipl e drivers重复的驱动信号◆sheetscontain ing duplica te ports 原理图中包含重复的端口◆signals with load 信号无负载◆signals with drivers信号无驱动◆unconne cted objects in net 网络中的元件出现未连接对象◆unconne cted wires 原理图中有没连接的导线E:Violati ons associa ted with others有关原理图的各种类型的错误(3项)◆No Error 无错误◆Objectnot complet ely withinsheet boundar ies 原理图中的对象超出了图纸边框◆Off-grid object原理图中的对象不在格点位置F:Violati ons associa ted with paramet ers 有关参数错误的各种类型◆same paramet er contain ing differe nt types 相同的参数出现在不同的模型中◆same paramet er contain ing differe nt values相同的参数出现了不同的取值Ⅱ.Compara tor 规则比较A:Differe nces associa ted with compone nts 原理图和PCB上有关的不同(共16项) ◆Changed channel class nam e 通道类名称变化◆Changed compone nt class name 元件类名称变化◆Changed net class name 网络类名称变化◆Changed room definit ions 区域定义的变化◆Changed Rule 设计规则的变化◆Channel classes with extra members通道类出现了多余的成员◆Compone nt classes with extra members元件类出现了多余的成员◆Differe nce compone nt 元件出现不同的描述◆Differe nt designa tors 元件标示的改变◆Differe nt library referen ces 出现不同的元件参考库◆Differe nt types 出现不同的标准◆Differe nt footpri nts 元件封装的改变◆Extra channel classes多余的通道类◆Extra compone nt classes多余的元件类◆Extra compone nt 多余的元件◆Extra room definit ions 多余的区域定义B:Differe nces associa ted with nets 原理图和PCB上有关网络不同(共6项)◆Changed net name 网络名称出现改变◆Extra net classes出现多余的网络类◆Extra nets 出现多余的网络◆Extra pins in nets 网络中出现多余的管脚◆Extra rules 网络中出现多余的设计规则◆Net class with Extra members网络中出现多余的成员C:Differe nces associa ted with paramet ers 原理图和PCB上有关的参数不同(共3项)◆Changed paramet er types 改变参数类型◆Changed paramet er value 改变参数的取值◆Objectwith extra paramet er 对象出现多余的参数。
DXP常见错误AD6/Protel DXP中错误总结在DXP2004中的DRC规则检查项⽬,对于⼀些英⽂⽔平较薄弱的朋友是⼀个⼤难题,特和同事对其进⾏整理⼀下,英⽂⽔平有限,仅供参考: DXP2004 DRC 规则英⽂对照Ⅰ:Error Reporting 错误报告A:Violations Associated with Buses 有关总线电⽓错误的各类型(共12项)◆bus indices out of range 总线分⽀索引超出范围◆Bus range syntax errors 总线范围的语法错误◆Illegal bus range values ⾮法的总线范围值◆Illegal bus definitions 定义的总线⾮法◆Mismatched bus label ordering 总线分⽀⽹络标号错误排序◆Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线◆Mismatched bus widths 总线宽度错误◆Mismatched bus section index ordering 总线范围值表达错误◆Mismatched electrical types on bus 总线上错误的电⽓类型◆Mismatched generics on bus (first index) 总线范围值的⾸位错误◆Mismatched generics on bus (second index) 总线范围值末位错误◆Mixed generics and numeric bus labeling 总线命名规则错误B:Violations Associated Components 有关元件符号电⽓错误(共20项)◆Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使⽤◆Component Implementations with invalid pin mappings 元件管脚在应⽤中和PCB封装中的焊盘不符◆Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失◆Component contaning duplicate sub-parts 元件中出现了重复的⼦部分◆Component with duplicate Implementations 元件被重复使⽤◆Component with duplicate pins 元件中有重复的管脚◆Duplicate component models ⼀个元件被定义多种重复模型◆Duplicate part designators 元件中出现标⽰号重复的部分◆Errors in component model parameters 元件模型中出现错误的的参数◆Extra pin found in component display mode 多余的管脚在元件上显⽰◆Mismatched hidden pin component 元件隐藏管脚的连接不匹配◆Mismatched pin visibility 管脚的可视性不匹配◆Missing component model parameters 元件模型参数丢失◆Missing component models 元件模型丢失◆Missing component models in model files 元件模型不能在模型⽂件中找到◆Missing pin found in component display mode 不见的管脚在元件上显⽰◆Models found in different model locations 元件模型在未知的路径中找到◆Sheet symbol with duplicate entries ⽅框电路图中出现重复的端⼝◆Un-designated parts requiring annotation 未标记的部分需要⾃动标号◆Unused sub-part in component 元件中某个部分未使⽤C:violations associated with document 相关的⽂档电⽓错误(共10项)1、conflicting constraints 约束不⼀致的2、duplicate sheet symbol name 层次原理图中使⽤了重复的⽅框电路图3、duplicate sheet numbers 重复的原理图图纸序号4、missing child sheet for sheet symbol ⽅框图没有对应的⼦电路图5、missing configuration target 缺少配置对象6、missing sub-project sheet for component 元件丢失⼦项⽬7、multiple configuration targets ⽆效的配置对象8、multiple top-level document ⽆效的顶层⽂件9、port not linked to parent sheet symbol ⼦原理图中的端⼝没有对应到总原理图上的端⼝10、sheet enter not linked to child sheet ⽅框电路图上的端⼝在对应⼦原理图中没有对应端⼝D:violations associated with nets 有关⽹络电⽓错误(共19项)1、adding hidden net to sheet 原理图中出现隐藏⽹络2、adding items from hidden net to net 在隐藏⽹络中添加对象到已有⽹络中3、auto-assigned ports to device pins ⾃动分配端⼝到设备引脚4、duplicate nets 原理图中出现重名的⽹络5、floating net labels 原理图中有悬空的⽹络标签6、global power-objects scope changes 全局的电源符号错误7、net parameters with no name ⽹络属性中缺少名称8、net parameters with no value ⽹络属性中缺少赋值9、nets containing floating input pins ⽹络包括悬空的输⼊引脚10、nets with multiple names 同⼀个⽹络被附加多个⽹络名11、nets with no driving source ⽹络中没有驱动12、nets with only one pin ⽹络只连接⼀个引脚13、nets with possible connection problems ⽹络可能有连接上的错误14、signals with multiple drivers 重复的驱动信号15、sheets containing duplicate ports 原理图中包含重复的端⼝16、signals with load 信号⽆负载17、signals with drivers 信号⽆驱动18、unconnected objects in net ⽹络中的元件出现未连接对象19、unconnected wires 原理图中有没连接的导线E:Violations associated with others有关原理图的各种类型的错误(3项)1、No Error ⽆错误2、Object not completely within sheet boundaries 原理图中的对象超出了图纸边框3、Off-grid object原理图中的对象不在格点位置F:Violations associated with parameters 有关参数错误的各种类型1、same parameter containing different types 相同的参数出现在不同的模型中2、same parameter containing different values 相同的参数出现了不同的取值Ⅱ、Comparator 规则⽐较A:Differences associated with components 原理图和PCB上有关的不同(共16项)◆Changed channel class name 通道类名称变化◆Changed component class name 元件类名称变化◆Changed net class name ⽹络类名称变化◆Changed room definitions 区域定义的变化◆Changed Rule 设计规则的变化◆Channel classes with extra members 通道类出现了多余的成员◆Component classes with extra members 元件类出现了多余的成员◆Difference component 元件出现不同的描述◆Different designators 元件标⽰的改变◆Different library references 出现不同的元件参考库◆Different types 出现不同的标准◆Different footprints 元件封装的改变◆Extra channel classes 多余的通道类◆Extra component classes 多余的元件类快捷键1、设计浏览器快捷键:⿏标左击选择⿏标位置的⽂档⿏标双击编辑⿏标位置的⽂档⿏标右击显⽰相关的弹出菜单Ctrl+F4 关闭当前⽂档Ctrl+Tab 循环切换所打开的⽂档Alt+F4 关闭设计浏览器DXP2、原理图和PCB通⽤快捷键:Shift 当⾃动平移时,快速平移Y 放置元件时,上下翻转X 放置元件时,左右翻转Shift+↑↓←→箭头⽅向以⼗个⽹格为增量,移动光标↑↓←→箭头⽅向以⼀个⽹格为增量,移动光标SpaceBar 放弃屏幕刷新Esc 退出当前命令End 屏幕刷新Home 以光标为中⼼刷新屏幕PageDown,Ctrl+⿏标滚轮以光标为中⼼缩⼩画⾯PageUp, Ctrl+⿏标滚轮以光标为中⼼防⼤画⾯⿏标滚轮上下移动画⾯Shift+⿏标滚轮左右移动画⾯Ctrl+Z 撤销上⼀次操作Ctrl+Y 重复上⼀次操作Ctrl+A 选择全部Ctrl+S 保存当前⽂档Ctrl+C 复制Ctrl+X 剪切Ctrl+V 粘贴Ctrl+R 复制并重复粘贴选中的对象Delete 删除V+D 显⽰整个⽂档V+F 显⽰所有对象X+A 取消所有选中的对象单击并按住⿏标右键显⽰滑动⼩⼿并移动画⾯点击⿏标左键选择对象点击⿏标右键显⽰弹出菜单,或取消当前命令右击⿏标并选择Find Similar 选择相同对象点击⿏标左键并按住拖动选择区域内部对象点击并按住⿏标左键选择光标所在的对象并移动双击⿏标左键编辑对象Shift+点击⿏标左键选择或取消选择TAB 编辑正在放置对象的属性Shift+C 清除当前过滤的对象Shift+F 可选择与之相同的对象Y 弹出快速查询菜单F11 打开或关闭Inspector⾯板F12 打开或关闭List⾯板3、原理图快捷键:Alt 在⽔平和垂直线上限制对象移动循环切换捕捉⽹格设置空格键(Spacebar) 放置对象时旋转90度空格键(Spacebar) 放置电线、总线、多边形线时激活开始/结束模式 Shift+空格键(Spacebar) 放置电线、总线、多边形线时切换放置模式退格建(Backspace) 放置电线、总线、多边形线时删除最后⼀个拐⾓点击并按住⿏标左键+Delete 删除所选中线的拐⾓点击并按住⿏标左键+Insert 在选中的线处增加拐⾓Ctrl+点击并拖动⿏标左键拖动选中的对象4、PCB快捷键:Shift+R 切换三种布线模式Shift+E 打开或关闭电⽓⽹格Ctrl+G 弹出捕获⽹格对话框G 弹出捕获⽹格菜单N 移动元件时隐藏⽹状线L 镜像元件到另⼀布局层退格键在布铜线时删除最后⼀个拐⾓Shift+空格键在布铜线时切换拐⾓模式空格键布铜线时改变开始/结束模式Shift+S 切换打开/关闭单层显⽰模式O+D+D+Enter 选择草图显⽰模式O+D+F+Enter 选择正常显⽰模式O+D 显⽰/隐藏Prefences对话框L 显⽰Board Layers对话框Ctrl+H 选择连接铜线Ctrl+Shift+Left-Click 打断线+ 切换到下⼀层(数字键盘)- 切换到上⼀层(数字键盘)* 下⼀布线层(数字键盘)M+V 移动分割平⾯层顶点Alt 避开障碍物和忽略障碍物之间切换Ctrl 布线时临时不显⽰电⽓⽹格Ctrl+M或R-M 测量距离Shift+空格键顺时针旋转移动的对象空格键逆时针旋转移动的对象Q ⽶制和英制之间的单位切换E-J-O 跳转到当前原点E-J-A 跳转到绝对原点⼀, [Warning] AUDIO.SCH Extra Pin R509-1 in Normal of part R509 [Warning] AUDIO.S CH Extra Pin R509-2 in Normal of part R509 [Warning] AUDIO.SCH Extra Pin R509-1 (Inf erred) in Alternate 1 of part R509出现此类警告的原因:在 AUDIO.SCH⽂件中的所有电阻封装不可⽤。
PROTEL DXP2004 编译错误中英文对照Ⅰ:Error Reporting 错误报告A:Violations Associated with Buses 有关总线电气错误的各类型(共12项)◆bus indices out of range 总线分支索引超出范围◆Bus range syntax errors 总线范围的语法错误◆Illegal bus range values 非法的总线范围值◆Illegal bus definitions 定义的总线非法◆Mismatched bus label ordering 总线分支网络标号错误排序◆Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线◆Mismatched bus widths 总线宽度错误◆Mismatched bus section index ordering 总线范围值表达错误◆Mismatched electrical types on bus 总线上错误的电气类型◆Mismatched generics on bus (first index) 总线范围值的首位错误◆Mismatched generics on bus (second index) 总线范围值末位错误◆Mixed generics and numeric bus labeling 总线命名规则错误B:Violations Associated Components 有关元件符号电气错误(共20项)◆Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使用◆Component Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符◆Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失◆Component contaning duplicate sub-parts 元件中出现了重复的子部分◆Component with duplicate Implementations 元件被重复使用◆Component with duplicate pins 元件中有重复的管脚◆Duplicate component models 一个元件被定义多种重复模型◆Duplicate part designators 元件中出现标示号重复的部分◆Errors in component model parameters 元件模型中出现错误的的参数◆Extra pin found in component display mode 多余的管脚在元件上显示◆Mismatched hidden pin component 元件隐藏管脚的连接不匹配◆Mismatched pin visibility 管脚的可视性不匹配◆Missing component model parameters 元件模型参数丢失◆Missing component models 元件模型丢失◆Missing component models in model files 元件模型不能在模型文件中找到◆Missing pin found in component display mode 不见的管脚在元件上显示◆Models found in different model locations 元件模型在未知的路径中找到◆Sheet symbol with duplicate entries 方框电路图中出现重复的端口◆Un-designated parts requiring annotation 未标记的部分需要自动标号◆Unused sub-part in component 元件中某个部分未使用C:violations associated with document 相关的文档电气错误(共10项)1、conflicting constraints 约束不一致的2、duplicate sheet symbol name 层次原理图中使用了重复的方框电路图3、duplicate sheet numbers 重复的原理图图纸序号4、missing child sheet for sheet symbol 方框图没有对应的子电路图5、missing configuration target 缺少配置对象6、missing sub-project sheet for component 元件丢失子项目7、multiple configuration targets 无效的配置对象8、multiple top-level document 无效的顶层文件9、port not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口10、sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口D:violations associated with nets 有关网络电气错误(共19项)1、adding hidden net to sheet 原理图中出现隐藏网络2、adding items from hidden net to net 在隐藏网络中添加对象到已有网络中3、auto-assigned ports to device pins 自动分配端口到设备引脚4、duplicate nets 原理图中出现重名的网络5、floating net labels 原理图中有悬空的网络标签6、global power-objects scope changes 全局的电源符号错误7、net parameters with no name 网络属性中缺少名称8、net parameters with no value 网络属性中缺少赋值9、nets containing floating input pins 网络包括悬空的输入引脚10、nets with multiple names 同一个网络被附加多个网络名11、nets with no driving source 网络中没有驱动12、nets with only one pin 网络只连接一个引脚13、nets with possible connection problems 网络可能有连接上的错误14、signals with multiple drivers 重复的驱动信号15、sheets containing duplicate ports 原理图中包含重复的端口16、signals with load 信号无负载17、signals with drivers 信号无驱动18、unconnected objects in net 网络中的元件出现未连接对象19、unconnected wires 原理图中有没连接的导线E:Violations associated with others有关原理图的各种类型的错误(3项)1、No Error 无错误2、Object not completely within sheet boundaries 原理图中的对象超出了图纸边框3、Off-grid object原理图中的对象不在格点位置F:Violations associated with parameters 有关参数错误的各种类型1、same parameter containing different types 相同的参数出现在不同的模型中2、same parameter containing different values 相同的参数出现了不同的取值Ⅱ、Comparator 规则比较A:Differences associated with components 原理图和PCB上有关的不同(共16项)◆Changed channel class name 通道类名称变化◆Changed component class name 元件类名称变化◆Changed net class name 网络类名称变化◆Changed room definitions 区域定义的变化◆Changed Rule 设计规则的变化◆Channel classes with extra members 通道类出现了多余的成员◆Component classes with extra members 元件类出现了多余的成员◆Difference component 元件出现不同的描述◆Different designators 元件标示的改变◆Different library references 出现不同的元件参考库◆Different types 出现不同的标准◆Different footprints 元件封装的改变◆Extra channel classes 多余的通道类◆Extra component classes 多余的元件类◆Extra component 多余的元件◆Extra room definitions 多余的区域定义B:Differences associated with nets 原理图和PCB上有关网络不同(共6项)◆Changed net name 网络名称出现改变◆Extra net classes 出现多余的网络类◆Extra nets 出现多余的网络◆Extra pins in nets 网络中出现多余的管脚◆Extra rules 网络中出现多余的设计规则◆Net class with Extra members 网络中出现多余的成员C:Differences associated with parameters 原理图和PCB上有关的参数不同(共3项)◆Changed parameter types 改变参数类型◆Changed parameter value 改变参数的取值◆Object with extra parameter 对象出现多余的参数中英文对照1.电阻固定电阻:RES半导体电阻:RESSEMT电位计;POT变电阻;RVAR可调电阻;res1.....2.电容定值无极性电容;CAP定值有极性电容;CAP半导体电容:CAPSEMI可调电容:CAPVAR3.电感:INDUCTOR4.二极管:DIODE.LIB发光二极管:LED5.三极管:NPN16.结型场效应管:JFET.lib7.MOS场效应管8.MES场效应管9.继电器:PELAY. LIB10.灯泡:LAMP11.运放:OPAMP12.数码管:DPY_7-SEG_DP (MISCELLANEOUS DEVICES.LIB)13.开关;sw_pb原理图常用库文件:Miscellaneous Devices.ddbDallas Microprocessor.ddbIntel Databooks.ddbProtel DOS Schematic Libraries.ddbPCB元件常用库:Advpcb.ddbGeneral IC.ddbMiscellaneous.ddb部分分立元件库元件名称及中英对照AND 与门ANTENNA 天线BATTERY 直流电源BELL 铃,钟BVC 同轴电缆接插件BRIDEG 1 整流桥(二极管)BRIDEG 2 整流桥(集成块)BUFFER 缓冲器BUZZER 蜂鸣器CAP 电容CAPACITOR 电容CAPACITOR POL 有极性电容CAPVAR 可调电容CIRCUIT BREAKER 熔断丝COAX 同轴电缆CON 插口CRYSTAL 晶体整荡器DB 并行插口DIODE 二极管DIODE SCHOTTKY 稳压二极管DIODE VARACTOR 变容二极管DPY_3-SEG 3段LEDDPY_7-SEG 7段LEDDPY_7-SEG_DP 7段LED(带小数点) ELECTRO 电解电容FUSE 熔断器INDUCTOR 电感INDUCTOR IRON 带铁芯电感INDUCTOR3 可调电感JFET N N沟道场效应管JFET P P沟道场效应管LAMP 灯泡LAMP NEDN 起辉器LED 发光二极管METER 仪表MICROPHONE 麦克风MOSFET MOS管MOTOR AC 交流电机MOTOR SERVO 伺服电机NAND 与非门NOR 或非门NOT 非门NPN NPN三极管NPN-PHOTO 感光三极管OPAMP 运放OR 或门PHOTO 感光二极管PNP 三极管NPN DAR NPN三极管PNP DAR PNP三极管POT 滑线变阻器PELAY-DPDT 双刀双掷继电器RES1.2 电阻RES3.4 可变电阻RESISTOR BRIDGE ? 桥式电阻RESPACK ? 电阻SCR 晶闸管PLUG ? 插头PLUG AC FEMALE 三相交流插头SOCKET ? 插座SOURCE CURRENT 电流源SOURCE VOLTAGE 电压源SPEAKER 扬声器SW ? 开关SW-DPDY ? 双刀双掷开关SW-SPST ? 单刀单掷开关SW-PB 按钮THERMISTOR 电热调节器TRANS1 变压器TRANS2 可调变压器TRIAC ? 三端双向可控硅TRIODE ? 三极真空管VARISTOR 变阻器ZENER ? 齐纳二极管DPY_7-SEG_DP 数码管SW-PB 开关其他元件库Protel Dos Schematic 4000 Cmos .Lib (40.系列CMOS管集成块元件库)4013 D 触发器4027 JK 触发器Protel Dos Schematic Analog Digital.Lib(模拟数字式集成块元件库)AD系列DAC系列HD系列MC系列Protel Dos Schematic Comparator.Lib(比较放大器元件库)Protel Dos Shcematic Intel.Lib(INTEL公司生产的80系列CPU集成块元件库)Protel Dos Schematic Linear.lib(线性元件库)例555Protel Dos Schemattic Memory Devices.Lib(内存存储器元件库)Protel Dos Schematic SYnertek.Lib(SY系列集成块元件库)Protes Dos Schematic Motorlla.Lib(摩托罗拉公司生产的元件库)Protes Dos Schematic NEC.lib(NEC公司生产的集成块元件库)Protes Dos Schematic Operationel Amplifers.lib(运算放大器元件库)Protes Dos Schematic TTL.Lib(晶体管集成块元件库74系列)Protel Dos Schematic Voltage Regulator.lib(电压调整集成块元件库)Protes Dos Schematic Zilog.Lib(齐格格公司生产的Z80系列CPU集成块元件库)元件属性对话框中英文对照Lib ref 元件名称Footprint 器件封装Designator 元件称号Part 器件类别或标示值Schematic Tools 主工具栏Writing Tools 连线工具栏Drawing Tools 绘图工具栏部分分立元件库元件名称及中英对照Power Objects 电源工具栏Digital Objects 数字器件工具栏Simulation Sources 模拟信号源工具栏PLD Toolbars 映象工具栏。
原理图常见错误principle of common mistakes1、ERC报告管脚没有接入信号ERC report no access to signal pins1)创建封装时给管脚定义了I/O属性creation package to the pin at the definition of I/O attribute 2)创建元件或放置元件时修改了不一致的grid属性,管脚与线没有连上。
create components or modify components placed inconsistent grid attributes, and the lines do not pin connection;3)创建元件时pin方向反向,必须非pin name端连线。
create components reverse direction when the pin, non-name-pin connections.2、元件跑到图纸界外:没有在元件库图表纸中心创建元件。
components went to the drawings profession : no paper charts component library center components.3、创建的工程文件网络表只能部分调入pcb:生成netlist时没有选择为global。
the creation of the document network table works only partially transferred PCB : netlist generation did not choose to global.4、当使用自己创建的多部分组成的元件时,千万不要使用annotate. When the use of their own creation, multi-component element, we must use annotate.PROTEL DXP2004 DRC 中英文对照一、Error Reporting 错误报告1、Violations Associated with Buses 总线电气错误(共12项)1)bus indices out of range 总线分支索引超出范围2)Bus range syntax errors 总线范围的语法错误3)Illegal bus range values 非法的总线范围值4)Illegal bus definitions 定义的总线非法5)Mismatched bus label ordering 总线分支网络标号错误排序6)Mismatched bus/wire object on wire/bus 总线/导线错误的连接导线/总线7)Mismatched bus widths 总线宽度错误8)Mismatched bus section index ordering 总线范围值表达错误9)Mismatched electrical types on bus 总线上错误的电气类型10)Mismatched generics on bus (first index) 总线范围值的首位错误11)Mismatched generics on bus (second index) 总线范围值末位错误12)Mixed generics and numeric bus labeling 总线命名规则错误2、Violations Associated Components 元件符号电气错误(共20项)1)Component Implementations with duplicate pins usage 元件管脚在原理图中重复被使用2)Component Implementations with invalid pin mappings 元件管脚在应用中和PCB封装中的焊盘不符3)Component Implementations with missing pins in sequence 元件管脚的序号出现序号丢失4)Component contaning duplicate sub-parts 元件中出现了重复的子部分5)Component with duplicate Implementations 元件被重复使用6)Component with duplicate pins 元件中有重复的管脚7)Duplicate component models 一个元件被定义多种重复模型8)Duplicate part designators 元件中出现标示号重复的部分9)Errors in component model parameters 元件模型中出现错误的的参数10)Extra pin found in component display mode 多余的管脚在元件上显示11)Mismatched hidden pin component 元件隐藏管脚的连接不匹配12)Mismatched pin visibility 管脚的可视性不匹配13)Missing component model parameters 元件模型参数丢失14)Missing component models 元件模型丢失15)Missing component models in model files 元件模型不能在模型文件中找到16)Missing pin found in component display mode 不见的管脚在元件上显示17)Models found in different model locations 元件模型在未知的路径中找到18)Sheet symbol with duplicate entries 方框电路图中出现重复的端口19)Un-designated parts requiring annotation 未标记的部分需要自动标号20)Unused sub-part in component 元件中某个部分未使用3、violations associated with document 文档电气错误(共10项)1)conflicting constraints 约束不一致的2)duplicate sheet symbol name 层次原理图中使用了重复的方框电路图3)duplicate sheet numbers 重复的原理图图纸序号4)missing child sheet for sheet symbol 方框图没有对应的子电路图5)missing configuration target 缺少配置对象6)missing sub-project sheet for component 元件丢失子项目7)multiple configuration targets 无效的配置对象8)multiple top-level document 无效的顶层文件9)port not linked to parent sheet symbol 子原理图中的端口没有对应到总原理图上的端口10)sheet enter not linked to child sheet 方框电路图上的端口在对应子原理图中没有对应端口4、violations associated with nets 网络电气错误(共19项)1)adding hidden net to sheet 原理图中出现隐藏网络2)adding items from hidden net to net 在隐藏网络中添加对象到已有网络中3)auto-assigned ports to device pins 自动分配端口到设备引脚4)duplicate nets 原理图中出现重名的网络5)floating net labels 原理图中有悬空的网络标签6)global power-objects scope changes 全局的电源符号错误7)net parameters with no name 网络属性中缺少名称8)net parameters with no value 网络属性中缺少赋值9)nets containing floating input pins 网络包括悬空的输入引脚10)nets with multiple names 同一个网络被附加多个网络名11)nets with no driving source 网络中没有驱动12)nets with only one pin 网络只连接一个引脚13)nets with possible connection problems 网络可能有连接上的错误14)signals with multiple drivers 重复的驱动信号15)sheets containing duplicate ports 原理图中包含重复的端口16)signals with load 信号无负载17)signals with drivers 信号无驱动18)unconnected objects in net 网络中的元件出现未连接对象19)unconnected wires 原理图中有没连接的导线5、Violations associated with others原理图错误(3项)1)No Error 无错误2)Object not completely within sheet boundaries 原理图中的对象超出了图纸边框3)Off-grid object原理图中的对象不在格点位置6、Violations associated with parameters 参数错误1)same parameter containing different types 相同的参数出现在不同的模型中2)same parameter containing different values 相同的参数出现了不同的取值二、Comparator 规则比较1、Differences associated with components 原理图和PCB的不同(共16项)1)Changed channel class name 通道类名称变化2)Changed component class name 元件类名称变化3)Changed net class name 网络类名称变化4)Changed room definitions 区域定义的变化5)Changed Rule 设计规则的变化6)Channel classes with extra members 通道类出现了多余的成员7)Component classes with extra members 元件类出现了多余的成员8)Difference component 元件出现不同的描述9)Different designators 元件标示的改变10)Different library references 出现不同的元件参考库11)Different types 出现不同的标准12)Different footprints 元件封装的改变13、Extra channel classes 多余的通道类14、Extra component classes 多余的元件类15、Extra component 多余的元件16、Extra room definitions 多余的区域定义(二)Differences associated with nets 原理图和PCB上有关网络不同(共6项)1、Changed net name 网络名称出现改变2、Extra net classes 出现多余的网络类3、Extra nets 出现多余的网络4、Extra pins in nets 网络中出现多余的管脚5、Extra rules 网络中出现多余的设计规则6、Net class with Extra members 网络中出现多余的成员(三)Differences associated with parameters 原理图和PCB上的参数不同(共3项)1、Changed parameter types 改变参数类型2、Changed parameter value 改变参数的取值3、Object with extra parameter 对象出现多余的参数【Violations Associated with Components】——元件电气错误类型1、【Component Implementation with duplicate pins usage】:原理图中元件的管脚被重复使用了。