实验八 触发器功能测试
- 格式:doc
- 大小:352.00 KB
- 文档页数:4
触发器逻辑功能测试实验报告
触发器逻辑功能测试实验报告
一、实验目的
本实验旨在验证触发器在设计电路中能够准确地实现其逻辑功能,以验证设计的正确性。
二、实验流程
1.组装电路:将实验装置、电源、电路板等按照实验原理图中的连接方式安装在实验板上。
2.设定输入端信号:将输入端口的接口接上合适的电压信号,调节电位器,将输入电位调节至指定电位。
3.测量输出端电压:将万用表的探头接到输出端口,调节电位器,将输入电位调节至指定电位。
4.结果分析:根据实验波形及输入输出电压差值,分析结果,判断触发器是否能正确实现其逻辑功能。
三、实验结果
1.输入端电压:
触发端:2V
放电端:0V
2.输出端电压:
触发端:8V
放电端:0V
四、结论
本次实验证明触发器能准确地实现其逻辑功能。
数字电子技术(第2版)
– 138 –
实践技能训练
实训项目触发器的功能测试与应用
1.训练目的
(1)读懂常用集成触发器产品的型号,明确各引脚功能。
(2)掌握集成触发器的逻辑功能。
(3)掌握集成触发器的逻辑功能测试方法和使用方法。
(4)理解触发器之间相互转换的方法。
(5)能完成电灯控制电路的制作。
2.训练器材
电子技术实验装置 一台;
万用表、导线;
与非门74LS00、JK触发器74LS76、D触发器74LS74、CC4013各1片;
电阻100KΩ 2只、10kΩ、5.1kΩ各1只;电容0.01μ、0.02μ各1只;
三极管9013 1只;二极管1N4001 1只;
开关1只;继电器1只;40W/220V灯1只。
3.训练内容
(1)基本RS触发器逻辑功能的测试。
(2)JK触发器和D触发器逻辑功能的测试。
(3)JK触发器转换成T触发器及功能测试。
(4)触发器应用电路制作。
4.实训步骤
(1)基本RS触发器逻辑功能的测试。
①选用1片与非门74LS00构成基本RS触发器。
②按技训图4-1连接电路。
③电源电压接5V,按技训表4.1要求进行置0、置1操作,记录结果,与表4.1相比较。
特别注意对不定状态的测试要反复几次。
(2)JK触发器逻辑功能的测试。
①选74LS76芯片。
实验八触发器、计数器及其应用一、实验目的1. 掌握集成J-K 触发器和D触发器的逻辑功能,学习用触发器组成计数器。
2. 掌握集成计数器74LS290 的逻辑功能和使用方法。
3. 学习中规模集成显示译码器和数码显示器配套使用的方法。
二、实验属性综合性实验三、实验仪器设备及器材数字实验箱1台;直流稳压电源1 台;信号发生器1台;74LS112、74LS74、74LS290;译码显示电路板等。
四、实验要求1.预习有关触发器、计数器的内容。
2.预习有关译码器的工作原理。
3.绘出各实验内容的详细线路图。
4.拟出各实验内容所需的测试记录表格。
五、实验原理1.触发器常见的集成触发器有D触发器和J K 触发器,根据电路结构,触发器受时钟脉冲触发的方式有维持阻塞型和主从型。
维持阻塞型又称边沿触发方式,触发状态的转换发生在时钟脉冲的上升或下降沿。
而主从型触发方式状态的转换分两个阶段,在CP=1 期间完成数据存入,在C P 从1变为0时完成状态转换。
2.计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。
计数器种类很多。
按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。
根据计数体制的不同,分为二进制计数器,十进制计数器和任意进制计数器。
根据计数的增减趋势,又分为加法、减法和可逆计数器。
还有可预置数和可编程序功能计数器等等。
目前,无论是TTL 还是CMOS 集成电路,都有品种较齐全的中规模集成计数电路。
使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。
3.译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示还用于数据分配、存贮器寻址和组合控制信号等。
不同的功能可选用不同种类的译码器。
六、实验内容与步骤1.J-K触发器(1)改变J、K、CP 端状态,观察Q、 Q状态变化,观察触发器状态更新是否发生在CP 脉冲的下降沿。
广州大学学生实验报告开课学院及实验室:机械与电气工程学院电子楼410 年月日学院机械与电气工程年级、专业、班姓名学号实验课程名称数字电子技术实验成绩实验项目名称触发器功能测试及其应用指导老师胡晓一、实验目的1.验证基本RS、JK、D、T和T′触发器的逻辑功能及使用方法;2.能进行触发器之间的相互转换;3.学习触发器的一些应用。
二、实验原理触发器是具有记忆作用的基本单元,在时序电路中是必不可少的。
触发器具有两个基本性质:(1)在一定的条件下,触发器可以维持在两种稳定状态(0或1状态)之一而保持不变;(2)在一定的外加信号作用下,触发器可以从一种状态转变成另一稳定状态(1→0或0→1),因此,触发器可以记忆二进制的0或1,被用作二进制的存贮单元。
触发器根据时钟脉冲输入分为两大类:一类是没有时钟输入的触发器,称为基本触发器;另一类是有时钟脉冲输入端的触发器,称为时钟触发器。
(1)基本RS触发器下图所示是由两个与非门构成的基本RS触发器,它是由低电平直接触发的触发器。
具有置“0”、置“1”和保持3种功能。
使用时需要避开不定态。
SR触发器图形符号基本RS触发器功能表(2).JK触发器JK触发器的控制输入端为J和K,它也是从SR触发器演变而来的,是针对SR逻辑功能不完善的又一种改进。
其逻辑图见图1.6.5所示,功能表和驱动表分别见表1.6.7和表1.6.8。
JK触发器的特性方程是J和K是数据输入端,是触发器状态更新的依据。
若J、K有两个或两个以上输入端时,组成“与”关系。
(3).D触发器D触发器是由SR触发器演变成的,是=S条件下的特例,其逻辑电路图1.6.4。
功能表和驱动表分别如表1.6.5和表1.6.6。
D触发器的特性方程是Qn+1=D(a)引脚排列(b)逻辑符号三、实验仪器、材料1.+5V直流电源2.双踪示波器3.连续脉冲源4.单次脉冲源5.逻辑电平开关6.逻辑电平显示器7.74LS112、74LS00、74LS74四、实验步骤(1)验证基本RS触发器的逻辑功能用两个与非门组成基本RS触发器,输入端R’、S’接逻辑开关,输出端Q、Q’接逻辑电平显示器,按表所示要求测试并做记录。
触发器功能测试触发器是一种在特定事件发生时自动执行的函数或过程。
在编程中,触发器用于监控和响应数据库中的特定动作或事件,并执行预定义的操作。
触发器功能测试是对数据库触发器进行的一系列测试,以确保它们在各种情况下能够正常工作和产生预期的结果。
首先,触发器功能测试应该包括对触发器的正确性和有效性进行测试。
这涉及了检查触发器是否正常触发,并且在特定的事件发生时执行所期望的操作。
例如,如果有一个触发器在插入数据时触发并更新另一个表中的数据,测试应该验证触发器是否正确地识别并触发插入事件,并且更新操作是否正确执行。
其次,触发器功能测试还应该包括对触发器的性能进行测试。
这可以通过模拟大量数据插入或更新操作来进行。
测试应该验证触发器在处理大量数据时是否能够保持较好的性能,不会导致性能下降或系统崩溃。
例如,如果有一个触发器在每次更新时都会执行复杂的计算,测试应该验证触发器在处理大量更新时是否能够快速运行并返回结果。
此外,触发器功能测试还应该包括对异常情况的测试。
这包括对错误数据、无效操作以及错误配置的触发器等进行测试。
测试应该验证触发器在遇到异常情况时是否能够正确处理,并产生预期的错误消息或执行适当的回滚操作。
最后,触发器功能测试应该包括对触发器的可扩展性进行测试。
这涉及了对不同情况下的触发器行为进行测试,以确保它们在不同的环境和使用条件下都能够正常工作。
例如,如果有一个触发器在特定时间段内执行操作,测试应该验证触发器是否正确地根据时间和日期进行触发,并以预期的方式执行操作。
总之,触发器功能测试是对数据库触发器进行的一系列测试,以确保它们在各种情况下能够正常工作和产生预期的结果。
测试应该包括对触发器的正确性、有效性、性能、异常情况和可扩展性进行测试,以确保触发器能够在实际应用中稳定可靠地工作。
电子通信与软件工程 系2013-2014学年第2学期《数字电路与逻辑设计实验》实验报告--------------------------------------------------------------------------------------------------------------------- 班级: 姓名: 学号: 成绩:同组成员: 姓名: 学号:---------------------------------------------------------------------------------------------------------------------一、 实验名称:触发器工作原理与功能测试二、实验目的:1、熟悉并掌握R —S 、D 、J —K 触发器的构成,工作原理和功能测试方法.2、学会正确使用触发器集成芯片.三、实验内容:1.基本R —SFF 功能测试:两个TTL 与非门首尾相接构成的基本R —SFF 的电路如图7.1所示.(1)试按下面的顺序在d S ,d R 端加信号: d S =0 d R =1 d S =1 d R =1d S =1 d R =0 图7.1 基本 R —S FF 电路d S =1 d R =1观来并记录FF 的Q 、Q 端的状态,将结果填入下表7。
1中,并说明在上述各种输入状态下FF 执行的是什么功能?(2)d S 端接低电平.d R 端加脉冲。
(3)d S 端接高电子.d R 端加脉冲。
(4)连接Rd 、Sd ,并加脉冲记录并观察(2)、(3)、(4)三种情况下,Q ,Q 端的状态.从中你能否总结出基本R 一SFF 的Q 或Q 端的状态改变和输人端d S ,d R 的关系。
(5)当d S 、d R 都接低电平时,观察Q 、Q 端的状态。
当d S 、d R 同时由低电平跳为高电平时,注意观察Q 、Q 端的状态,重复 3~5次看 Q、Q 端的状态是否相同,以正确理解“不定”状态的含义。
触发器功能的测试与应用数字电子技术实验及课程设计触发器功能的测试与应用实验报告内容包含:实验目的、实验仪器、实验原理,实验内容、实验步骤、实验数据整理与归纳(数据、图表、计算等)、实验结果分析、实验思考题、实验心得。
【实验目的】(1)掌握基本RS、JK、D、T和触发器的逻辑功能。
(2)熟练掌握不同结构触发器的工作原理及其触发方式,正确理解触发器的脉冲工作特性。
(3)熟练各种不同功能的触发器之间相互转换的方法。
【实验仪器】1.74LS112 双JK触发器 2片2.74LS74 双D触发器 2片3.其他小规模逻辑门若干4.数字万用表 1台【实验原理】触发器是构成时序逻辑电路的基本逻辑部件。
它有两个稳定状态:0状态和1状态;在不同的输入情况下,它可以被置成0状态或1状态;当输入信号消失后,所置成的状态能够保持不变。
所以触发器可以记忆1位二值信号。
根据结构形式不同,又可分为基本RS触发器、同步触发器。
主从触发器和边沿触发器。
根据逻辑功能的不同,触发器可以分为RS触发器、D触发器、JK触发器、T触发器和触发器。
1.基本RS触发器图2-46位由两个与非门构成的基本RS触发器和或非门构成的基本RS触发器,称为低有效触发器,或非门构成的RS触发器称为高有效RS触发器。
基本RS 触发器具有置“1”、置“0”、和保持三种功能。
通常称S端为置“1”端,S 端为有效电平时触发器被置“1”;R端称为置“0”端,R端为有效电平时触发器被置“0”,当R、S为无效状态时,触发器状态保持;当R、S同时为有效状态时,触发器状态不定,应避免此种情况发生,基本RS触发器逻辑图见图2-46,功能见表2-43。
图2-46 低有效RS触发器与高有效RS触发器逻辑图图2-43低有效RS触发器与高有效RS触发器功能表2.主从JK触发器在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。
主从触发器是由主触发器和从触发器构成的。
实验八触发器的功能测试
一、实验目的
1、掌握基本RS、JK、D触发器的逻辑功能
2、掌握集成触发器的逻辑功能及使用方法
二、实验原理
触发器具有两个稳定状态,用以表示逻辑状态“1”和“0”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。
1、基本RS触发器
图1为由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。
基本RS触发器具有置“0”、置“1”和“保持”三种功能。
通常称S为置“1”端,因为S=0(R=1)时触发器被置“1”;R为置“0”端,因为R=0(S=1)时触发器被置“0”,当S=R=1时状态保持;S=R=0时,触发器状态不定,应避免此种情况发生,表1为基本RS触发器的功能表。
基本RS触发器。
也可以用两个“或非门”组成,此时为高电平触发有效。
2、JK触发器
在输入信号为双端的情况下,JK触发器是功能完善、使用灵活和通用性较强的一种触发器。
如74LS112为双JK触发器,是下降边沿触发的边沿触发器。
引脚功能及逻辑符号如图2所示。
JK触发器的状态方程为Q n+1=J Q n+K Q n
J和K是数据输入端,是触发器状态更新的依据,若J、K有两个或两个以上输入端时,
组成“与”的关系。
图2 74LS112双JK触发器引脚排列及逻辑符号
下降沿触发JK触发器的功能如表2
表2
注:×—任意态↓—高到低电平跳变↑—低到高电平跳变Q n(Q n)—现态 Q n+1(Q n+1 )—次态φ—不定态
3、D触发器
在输入信号为单端的情况下,D触发器用起来最为方便,其状态方程为Q n+1=D n,其输出状态的更新发生在CP脉冲的上升沿,故又称为上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前D端的状态,D触发器的应用很广,可用作数字信号的寄存,移位寄存,分频和波形发生等。
有很多种型号可供各种用途的需要而选用。
图3 为双D触发器 74LS74的引脚排列及逻辑符号。
功能如表3。
图3 74LS74引脚排列及逻辑符号
三、实验设备与器件
1、数电试验箱
2、74LS00,74LS112×1(或CC4027),74LS74×1(或CC4013)
四、实验内容
1、测试基本RS触发器的逻辑功能
按图1,用两个与非门组成基本RS触发器,输入端R、S接逻辑开关的输出插口,输出端 Q、Q接逻辑电平显示输入插口,按表7要求测试,记录之。
2、测试JK触发器(74LS112)的逻辑功能
按表8的要求改变J、K、CP端状态,观察Q、Q状态变化,观察触发器状态更新是否发生在CP脉冲的下降沿(即CP由1→0),记录之。
表8
3、测试双D触发器74LS74的逻辑功能
(1) 测试R D 、S D的复位、置位功能
(2) 测试D触发器的逻辑功能
按表9要求进行测试,并观察触发器状态更新是否发生在CP脉冲的上升沿(即由0→1),记录之。
表9
五、实验报告
1、列出所用触发器的逻辑功能表。
2、分别说明RS基本触发器、D触发器、JK触发器的逻辑特点。
3、实验结果总结及体会。