数电习题2010级(1)
- 格式:doc
- 大小:2.43 MB
- 文档页数:15
大学2009— 2010学年第二学期 《数字电子技术》考试试卷(A 卷)(闭卷 时间120分钟)一、填空题(每空1分,共15分)1、十进制数 73.75的二进制数为 __1001_001 01110101 ___________________2、 当TTL 与非门的输入端悬空时相当于输入为 ______ 电平。
3、 在数字电路中,不论哪一种逻辑门电路,其中的关键器件是 MOS 管或BJT ,它们均可以作为 _________ 件。
4、时序逻辑电路在 CP 脉冲作用下,由无效状态自动回到有效序列称为电路具有5、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了 口增强带负载的能力。
6当七段显示译码器的输出为高电平有效时,应选用共 _________ ■极数码管。
7、 用4个触发器可以存储 _______ 二进制数。
8、 如果对键盘上108个符号进行二进制编码,则至少要 ______ 二进制数码。
9、 时序逻辑电路分为同步时序和 _____________ 大类。
10、 _________________________________________________________________________ 几个集电极开路与非门(OC 门)输出端直接相连,配加负载电阻后实现 __________________ 能。
11、表达式F ABC BC 能否产生竞争冒险 _____________ (可能/不可能) 12、 表达式F AB C ,用与非门实现的表达式是 ____________________ 。
13、 一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 1kHz ,经过_______ ,8421BCD 码为 _01110011, 装 超 勿 题 答_____ m s可转换为4位并行数据输出。
14、多谐振荡器有—个稳定状态二、单选题(每题1分,计10分)231、 _______ D — 路在任何时刻只能有一个输出端有效。
一、(8分)填空和选择填空(每空1分)1.函数式(,,,)F A B C D A D B C =++⊕写成最大项之积的形式为 M 1·M 7 。
2.函数式(,,)(3,5,6,7)F A B C m =∑化成最简与或式为 BC +AC +CB 。
3.在下列门电路中,输出端不可以并联使用的是 D 。
A .集电极开路门 B .三态门C .CMOS 传输门D .具有推挽式输出结构的TTL 门电路4.某TTL 门电路的输入短路电流I S =1.4mA ,高电平输入漏电流I R =0.02mA ,最大灌电流I OLMax =15 mA ,最大拉电流I OHMax =0.4mA ,其扇出系数N o = 10 。
5.电路如图1所示,G 1为TTL 三态门,G 2为TTL 与非门,C =1。
若B 端悬空,则万用表的读数近似为 1.4 V ;若B 端改接至0.3V ,则万用表的读数近似为 0.3 V 。
VCBG 21G 1图16.逐次逼近型A/D 转换器属 直接型 (直接型,间接型)A/D 转换器。
7.需要 8 片1K ×4bit 的RAM 存储器才能扩展成4K ×8bit 的存储器。
二、(8分)图2所示电路由同步十六进制计数器74LS161、四位加法器74LS283和与非门组成,C 0为来自低位的进位信号,回答下面问题:2.按着Q D Q C Q B Q A 的顺序,74LS161输出是什么编码?3.若要求从S 4S 3S 2S 1输出为BCD8421码,则B 4B 3B 2B 1及C 0应如何连接?本题得分本题得分图2解:1.10进制 (0011→1100) 2.余三码3.B 4B 3B 2B 1及C 0 接1101和0或1100和1三、(6分)由一片8位二进制加法计数器和一片8位D/A 转换器构成的电路如图3所示。
设CP 的频率为1kHz ;计数器为异步清零方式;D/A 转换器的最大输出电压为5.1V 。
《数字电子技术》试卷一一、 填空(每空1分,共25分)1、(10110)2=( )10=( )16(28)10=( )2=( )16(56)10=( )8421BCD2、最基本的门电路是: 、 、 。
3、有N 个变量组成的最小项有 个。
4、基本RS 触发器的特征方程为_______ ,约束条件是 __.5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长_____位,地址线 根。
6、用N 位移位寄存器构成的扭环形计数器的模是________.7、若令JK 触发器的J=K=T 则构成的触发器为_______.8、如图所示,Y= 。
9、如图所示逻辑电路的输出Y= 。
10、已知Y=D AC BC B A ++,则Y = ,Y/= 。
11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。
二、化简(每小题5分,共20分)1、公式法化简++++(1)Y=ABC ABC BC BC A=+++(2)Y ABC A B C2、用卡诺图法化简下列逻辑函数=+++(1)Y BCD BC ACD ABDY=∑+∑(2)(1,3,4,9,11,12,14,15)(5,6,7,13)m d三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)四、用74LS161四位二进制计数器实现十进制计数器(15分)五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。
试用74LS138和与非门实现此功能的逻辑电路。
(15分)P Q A Q B Q C Q D C T 74LS161 LD CPA B C D CrQ A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;r C :异步复位端;CP :时钟控制输入端;D L :同步并置数控制端;C :位输出端;六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)《数字电子技术》试卷一参考答案一、填空(每空1分,共25分)1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。
第 1 页 共 4 页……………………………………………装………………………………订…………………………线………………………………………………此处不能书写此处不能书写此处不能书写 此处不能书写此处不能书写 此处不能书写此处不能书写北京理工大学珠海学院2010 ~ 2011学年第二学期《数字电路基础》期末试卷答案(A )一、填空题1、(28)D = ( 11100 )B =( 1C )H =( 34 )O 。
2、已知a=0,b=1,c=1,则逻辑表达式()c b a ⊕∙= 0 。
3、按逻辑功能划分,四种常用的时钟触发器是 RS 触发器 ,D 触发器 , T 触发器 , JK 触发器 。
4、脉冲形成电路的组成有两大部分,分别是 惰性电路 和 开关 。
二、单项选择题1、下列二进制代码的奇校验位为0的是( D ) A 、0101B 、11110C 、1010101D 、1001001002、能起定时作用的电路是 ( C )A 、多谐振荡器B 、施密特触发器C 、单稳态电路D 、译码器 3、逻辑函数F=AB+B C 的反函数F =( A ) A 、(A +B )(B +C ) B 、(A+B )(B+C ) C 、A +B +CD 、A B +B C 4、函数F=AB+BC ,使F=1的输入ABC 组合为( D ) A 、ABC=000 B 、ABC=010 C 、ABC=101D 、ABC=1105、在同步工作条件下,JK 触发器的现态Q n =0,要求Q n+1=0,则应使( B ) A 、J=×,K=0 B 、J=0,K=×C 、J=1,K=×D 、J=K=16、下列函数中,是最小项表达式形式的是(C ) A 、 Y=A+BC B 、Y =ABC+ACD C 、 C B A C AB Y += D 、C B A C AB Y +=7、对于四位二进制译码器,其相应的输出端共有( B )A .4个 B. 16个 C. 8个 D. 10个 8、用8421码表示的十进制数45,可以写成(C )A.45 B. [101101]BCD C. [01000101]BCD D. [101101]29、属于组合逻辑电路的是(B )A.触发器 B. 全加器 C. 移位寄存器 D. 计数器10、当TTL与非门的输入端悬空时相当于输入为( B )A、逻辑0 B. 逻辑1 C、不确定D、0.5V11、F=A(A+B)+B(B+C+D)=( A )A、BB、A+BC、1D、C12、同步时序电路和异步时序电路比较,其差异在于后者( B )A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关13、欲使D触发器按Q n+1=n Q工作,应使输入D=( D )A.0B.1C.QD.Q14、DAC电路的转换比例常数为0.01,输入代码为10010001时,输出电压为( B )A.1.28B.1.45C.1.57D.1.5415、一个3位的二进制加法计数器,由000状态开始,经过9个时钟脉冲后,此计数器的状态为( C )A.000 B.100 C.001 D.011三、第 3 页 共 4 页……………………………………………装………………………………订…………………………线………………………………………………此处不能书写此处不能书写此处不能书写 此处不能书写此处不能书写 此处不能书写此处不能书写C A AC BC F ++= 四、C B F = 五、六、激励方程:特征方程:状态表:状态图该电路为同步具有自启动能力的模四计数器。
电子科技大学《数字电路》真题2010年(总分140,考试时间90分钟)一、选择题1. 两个二进制数进行算术运算,下面______说法是不正确的。
A.两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出 B.两个最高位不同的补码进行相加运算,肯定不会产生溢出 C.两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出 D.两个补码的减法运算可以用加法器来实现2. 以下描述一个逻辑函数的方法中______只能唯一表示。
A.表达式 B.逻辑图 C.真值表 D.波形图3. 在不影响逻辑功能的情况下,CMOS与非门的多余输入端可______。
A.接高电平 B.接低电平 C.悬空 D.通过电阻接地4. 欲产生序列信号11010111,则至少需要______级触发器。
A.2 B.3 C.4 D.55. 一个8位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为______。
A.11001111 B.11110100 C.11110010 D.111100116. 为构成4096×16的RAM区,共需1024×4位的RAM芯片______片。
A.64 B.8 C.16 D.327. 逻辑函数F1=∑A,B,C,D(2,3,5,8,11,13)和F2=∏A,B,C,D(2,4,7,10,12,13)之间满足______关系。
A.对偶 B.相等 C.香农展开 D.反演8. 移位寄存器由8级触发器组成,用它构成的扭环形计数器具有______种有效状态;用它构成的环形计数器具有______种有效状态,构成线性反馈移位寄存器具有______种有效状态。
A.16,8,511 B.4,8,15 C.16,8,255 D.8,16,1279. 若要将一异或非门当做反相器(非门)使用,则输入端A、B端的连接方式是______。
A.A 或B中有一个接“1” B.A或B中有一个接“0” C.A和B并联使用 D.不能实现10. 实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的______。
电子科技大学《数字电路》真题2010年(总分:140.00,做题时间:90分钟)一、{{B}}选择题{{/B}}(总题数:10,分数:20.00)1.两个二进制数进行算术运算,下面______说法是不正确的。
• A.两个无符号数相加,如果最高位产生进位输出,则肯定发生溢出• B.两个最高位不同的补码进行相加运算,肯定不会产生溢出• C.两个补码进行相加运算,如果最高位产生进位输出,则肯定发生溢出• D.两个补码的减法运算可以用加法器来实现(分数:2.00)A.B.C. √D.解析:2.以下描述一个逻辑函数的方法中______只能唯一表示。
• A.表达式• B.逻辑图• C.真值表• D.波形图(分数:2.00)A.B.C. √D.解析:3.在不影响逻辑功能的情况下,CMOS与非门的多余输入端可______。
• A.接高电平• B.接低电平• C.悬空• D.通过电阻接地(分数:2.00)A. √B.C.D.解析:4.欲产生序列信号11010111,则至少需要______级触发器。
• A.2• B.3• C.4• D.5(分数:2.00)A.B. √C.D.解析:5.一个8位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为______。
• A.11001111• B.11110100• C.11110010• D.11110011(分数:2.00)A.B. √C.D.解析:6.为构成4096×16的RAM区,共需1024×4位的RAM芯片______片。
• A.64• B.8• C.16• D.32(分数:2.00)A.B.C. √D.解析:7.逻辑函数F1=∑A,B,C,D(2,3,5,8,11,13)和F2=∏A,B,C,D(2,4,7,10,12,13)之间满足______关系。
• A.对偶• B.相等• C.香农展开• D.反演(分数:2.00)A. √B.C.D.解析:8.移位寄存器由8级触发器组成,用它构成的扭环形计数器具有______种有效状态;用它构成的环形计数器具有______种有效状态,构成线性反馈移位寄存器具有______种有效状态。
2010—2011年数字电子技术试题(A卷)一(11%)(1)、(110.101)2=()10,(12.7)10=()2(2)、构成组合逻辑电路的基本逻辑单元电路是(),构成时序逻辑电路的基本逻辑单元电路是()。
(3)、TTL反相器的电压传输特性曲线中,转折区中点对应的输入电压称为()电压。
(4)、当七段显示译码器的输出为高电平有效时,应选用共()极数码管。
(5)、触发器异步输入端为低电平有效时,如果异步输入端R D=1,S D=0,则触发器直接置成()状态。
(6)、数字电路中,常用的脉冲波形产生电路是()器。
(7)、A/D和D/A转换器的转换精度指标,可采用()和()两个参数描述。
(8)几个集电极开路与非门(OC门)输出端直接相连,配加负载电阻后实现()功能。
二、(15%)1、将逻辑函数化为最小项之和的形式Y=ABC+AC+BC2、用公式法化简逻辑函数Y1=AC+AD+CD Y2= AD+AD+AB+AC+BD+ACEF+BEF+DEFG3、用卡诺图化简逻辑函数Y1=ABC+ABD+ACD+CD+ABC+ACD Y2(ABC)=∑(m0,m1,m2,m4)约束条件:m3+m5+m6+m7 =0 三、(15%)1、试说明能否将与非门、或非门、异或门分别当作反相器来使用?如果可以,各个门电路的输入端该如何连接?(利用两个输入一个输出的逻辑符号图分别表示出各门电路作为反相器使用时对应输入端的接法)2、4位输入的倒T型电阻网络D/A转换器,V REF=–8V,在R f =R的条件下,输入数字量d3d2d1d0=1010时,输出电压U0的数值是多少?四、(20%)1、分析右图电路,写出函数S和C的表达式并化简,通过真值表说明电路完成什么逻辑功能?2、举重比赛中有A、B、C三名裁判,A为主裁,当两名或两名以上裁判(必须包括A在内)认为运动员上举杠铃合格,才能认为成功。
(1)要求列真值表用与非门电路设计该逻辑电路。
《数字电子技术基础》习题册电子技术教研室编班级:姓名:哈尔滨工业大学2010年9月第3章 逻辑代数及逻辑门【3-1】 填空1、与模拟信号相比,数字信号的特点是它的 离散 性。
一个数字信号只有两种取值分别表示为0 和1 。
2、布尔代数中有三种最基本运算: 与 、 或 和 非 ,在此基础上又派生出五种基本运算,分别为与非、或非、异或、同或和与或非。
3、与运算的法则可概述为:有“0”出 0 ,全“1”出 1;类似地或运算的法则为 有”1”出”1”,全”0”出”0” 。
4、摩根定理表示为:A B ⋅=A B + ;A B +=A B ⋅。
5、函数表达式Y=AB C D ++,则其对偶式为Y '=()A B C D +⋅。
6、根据反演规则,若Y=AB C D C +++,则Y =()AB C D C ++⋅ 。
7、指出下列各式中哪些是四变量A B C D 的最小项和最大项。
在最小项后的( )里填入m i ,在最大项后的( )里填入M i ,其它填×(i 为最小项或最大项的序号)。
(1) A +B +D (× ); (2) ABCD (m 7 ); (3) ABC ( × ) (4)AB (C +D ) (×); (5) A B C D +++ (M 9 ) ; (6) A+B+CD (× ); 8、函数式F=AB+BC+CD 写成最小项之和的形式结果应为m ∑(3,6,7,11,12,13,14,15),写成最大项之积的形式结果应为M (∏ 0,1,2,4,5,8,9,10 )9、对逻辑运算判断下述说法是否正确,正确者在其后( )内打对号,反之打×。
(1) 若X +Y =X +Z ,则Y=Z ;( × ) (2) 若XY=XZ ,则Y=Z ;( × ) (3) 若X ⊕Y=X ⊕Z ,则Y=Z ;(√ ) 【3-2】用代数法化简下列各式(1) F 1 =1ABC AB += (2) F 2 =ABCD ABD ACD AD ++=(3)3F AC ABC ACD CD A CD=+++=+ (4) 4()()F A B C A B C A B C A BC=++⋅++⋅++=+【3-3】 用卡诺图化简下列各式(1) 1F BC AB ABC AB C=++=+ (2) 2F AB BC BC A B=++=+(3) 3F AC AC BC BC AB AC BC=+++=++ (4) 4F ABC ABD ACD CD ABC ACD A D=+++++=+或AB AC BC ++(5) 5F ABC AC ABD AB AC BD =++=++ (6) 6F AB CD ABC AD ABC A BC CD=++++=++(7) 7F AC AB BCD BD ABD ABCD A BD BD =+++++=++ (8) 8 F AC AC BD BD ABCD ABCD ABCD ABCD=+++=+++(9) 9()F A C D BCD ACD ABCD CD CD =⊕+++=+(10)F 10=10F AC AB BCD BEC DEC AB AC BD EC =++++=+++【3-4】 用卡诺图化简下列各式 (1) P 1(A ,B ,C )=(0,1,2,5,6,7)m AB AC BC =++∑ (2) P 2(A ,B ,C ,D )=(0,1,2,3,4,6,7,8,9,10,11,14)m AC AD B CD =+++∑ (3)P 3(A ,B ,C ,D )=(0,1,,4,6,8,9,10,12,13,14,15)m AB BC AD BD =+++∑(4) P 4 (A ,B ,C ,D )=17M M A BC BC D ∙=+++ 【3-5】用卡诺图化简下列带有约束条件的逻辑函数(1)()1,,,(3,6,8,9,11,12)(0,1,2,13,14,15)()d P A B C D m AC BD BCD ACD =+=++∑∑或 (2) P 2(A ,B ,C ,D )=(0,2,3,4,5,6,11,12)(8,9,10,13,14,15)dm BC BC D +=++∑∑(3) P 3 =()A C D ABCD ABCD AD ACD BCD ABD ++++=++或 AB +AC =0 (4) P 4 =A B ABCD ABCD +=+(A B C D 为互相排斥的一组变量,即在任何情况下它们之中不可能两个同时为1) 【3-6】 已知: Y 1 =AB AC BD ++ Y 2 =ABCD ACD BCD BC +++ 用卡诺图分别求出Y Y 12⋅, Y Y 12+, Y Y 12⊕。
一、填空题1.(111001)2=( 57 )10=( 39 )16=( 01010111 )8421BCD码2.(21)10=( 10101 )23.(52)10=( 110100 )2=( 01010010 )8421BCD码( 34 )164.(B2)16=( 178)10=( 10110010 )2=( 101111000 )8421BCD码5.(10110.01)2=( 22.25)106.(2F)16 =( 101111 )2=( 47)107.( 01011001 )2 =( 89)10=(59)16=(10001001)8421BCD8.逻辑代数中有与、或、非三种基本逻辑运算。
9.两变量函数F(A,B)的异或表达式和同或表达式为和F=A B⋅+AB。
10.在数字电路中,三极管通常工作在饱和和截止状态。
11.四个变量的逻辑函数的最小项共有 16 个,对于变量的任一组取值,任意两个最小项的乘积为 0 ,所有最小项的和为 1 。
12.图1-1中给出的是几种常用门电路图1-11)Y1= AB__ , A、B中只要有一个值是0,Y1的值就为___0___。
2)Y2=AB C⋅_ , A、B中只要有一个值是0,Y2的值就为___1___。
3)Y3=__A+B , A、B中只要有一个值是1,Y3的值就为___1___。
4)Y4=_ , A、B中只要有一个值是1,Y4的值就为___0___。
5)当B=0时,Y5=_______ ;当B=1时,Y5= ___Z(高阻态)____。
6)当C=0时,Y6=____AB C⋅___ ;当C=1时,Y6= _ Z(高阻态)______。
7)当B=0时,Y7=__不通___ ;当B=1时,Y7= ____A___。
8)Y8=________,Y8的状态与B___无关____。
13.写出下图1-2中各电路的输出结果。
图1-2Y 1=__ 0____ Y 2=__ 1____ Y 3=__ _1__ Y 4=__ 1 ___Y 3=__ _0___ Y 6=___ 1___ Y 7=__ 1___ Y 8=__ ___14.TTL 电路是由_晶体管_组成的逻辑电路,并因此得名。
CMOS 电路以__PMOS__为驱动管,以____NMOS____为负载管;驱动管和负载管的_____栅___极相连作为输入端,___漏__极相连作为输出端。
15.触发器有两个___稳定___状态,要使电路由一个状态转换到另一个状态,必须要有外加_____输入信号__ _。
16.要对16个输入信号进行编码,至少需要 4位 二进制数码。
17.一个八选一的数据选择器有 8 个数据输入端, 3 个地址输入端。
18.BCD 七段译码器输入的是 4 位 8421BCD 码。
输出端有 7 个。
19.图1-3给出的是几种常用触发器。
图1-31)FF 1是同步RS 触发器,Q 1n+1 =__A__ ,时钟信号B 的__高电平____期间有效。
2)FF 2是维持阻塞型D 触发器,Q 2n+ 1=__A___ ,时钟信号B 的__上升_____沿到来后有效。
3)FF 3是主从JK 触发器,Q 3n+1=_A ⊕B_______ ,时钟信号B 的 下降 沿到来后有效。
20.由与非门组成的基本RS 触发器的输入信号和不得同时为_0,否则它们状态将不定_。
21.同步RS 触发器和基本RS 触发器的区别是前者状态的翻转与时钟脉冲CP___同步_____,而后者与CP___无关__ __。
22.触发器有 两个 个稳定的输出状态,下降沿触发的JK 触发器的特性方程为 ,T 触发器只有 保持 和 计数 两种逻辑功能。
23. 触发器 是构成计数器和寄存器的重要组成部分。
24.触发器是具有 记忆 功能的单元电路,RS 触发器的特性方程是 ,T 触发器的特性方程为 T ⊕Q ,T ’触发器具有 计数 功能。
25.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接 高 电平。
26.JK 触发器具有 保持 、 置0 、 置1 和 计数 功能。
27.在数字系统中,根据逻辑功能特点的不同,数字电路可以分为 组合 逻辑电路和 时序 逻辑电路。
28.在数字电路中,编码器和译码器属于 组合 逻辑电路,而计数器和寄存器属于 时序 逻辑电路。
29.目前国产的集成逻辑门电路中,74LS00系列属于 TTL 类型逻辑门电路,CD4011属于 CMOS 类型逻辑门电路。
30.时序电路的特点是:在任何时刻的输出,不但与当时的_____输入___状态有关,而且还与前一时刻的___输出 _状态有关。
31.按照计数器中各触发器受到计数脉冲控制的情况,可以分为 同步 计数器和 异步 计数器。
32.数码寄存器采用__并行___ 输入,____并行____ 输出。
33.寄存器分为 数据 寄存器和 移位 寄存器两种。
34. 移位 寄存器不但具有存储代码的功能,还具有移位功能。
35.图1-4是用D 触发器组成的左移寄存器,请将“串行输入端”、(1)“串行输出端”、(3)“并行输出端”(2)分别填入图中相应位置的横线上。
当D 随输入脉冲依次输入D 0D 1D 2D 3=1011时,经过四个CP 脉冲后,Q 0Q 1Q 2Q 3的状态为____1011____。
图1-436.单稳态触发器有 稳定状态 和 暂稳态 两个不同的工作状态。
37.555定时器是一种多用途的数字—模拟混合集成电路,可以方便地构成施密特触发器 , 单稳态触发器 和 多谐振荡器 。
38.555构成多谐振荡器, 关键要将 TH 和 接在一起,再加上一个电容,类似于施密特反相器。
39.逻辑函数的化简方法有__卡诺图__和__逻辑代数基本公式______。
二、选择题1.在不影响逻辑功能的情况下,TTL 与非门的多余端可_____C___。
A .接高电平B .接低电平C .悬空D .接地2.在不影响逻辑功能的情况下,CMOS 或非门的多余端可____D____。
A .接高电平B .接低电平C .悬空D .接地3.下列逻辑式属于与非式的是 B 。
A .F= ABC ⋅ B .F= ABC C .F= A B ⋅D .F= A B ⋅4.三极管的截止条件为___B_____。
A .U BE > U ONB .U BE < U ONC .U CE = V CCD .U CE < V CC5.增强型NMOS 管的截止条件为___B_____。
A .U GS > U TB .U GS < U TC .U DS = V DD D .U DS < V DD6.三逻辑变量的取值组合共有 C 种。
A .4种B .6种C .8种D .16种7.下列几种逻辑门中,可以用作反相器的是 B 。
A .与门B .与非门C .或门 D.传输门8.能够通过并联输出端实现线与的门电路是____A____。
A .漏极开路门B .普通与非门C .三态门 D.CMOS 传输门9.能实现脉冲延时的电路是 B 。
A .多谐振荡器B .单稳态触发器C .施密特触发器 D.CMOS 传输门10.决定组合逻辑电路某一时刻输出的有关因素是___A_____,而决定时序逻辑电路在某一时刻输出的有关因素是_____C_____;A.该时刻的输入 B .电路的历史状态C.该时刻的输入和电路的历史状态 D.电路的组成结构11.下列逻辑电路中,不是组合逻辑电路的是 B 。
A.译码器 B.寄存器 C.全加器 D. 数值比较器12.下列数字部件中,属于组合逻辑电路的有(C )A. 触发器B. 计数器C. 数据选择器D. 移位寄存器13.下列选项中,不属于组合电路的描述方法的是( D )A.逻辑表达式 B.真值表 C.卡诺图 D、状态转换图14.8选1数据选择器有几个地址控制端。
( C )A.1 B.2 C.3 D.415. 8421BCD码译码器的数据输入线与译码输出线的组合是 B 。
A.4:16 B.4:10 C.10:4 D.16:416.选择图2-1所示FF1~FF2中的一个或多个触发器填入空内。
(1)满足Q n+1=1的触发器是____FF8________________;(2)满足Q n+1=Q n的触发器是__FF1___FF10_______________;(3)满足Q n+1=Q n的触发器是_FF2__FF5___FF7__FF9____________;(4)满足D触发器功能的是__FF3___FF6_______________;(5)满足T触发器功能的是__FF4__________________。
图2-117.JK触发器在CP作用下,若状态必须发生翻转,则应使 D 。
A.J=K=0 B.J=1,K=0 C. J=0,K=1 D.J=K=118.计数器异步置0端的信号___D___使电路置0,同步置0端的信号___A____使电路置0。
A.只有在时钟脉冲上升沿到来时才能B.只有在时钟脉冲下降沿到来时才能C.只有在时钟脉冲触发沿到来时才能D.无论时钟脉冲为何值都能19.N进制计数器是指该计数器___A_____。
A.有N个有效状态 B.由N个触发器组成C.有N个输出端 D.有N个有效循环20.由M个触发器构成N进制计数器,条件是___B_____。
A.M>=N B.2M>=N C.2M<=N D.M< N21.由四个触发器构成十进制计数器,其无效状态有____C____。
A.四个 B.五个 C.六个 D.七个22.N 位环形计数器可以直接作N 节拍顺序脉冲发生器的原因是其_____B___。
A .无效状态多B .由移位寄存器组成C. 有N 个有效状态,且每个有效状态中只有一位为0或1D .有效状态多23.是8421BCD 码的是( B )。
A 、1010B 、0101C 、1100D 、110124.和逻辑式BC A A ⋅+ 相等的是( C )。
A 、ABCB 、1+BC C 、AD 、BC A +25.二输入端的或非门,其输入端为A 、B ,输出端为Y,则其表达式Y= ( C )。
A 、AB B 、ABC 、B A +D 、A+B26.一个T 触发器,在T=1时,加上时钟脉冲,则触发器( D )。
A 、保持原态B 、置0C 、置1D 、翻转27.欲对全班43个学生以二进制代码编码表示,最少需要二进制码的位数是( B )。
A 、5B 、6C 、8D 、4328.逻辑函数F(A,B,C) = AB+B C+C A 的最小项标准式为( D )。
A 、F(A,B,C)=∑m(0,2,4)B 、F(A,B,C)=∑m(1,5,6,7)C 、F(A,B,C)=∑m (0,2,3,4)D 、F(A,B,C)=∑m(3,4,6,7)29.在何种输入情况下,“与非”运算的结果是逻辑0__D__。