华工数字逻辑作业
- 格式:docx
- 大小:153.71 KB
- 文档页数:6
2020-华南理工-数字逻辑-随堂作业第一章微电子器件基础·1.1半导体的基础知识随堂练习提交截止时间:2020-06-14 23:59:59当前页有 10 题,你已做 10 题,已提交10 题,其中答对10 题。
1. (单选题)一般而言,自然界中的物质按其导电性能可分为()A 导体B 绝缘体C 半导体D 以上都是答题: A. B. C. D. (已提交)参考答案:D问题解析:2.(单选题 ) 下列属于半导体的是()答题: A. B. C. D. (已提交)参考答案:C问题解析:3. (单选题)半导体材料具有的独特性能有()A 热敏性和光敏性B 光敏性和掺杂性C 热敏性和掺杂性D 热敏性、光敏性和掺杂性答题: A. B. C. D. (已提交)参考答案:D问题解析:4.(单选题 ) 下列各项中()是本征半导体A P 型半导体B N 型半导体C PN 结D 纯净的半导体答题: A. B. C. D. (已提交)参考答案: D问题解析:5. (单选题)N 型半导体是在本征半导体中加入以下物质后形成的()A电子B空穴 C 三价硼元素 D 五价磷元素答题: A. B. C. D. (已提交)参考答案: D问题解析:6. (单选题)P 型半导体是在本征半导体中加入()物质后形成的A 电子 B. 空穴 C. 三价硼元素 D. 五价磷元答题: A. B. C. D. (已提交)参考答案: C问题解析:7.(单选题 ) 按掺入杂质的不同,杂质半导体分为()。
A 电流型和电压型半导体B 电子型和空穴型半导体C 空穴型和电流型半导体D 电压型和电子型半导体答题: A. B. C. D. (已提交)参考答案: B问题解析:8. (单选题)P 型半导体中不能移动的杂质离子带负电,说明P 型半导体呈()性A 负电B 正电C 电中D 弱负电答题: A. B. C. D. (已提交)参考答案:C问题解析:9. (单选题)在 N 型半导体中,具有的载流子的特性为()A 电子为多子,空穴为少子B 空穴是多子电子为少子C 电子和空穴同样多D 电子和空穴都比较少答题: A. B. C. D.(已提交)参考答案:A问题解析:10.(单选题 ) PN 结具有()特性A正偏B反偏C单向D双向答题: A. B. C. D. (已提交)参考答案:C问题解析:11.( 单选题 )半导体受光照,导电性能()。
1. 将(1110100110.10101)2转换为十六进制数。
解: 0011 1010 0110 · 1010 1000 3 A 6 · A 8 所以(1110100110.10101)2=(3A6.A8)162. 当变量A 、B 、C 的取值分别为001、011及110时,求函数))((B A C B A F +++=的值。
3. 化简逻辑函数C A B A BC A F ++= 解:AC B C B A C B BC A CA B A BC A F =+++=++=++=)()(4.组合逻辑电路的一般分析步骤如下流程图所示,请在括号内选择适当的文字。
A .实际逻辑问题B .组合逻辑电路图C .说明电路逻辑功能D .真值表E .逻辑表达式F .卡诺图G .最简表达式H .逻辑设计5.下列用卡诺图化简逻辑函数的圈法是不正确的,请改正过来并写出最简与或表达式。
AB CD00011110000111101324128576131514911101111111解:简与或表达式如下:BD D C A BC F ++=6.用卡诺图法化简函数: F (A ,B ,C ,D )=∑)15,13,11,7,5,4,3,0(m 。
解:卡诺图如下7.分析图所示的逻辑电路图,写出逻辑表达式、真值表并说明其逻辑功能。
A B(a)解:根据逻辑图写出输出逻辑函数表达式:BA B A B A B A B B A A AB B AB A ABB AB A F ⊕=+=+++=∙+∙=∙∙∙=)()(根据函数表达式作出真值表如下表所示:根据函数表达式和真值表可知逻辑图的功能相当于一个异或,如果A 、B 相同,则F 输出为0;A 、B 不相同时,则F 输出为1。
8.分析图4-17所示的时序逻辑电路的逻辑功能,写出电路的激励方程、输出方程和次态方程,并画出电路的状态表与状态图。
图4-17 时序电路图解:根据对电路的观察和电路组成的分析,该电路是米里型电路。
1.何为奇偶校验码?简述它们的区别。
(12分)答:奇偶校验码是一种增加二进制传输系统最小距离的简单和广泛采用的方法。
是一种通过增加冗余位使得码字中"1"的个数恒为奇数或偶数的编码方法,它是一种检错码。
在实际使用时又可分为垂直奇偶校验、水平奇偶校验和水平垂直奇偶校验等几种。
垂直奇偶校验又称为纵向奇偶校验,它是将要发送的整个信息块分为定长p位的若干段(比如说q段),每段后面按"1"的个数为奇数或偶数的规律加上一位奇偶位.为了降低对突发错误的漏检率,可以采用水平奇偶校验方法。
水平奇偶校验又称为横向奇偶校验,它是对各个信息段的相应位横向进行编码,产生一个奇偶校验冗余位。
2.简述用卡诺图进行逻辑函数化简的步骤。
(12分)答:卡诺图是逻辑函数的一种图形表示。
一个逻辑函数的卡诺图就是将此函数的最小项表达式中的各最小项相应地填入一个方格图内,此方格图称为卡诺图。
第一步∶作出函数的卡诺图。
第二步︰在卡诺图上圈出函数的全部质蕴涵项。
按照卡诺图上最小项的合并规律,对函数F卡诺图中的1方格画卡诺圈。
为了圈出全部质蕴涵项,画卡诺圈时在满足合并规律的前提下应尽可能大,若卡诺圈不可能被更大的卡诺圈包围,则对应的“与”项为质蕴涵项。
第三步︰从全部质蕴涵项中找出所有必要质蕴涵项。
在卡诺图上只被一个卡诺圈包围的最小项被称为必要最小项,包含必要最小项的质蕴涵项即必要质蕴涵.3.简述数字电路的特点?(10分)答:数字电路的特点⑴数字电路在稳态时,电子器件(如二极管、晶体管、场效应管)工作在饱和或截止状态,即快关状态,分别用“0”和“1”来表示。
⑵数字电路工作可靠,抗干扰能力强。
数字电路对元件参数的要求不太严格,只要能工作于饱和或截止状态,能可靠地区分高、低电平即可。
高、低电平都有一个允许的变化范围,只有当干扰信号相当强烈时,超出了允许的高、低电平范围,才有可能改变元件的工作状态,所以数字电路的抗干扰能力较强。
《数字逻辑》试卷2021(样题1)参考答案华南理工大学网络教育学院华南理工大学网络学院《数字逻辑》试卷考试时间:(120分钟)班级:姓名:总分数:一、选择题(每小题1分,)1 有两个十进制数数字的8421BCD编码是10010001,则它们的余3码是 A 。
A. 1100 0100 B.1001 0100 C. 1001 0011 D. 1111 00012 若输入变量A、B全为1时,输出F=1,则其输入与输出的关系是 B 。
A.异或 B.与 C.非 D.或非 3 二进制数1100转换成十六进制数是 D 。
A.12 B.A C.B D.C 4 在求逻辑函数F的反函数时,下列说法错误的是 C 。
A.“・”换成“+”,“+”换成“・”B.原变量换成反变量,反变量换成原变量 C.原变量不变D.常数中的“0”换成“1”,“1”换成“0” 5 逻辑表达式(A+B)・(A+C)=B 。
A.AB+AC B.A+BC C.B+AC D.C+AB 6 组合逻辑电路通常是由 A 组合而成。
A.门电路 B.计数器 C.触发器 D.寄存器 7 时序逻辑电路中一定包含 C 。
A.译码器 B.移位寄存器 C.触发器 D.与非门 8 逻辑表达式F=AB+AC,则它的对偶逻辑表达式F?= D 。
A.(A?B)(A?C) B.A+B・A+C C.A+B・A+C D.(A+B)(A+C)9 设A、B、C为逻辑变量,若已知AB=AC,则 D 。
A.B=C B.B≥C C.B≠C D.以上都有可能10 一位十进制计数器至少需要 B 个触发器。
A.3 B.4 C.5 D.6 11 时序电路中必须有 C 。
A.输入逻辑变量 B.计数器 C.时钟 D.编码器 12 同步时序电路的分析与设计的重要工具是 D 。
A.状态表和波形图 B.状态图和特征方程 C.特征方程与波形图 D.状态表和状态图共 5 页第 1 页华南理工大学网络教育学院13 在利用隐含表进行状态化简时,有S1,S2两个状态,条件 D 可确定S1和S2不等价。
《数字逻辑》试卷2013(样题1)参考答案华南理工大学网络教育学院华南理工大学网络学院《数字逻辑》试卷考试时间:班级:姓名:总分数:一、选择题 1 有两个十进制数数字的8421BCD编码是10010001,则它们的余3码是A。
A.1100 0100B.1001 0100C.1001 0011 D.1111 0001 2 若输入变量A、B 全为1时,输出F=1,则其输入与输出的关系是B。
A.异或B.与C.非D.或非3 二进制数1100转换成十六进制数是D。
A.12B.A C.B D.C 4 在求逻辑函数F的反函数时,下列说法错误的是C。
A.“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量C.原变量不变D.常数中的“0”换成“1”,“1”换成“0” 5 逻辑表达式·= B。
A.AB+AC B.A+BC C.B+AC D.C+AB 6 组合逻辑电路通常是A组合而成。
A.门电路B.计数器C.触发器D.寄存器7 时序逻辑电路中一定包含C。
A.译码器B.移位寄存器C.触发器D.与非门8 逻辑表达式F=AB+AC,则它的对偶逻辑表达式F?=D。
A.(A?B)(A?C)B.A+B·A+C C.A+B·A+C D.9 设A、B、C为逻辑变量,若已知AB=AC,则D。
A.B=C B.B≥C C.B≠C D.以上都有可能10 一位十进制计数器至少需要 B 个触发器。
A.3B.4C.5 D.6 11 时序电路中必须有C。
A.输入逻辑变量B.计数器C.时钟D.编码器12 同步时序电路的分析与设计的重要工具是D。
A.状态表和波形图B.状态图和特征方程C.特征方程与波形图D.状态表和状态图共 5 页第 1 页华南理工大学网络教育学院13 在利用隐含表进行状态化简时,有S1,S2两个状态,条件 D 可确定S1和S2不等价。
A.状态相同B.状态不同C.输出相同D.输出不同n+1n14有两个与非门构成的基本RS触发器,欲使该触发器保持原态,即Q=Q,则输入信号应为B。
华中科技大学计算机学院《数字电路与逻辑设计》试卷A (闭卷)班级 学号 姓名 成绩一.单项选择题(每题1分,共10分)1.表示任意两位无符号十进制数需要( )二进制数。
A .6B .7C .8D .9 2.余3码10001000对应的2421码为( )。
A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是( )。
A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或-与式是由( )构成的逻辑表达式。
A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 5.根据反演规则,()()E DE C C A F ++⋅+=的反函数为( )。
A. E )]E D (C C [A F ⋅++=B. E )E D (C C A F ⋅++=C. E )E D C C A (F ⋅++=D. E )(D A F ⋅++=E C C6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。
A. 与门B. 或门C. 非门D. 与非门7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。
图1A. 或非门B. 与非门C. 异或门D. 同或门8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。
A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。
A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。
A .2 B. 3 C. 4 D. 5二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”,并在划线处改正。
每题2分,共10分)1.原码和补码均可实现将减法运算转化为加法运算。
( )2.逻辑函数7),M(1,3,4,6,C)B,F(A,∏=则m(0,2,5)C)B,(A,F ∑=。
数字逻辑课程作业A、单选题。
1.(4 分)如图xl-229某一译码器的输出端共有臼种不的组颌U其输入端備几个输入线? (A)3;(B J4;(0)5; 1D16A.(A)B.(B)C.(C)D.(D)知识点:第五章解析第五章译码器2.(4 分)如图xl-82F图所示河一逻辑电路,八"是输入端,F是输出端,则其输出与输入关系式是,{AiiA+B}iC+ DiE; .B^A+B+C+p-FE); iC) (A +云)QO+童);(D)AB[CD+Ei(C )A.(A)B.(B)C.(C)D.(D)知识点:第二章解析第二章其他复合逻辑运算及描述3.(4分)N个触发器可以构成最大计数长度(进制数)为(A.NB.2NC.N2次方D.2N次方知识点:第九章解析第九章计数器4.(4分)n个触发器构成的扭环型计数器中,无效状态有(B. B.2nC.C. 2n —1D. D . 2n-2n知识点:第九章解析第九章集成计数器5.(4 分)如图X1-293D )的计数器。
D )个。
在数字系统中其信号系仅貝E与即高电位与低电位两种: 迢】依电压犬小不等而定;依电流大小不等而定;①〕看需要而定A.(A)B.(B)C.(C)D.(D)知识点:第十一章解析第十一章数字系统概述6.(4 分)如图X1-317和项#只式的基本架构矢何?| A A'A ND—MAXD • IB i A XD—OR;(Q AND ―A.(A)B.(B)C.(C)D.(D)知识点:第二章解析第二章其他复合逻辑运算及描述7.(4 分)EPROM 是指( C )A.A、随机读写存储器B. B、只读存储器C.C、光可擦除电可编程只读存储器R? (DiO罠一AND(D )D.D、电可擦可编程只读存储器知识点:第十章解析第十章只读存储器8.(4 分)如图xl-407属于近似的不连续表示法丸?〔A]模拟表示法;|空数字表示法;1匚凰寸数表示法;|=>线性系统)°A.(A)B.(B)C.(C)D.(D)知识点:第十一章解析第十一章数字系统概述9.(4分)为实现将JK触发器转换为D触发器,应使( A )A.J=D,K=D 非B. B. K=D,J=D 非C. C.J=K=DD. D.J=K=D 非知识点:第六章解析第六章各种触发器的比较10.(4分)一位8421BCD码计数器至少需要(B )个触发器。
A.二进制B.八进制C.十进制D.十进制答题: A. B. C. D. (已提交)参考答案:A问题解析:2.(单选题) 二进制数不方便表示()的信息。
A.数值B.符号C.文字D.模拟信号答题: A. B. C. D. (已提交)参考答案:D问题解析:3.(单选题) 下列()二进制数表示正确。
A.11 B.12 C.13 D.14答题: A. B. C. D. (已提交)参考答案:A问题解析:4.(单选题) 一列各组数中,是八进制数的是()A.BC B.999 C.888 D.1010答题: A. B. C. D. (已提交)参考答案:D问题解析:5.(单选题) 一列数中最大数是()A.(10001000)2 B.(110)8 C.(140)10 D.(100)16答题: A. B. C. D. (已提交)参考答案:D问题解析:6.(单选题) 将十六进制数(101)16转换成二进制数是()。
A.00001001 B.100000001 C.100000001 D.10101000答题: A. B. C. D. (已提交)参考答案:B问题解析:7.(单选题) 二进制的数码符号为0和1,基数为()。
A.1 B.2 C.3 D.4答题: A. B. C. D. (已提交)参考答案:B问题解析:8.(单选题) 在数字系统中有两类信息:一类为数码信息;另一为()。
A.代码信息B.模拟信息C.进制编码信息D.运算信息答题: A. B. C. D. (已提交)参考答案:A问题解析:9.(单选题) 最常用字的字符代码是ASCII码,用7位二进制码表示,共有( )个字符。
A.64 B.128 C.256 D.512答题: A. B. C. D. (已提交)参考答案:B问题解析:10.(单选题) 数字信号和模拟信号的不同之处是( )。
A.数字信号在大小和时间上不连续,而模拟信号则相反B.数字信号在大小上不连续,时间上连续,而模拟信号则相反C.数字信号在大小上连续,时间上不连续,而模拟信号则相反D.以上三项均不对答题: A. B. C. D. (已提交)参考答案:A问题解析:11.(单选题) 数字电路中的工作信号为()。
华南理工数字逻辑平时作业-标准化文件发布号:(9456-EUATWK-MWUB-WUNN-INNUL-DDQTY-KII1.简述PN结的形成过程,并说明PN结的电学特性。
答PN结采用不同的掺杂工艺,将P型半导体与N型半导体制作在同一块硅片上,在它们的交界面就形成空间电荷区称PN结。
PN结具有单向导电性。
PN 结(PN junction)一块单晶半导体中,一部分掺有受主杂质是P型半导体,另一部分掺有施主杂质是N型半导体时,P 型半导体和N型半导体的交界面附近的过渡区称。
PN结有同质结和异质结两种。
用同一种半导体材料制成的 PN 结叫同质结,由禁带宽度不同的两种半导体材料制成的PN结叫异质结。
制造PN结的方法有合金法、扩散法、离子注入法和外延生长法等。
制造异质结通常采用外延生长法。
在 P 型半导体中有许多带正电荷的空穴和带负电荷的电离杂质。
在电场的作用下,空穴是可以移动的,而电离杂质(离子)是固定不动的。
N 型半导体中有许多可动的负电子和固定的正离子。
当P型和N型半导体接触时,在界面附近空穴从P型半导体向N型半导体扩散,电子从N型半导体向P型半导体扩散。
空穴和电子相遇而复合,载流子消失。
因此在界面附近的结区中有一段距离缺少载流子,却有分布在空间的带电的固定离子,称为空间电荷区。
2.简述双极型晶体管的三种工作状态。
答:1、工作状态(或工作模式)有放大状态、截止状态、饱和状态和反向放大状态四种.放大状态就是输出电流与输入电流或者与输入电压成正比的一种工作状态。
在输出伏安特性曲线上,放大状态所处的范围对于BJT和FET有所不同。
2、饱和状态就是晶体管的一种低电压、大电流工作状态(即开态).对于BJT(双极型晶体管)和对于FET(场效应晶体管),饱和状态的含义大不相同,要特别注意区分开来.饱和状态就是晶体管的一种低电压、大电流工作状态(即开态).对于BJT(双极型晶体管)和对于FET(场效应晶体管),饱和状态的含义大不相同,要特别注意区分开来.3、截止状态就是电流很小、基本上不导通的一种工作状态(工作模式).这种状态,不管是BJT(双极型晶体管),还是FET(场效应晶体管),都是一致的;在输出伏安特性曲线上,其范围都是处于最下面的小区域(紧靠横轴——电压轴)3.简述场效应晶体管的工作原理。
数字逻辑复习题数制与编码1.考点:(1)几种常用的计数体制,十进制、二进制、十六进制、八进制。
(2)不同数制之间的相互转换(3)数制之间的加减。
2.练习题:(1)将二进制数10011.101转换成十进制数(2)将十进制数241转化为二进制数。
(3)将16进制数20转为十进制数。
二.逻辑代数1.考点:(1)逻辑代数是分析和设计逻辑电路的工具。
应熟记基本公式与基本规则。
表一逻辑代数的基本公式逻辑代数的基木规则:a・代入规则对于任何一个逻辑等式,以某个逻辑变量或逻辑函数同时取代等式两端任何一个逻辑变量后,等式依然成立。
例如,在反演律中用BC去代替等式中的B,则新的等式仍成立:b.对偶规则将一个逻辑函数L进行下列变换:• f + , + - 0 f 1,1 f 0所得新函数表达式叫做L 的对偶式・。
对偶规则的基本内容是:如果两个逻辑函数表达式相等,那么它们的对偶式 也一定相等。
基本公式中的公式1和公式2就互为对偶 式。
c.反演规则将一个逻辑函数L 进行下列变换:•f + , + f ;0-1, 1 - 0 ; 原变量一反变量, 反变量一原变量。
所得新函数表达式叫做L 的反函数。
利用反演规则,可以非常方便地求得一个函数的反函数。
(2) 可用两种方法化简逻辑函数,公式法和卡诺图法。
公式法是用逻辑代数的基本公式与规则进行化简,必须熟记基本公式和规则 并具有一定的运算技巧和经验。
a. 合并项法b. 吸收法c. 消去法d. 配项法卡诺图法是基于合并相邻最小项的原理进行化简的,特点是简单、直观,不 易出错,有一定的步骤和方法可循。
五.逻辑函数的卡诺图化简法K 卡诺图化简逻辑函数的原理:(1) 2个相邻的最小项结合,可以消去1个取值不同的变量而合并为1项。
(2) 4个相邻的最小鰐合,可以消去2个取值不同的变量而合并为I 项。
(S) S 个相邻的最小與吉合,可以消去3个取值不同的变量而合并为I 项。
总之,2”个相邻的最水够合,可以消去立个取值不同的变量而合并为颐。
1. 将(1110100110. 10101) 2转换为十六进制数。
解:0011 1010 0110 •1010 1000
3 A 6 • A 8
所以(1110100110.10101) 2=(3A6.A8) 16
2. 当变量A、B、C的取值分别为001、011及110时,求函数F =(A - B - C)(A - B)的值。
A B C A+B+C A+B F
0 0 1 1 0 0
0 1 1 0 1 0
1 1 0 1 1 1
3.化简逻辑函数F = ABC AB AC
解:
F =ABC AB AC
二A(BC B C)二A(B C B C) = A
4.组合逻辑电路的一般分析步骤如下流程图所示,请在括号内选择适当的文字
A.实际逻辑问题 B .组合逻辑电路图 C .说明电路逻辑功能 D .真值表E.逻辑表
达式 F .卡诺图G .最简表达式H .逻辑设计
5.下列用卡诺图化简逻辑函数的圈法是不正确的,请改正过来并写出最简与或表达式。
00
0 4 12 8
1
ni5
1 1 ,
13 9
3 H广-i511
□ 2z
,—J
1 -
・一
14.
1 一
01
11
10
00 01 11 10
解:
F 二BC CD ABD
6 •用卡诺图法化简函数: F (A, B, C, D)八m(0,3,4,5,7,11,13,15)。
卡诺图如下
7•分析图所示的逻辑电路图,写出逻辑表达式、真值表并说明其逻辑功能。
简与或表达式如下:
00 01 10 11
00
01
10
11
1001
1101
0「001
0101
CD
AB
解:
根据逻辑图写出输出逻辑函数表达式:
F =A^~AB・B «AB
二A・AB B・AB 二A(A B)B(A B)= A B A B = A= B
根据函数表达式作出真值表如下表所示:
A B F
0 0 0
0 1 1
1 0 1
1 1 0
根据函数表达式和真值表可知逻辑图的功能相当于一个异或,如果A、B相同,则F输出为0;A B不相同时,则F输出为1。
&分析图4-17所示的时序逻辑电路的逻辑功能,写出电路的激励方程、输出方程和次态方
程,并画出电路的状态表与状态图。
解:
根据对电路的观察和电路组成的分析,该电路是米里型电路。
①激励方程
D i = Qi
D2 = A S? Q!㊉Q2
②输出出方程
Z = AQ1Q2 ♦ AQ1Q2 = AQ1Q2 ' AQ1Q2
③次态方程
Q:十=D1 = Q1
PS
X=0
a
b/0 d/1 b c/0 a/0 c d/0 b/0 d
g/l
c/0
0;十=D 2 =
Q 1 ㊉ Q 2 9.设计一个3人表决电路。
参加表决者3个,同意为1,不同
意为0;同意者过 半则表决通过,绿指示灯亮,表决不通过则红指示灯亮。
(要求:1、列真直表,2、卡诺图化简,3、画逻辑图) 解:
设按同意为输入高电平(逻辑为1),按不同意为输入低电平(逻辑为 0)。
输出 逻辑为1表示赞成;输出逻辑为0表示表示反对。
其中投票人分别为 A 、B 、C, 结果为F 设定。
1. A B C F 0 :0
0 0 丁 0 0 1 0 0 1 0 0 0 1 1 1 1 0 0 0 1 0 1 1 1 1 0 1 1
1
1
1
2. 卡诺图如下:
0 0 0 1 0 1 1 1
状态表.
状态图
0 1
0 1 10 11
3. 逻辑图如下:
欢迎您的下载,
资料仅供参考!
致力为企业和个人提供合同协议,策划案计划书,学习资料等等
打造全网一站式需求。