CMOS集成电路制造工艺
- 格式:doc
- 大小:2.69 MB
- 文档页数:16
陕西国防工业职业技术学院课程报告课程微电子产品开发与应用论文题目CMOS集成电路制造工艺流程班级电子3141姓名及学号王京(24#)任课教师张喜凤目录摘要 (2)引言 (2)关键词 (2)1. CMOS器件 (2)1.1分类 (2)2.CMOS集成技术发展 (3)3.CMOS基本的制备工艺过程 (3)3.1衬底材料的制备 (3)4.主要工艺技术 (3)5.光刻 (4)6. 刻蚀 (4)6.1湿法刻蚀 (4)6.2干法刻蚀 (4)7.CMOS工艺的应用 (4)举例 (5)CMOS集成电路制造工艺流程摘要:本文介绍了CMOS集成电路的制造工艺流程,主要制造工艺及各工艺步骤中的核心要素,及CMOS器件的应用。
引言:集成电路的设计与测试是当代计算机技术研究的主要问题之一。
硅双极工艺面世后约3年时间,于1962年又开发出硅平面MOS工艺技术,并制成了MOS集成电路。
与双极集成电路相比,MOS集成电路的功耗低、结构简单、集成度和成品率高,但工作速度较慢。
由于它们各具优劣势,且各自有适合的应用场合,双极集成工艺和MOS集成工艺便齐头平行发展。
关键词:工艺技术,CMOS制造工艺流程1.CMOS器件CMOS器件,是NMOS和PMOS晶体管形成的互补结构,电流小,功耗低,早期的CMOS电路速度较慢,后来不断得到改进,现已大大提高了速度。
1.1分类CMOS器件也有不同的结构,如铝栅和硅栅CMOS、以及p阱、n阱和双阱CMOS。
铝栅CMOS和硅栅CMOS的主要差别,是器件的栅极结构所用材料的不同。
P阱CMOS,则是在n型硅衬底上制造p沟管,在p阱中制造n沟管,其阱可采用外延法、扩散法或离子注入方法形成。
该工艺应用得最早,也是应用得最广的工艺,适用于标准CMOS电路及CMOS与双极npn兼容的电路。
N阱CMOS,是在p型硅衬底上制造n沟晶体管,在n阱中制造p沟晶体管,其阱一般采用离子注入方法形成。
该工艺可使NMOS晶体管的性能最优化,适用于制造以NMOS为主的CMOS以及E/D-NMOS和p沟MOS兼容的CMOS电路。
CMOS集成电路工艺流程1.设计阶段:在CMOS集成电路的设计阶段,首先需要确定电路的功能和性能需求。
然后,设计师使用电子设计自动化(EDA)工具完成电路的原理图和电路布局设计。
原理图设计是根据电路功能需求,根据逻辑门电路和电路功能模块的特点,完成电路的逻辑设计和连接。
布局设计是将原理图中的电路元件如晶体管、电容器、电阻器等准确地放置在芯片上,并确定各元件之间的相对位置。
2.半导体材料制备:制造CMOS集成电路的第一步是准备半导体材料。
通常使用硅(Si)作为集成电路的材料,因为硅具有良好的电学和热学性能。
在杂质控制方面,要求半导体材料具有高纯度。
半导体材料可以通过单晶生长、多晶生长或金属有机化学气相沉积等方法制备。
3.沉积和腐蚀:在制造CMOS集成电路的过程中,需要对硅片进行一系列的沉积和腐蚀处理。
首先,使用物理气相沉积(PVD)或化学气相沉积(CVD)方法在硅片上沉积一层二氧化硅(SiO2)薄膜作为绝缘层。
接下来,在绝缘层上沉积一层多晶硅(poly-Si)薄膜,作为电路中的晶体管的控制电极。
然后,使用光刻技术将薄膜上涂覆的光刻胶进行曝光和显影,形成光刻胶图形。
接着,用水化学腐蚀剂将未覆盖光刻胶的硅薄膜去除,形成硅薄膜的图形。
4.掺杂和扩散:接下来是对硅片进行离子注入掺杂,以调整材料的电学特性。
特定的离子通过离子注入设备被注入到硅片上。
注入完成后,用退火处理使离子扩散到材料中,形成掺杂层。
这些掺杂层会影响晶体管的电学性能。
5.电路互连:在CMOS集成电路的制造过程中,还需要进行电路的互连。
使用多层金属导线将晶体管和其他电子元件进行连接。
在不同金属层之间使用绝缘层,以避免导线之间的短路。
电路的互连是通过物理蒸镀、化学蒸镀和电镀等方法进行的。
6.测试和封装:在CMOS集成电路的制造过程中,还需要进行功能测试和性能测试,以确保电路的质量和性能。
测试完成后,将芯片进行封装。
芯片封装是将芯片的导线与外部封装引脚进行连接,并且使用外壳封装以保护芯片。
cmos集成电路的基本制造工艺CMOS集成电路的基本制造工艺CMOS(Complementary Metal-Oxide-Semiconductor)集成电路是一种在电子设备中广泛使用的技术。
它使用了CMOS制造工艺来制造集成电路的核心部件。
本文将介绍CMOS集成电路的基本制造工艺。
1. 硅片制备CMOS集成电路的制造过程始于硅片的制备。
硅片是一个纯净的硅晶体,它通常具有圆形或方形的形状。
制备硅片的主要步骤包括:清洗硅片表面、沉积氧化层、扩散掺杂、增厚氧化层等。
这些步骤的目的是为了获得一个纯净的硅基片,并在其表面形成氧化层以保护硅片。
2. 掩膜制作掩膜制作是CMOS制造工艺中的关键步骤之一。
它是通过在硅片表面涂覆光刻胶,并使用掩膜模板进行曝光和显影,来形成电路的图案。
掩膜制作的目的是将电路的结构和层次图案化到硅片表面。
3. 硅片刻蚀硅片刻蚀是为了去除掉掩膜未覆盖的部分。
在刻蚀过程中,掩膜会保护住部分硅片,而未被掩膜保护的硅片会被化学溶液或等离子体腐蚀掉。
通过控制刻蚀时间和刻蚀剂的浓度,可以控制刻蚀的深度,从而形成电路的结构。
4. 氧化层形成氧化层是CMOS制造工艺中的常用材料之一。
通过氧化层的形成,可以为电路提供绝缘层和保护层。
氧化层的形成通常是通过将硅片暴露在氧化气氛中,使硅表面的硅原子与氧气发生反应,形成二氧化硅薄膜。
5. 金属沉积金属沉积是为了形成电路中的金属导线和连接器。
常用的金属材料包括铝、铜等。
金属沉积的过程中,金属原子会被沉积在硅片表面,并通过一系列化学反应和物理处理来形成金属导线。
6. 清洗和封装在CMOS制造工艺的最后阶段,还需要对制造的芯片进行清洗和封装。
清洗的目的是去除制造过程中产生的杂质和残留物,以保证芯片的质量。
封装则是将芯片封装在塑料或陶瓷封装中,以提供保护和连接芯片的功能。
总结起来,CMOS集成电路的基本制造工艺包括硅片制备、掩膜制作、硅片刻蚀、氧化层形成、金属沉积、清洗和封装等步骤。
cmos集成电路工艺的大致步骤CMOS(Complementary Metal-Oxide-Semiconductor)集成电路工艺是一种制造集成电路的常用工艺。
下面介绍CMOS集成电路工艺的大致步骤。
首先,制备单晶硅。
单晶硅是CMOS集成电路的基础材料。
在制备单晶硅之前,需要在硅片上形成一个氧化层,称为硅背面的保护层。
然后,使用化学腐蚀或机械磨削的方法将硅片的一个表面做成光滑的,这一面被称为取样面。
接下来,将硅片放入高温炉中,在高温下通过化学气相沉积(CVD)或热分解反应,使硅原子重新排列成为单晶结构,形成单晶硅。
第二步,形成场效应晶体管(MOSFET)。
在硅片上的一层绝缘层上,使用光刻和蚀刻工艺形成形成了沉积原料(多晶硅或金属)的通道区域和源极、漏极。
接下来,在通道区域上形成控制门极层,通常由多晶硅制成。
通过控制掺杂和退火工艺,形成了MOSFET的结构。
第三步,形成互连层。
互连层是将各个元件和器件连接在一起的重要层。
通过光刻和蚀刻工艺,在互连层上形成了铜或铝等金属导线。
接下来,使用化学机械研磨(CMP)工艺将金属导线表面的不平整部分平整化,以确保连接的良好质量。
第四步,形成金属引脚。
在最上面的互连层上,使用光刻和蚀刻工艺形成金属引脚。
这些引脚是与外部设备和器件连接的通道,为集成电路的输入和输出提供接口。
最后一步,进行封装和测试。
在制造工艺的最后阶段,将芯片通过芯片封装技术封装到塑料或金属外壳中,以保护芯片。
然后进行电性能测试,以确保芯片的质量和功能。
总的来说,CMOS集成电路工艺经历了单晶硅制备、MOSFET形成、互连层和金属引脚制造以及封装和测试等阶段。
这些步骤是制造高性能CMOS芯片不可或缺的环节。
了解这些步骤对于理解CMOS集成电路工艺的流程和原理以及相关技术的应用具有重要的指导意义。
CMOS集成电路制造工艺CMOS集成电路制造工艺是一种重要的技术,它在现代电子技术中扮演着重要角色。
CMOS(Complementary Metal-Oxide-Semiconductor)是一种半导体技术,它使用金属、氧化物和半导体材料制造。
CMOS技术广泛应用于各种集成电路中,如微处理器、存储器和逻辑芯片等。
CMOS集成电路制造工艺主要包括以下几个步骤。
首先是芯片设计,设计师根据电路的功能需求绘制出电路图,并利用计算机辅助设计软件进行仿真和优化。
然后,设计师将电路图转化成物理版图,包括电池、晶体管、电容等元件的布局和连线。
在设计版图的过程中,要考虑电路的性能、功耗、功率和布线等因素。
接下来是掩膜制作,设计师将版图转化成透明光掩膜,用于制作半导体芯片。
光掩膜是一种含有图案的玻璃或石英板,通过它将图案传输到硅片上。
使用光刻技术,将掩膜放置在硅片上,并照射紫外线,使得只有被掩膜覆盖的区域透光。
随后是沉积工艺,沉积工艺主要包括金属、多晶硅和氧化物的沉积。
这些材料是制造CMOS电路所必需的。
沉积工艺可以通过物理气相沉积(PVD)和化学气相沉积(CVD)等技术实现。
通过沉积工艺,可以形成金属导线、晶体管栅极、栅介质和电容等元件。
然后是刻蚀工艺,刻蚀是将多余的材料从芯片上去除的过程。
刻蚀可以通过湿法刻蚀和干法刻蚀等方式实现。
利用光刻技术,通过掩膜的遮蔽作用,只有需要刻蚀的区域暴露在刻蚀液中。
最后是封装工艺,封装是将芯片保护起来,并连接到外部电路的过程。
在封装过程中,芯片被放置在塑料或金属封装中,并与引脚连接。
封装还可以通过硅酯树脂封装或无引线封装等方式实现。
封装后的芯片将具有更好的机械强度和更高的可靠性。
CMOS集成电路制造工艺的发展,不仅推动了电子技术的进步,也促进了信息技术的革新。
CMOS技术具有功耗低、速度快和集成度高的特点,使得现代电子产品越来越小巧、高效和功能多样化。
随着工艺的不断改进,CMOS集成电路的性能将进一步提升,为人们的生活带来更多便利和创新。
CMOS制造工艺及流程CMOS(Complementary Metal-Oxide-Semiconductor)是集成电路制造中常用的工艺之一。
CMOS工艺能够生产高性能、低功耗的集成电路,因此在现代电子设备中得到广泛应用。
CMOS制造工艺的流程通常包括以下几个步骤:1. 基板制备:使用高纯度的硅片作为基板,通过化学机械抛光(CMP)和上下平整(CMP)等技术,将硅片表面制备成均匀平整的表面。
2. 氧化层制备:在硅片表面形成一层氧化层,通常采用热氧化或化学气相沉积(CVD)的方法。
3. 光刻层制备:将一层光刻胶覆盖在氧化层上,然后使用光刻机将图形投影到光刻胶上,并进行曝光、显影等步骤,形成光刻图形。
4. 清晰切割:使用等离子刻蚀工艺(RIE)或者激光切割等技术,按照光刻图形在氧化层上进行切割。
5. 接触孔制备:在晶体管上形成源极、漏极等电极之间的接触孔,通常采用干法腐蚀或者湿法腐蚀的方法。
6. 金属化层制备:在氧化层上形成金属化层,通常采用物理气相沉积(PVD)或者化学气相沉积(CVD)的方法。
7. 集成电路封装:对制备好的集成电路芯片进行封装、测试等步骤,最终形成可用的芯片。
总的来说,CMOS制造工艺是一个复杂的工艺流程,需要在不同的步骤中采用不同的技术和设备,而且对原材料的纯度和生产环境的洁净度也有很高的要求。
随着技术的不断进步,CMOS工艺也在不断发展和完善,以满足现代电子产品对集成电路性能的不断提升的需求。
CMOS制造工艺及流程的复杂性和精确性要求使得其成为集成电路行业中的关键工艺之一。
下面我们将更深入地探讨CMOS制造工艺中的几个关键步骤。
首先是光刻层制备。
在CMOS工艺中,光刻技术被广泛应用于定义集成电路中的最小结构。
光刻层制备的关键步骤包括光刻胶的选择和光刻机的使用。
光刻胶的选择需要考虑其分辨率和耐化学性能,以保证在制备图形时具有良好的精细度和稳定性。
对于光刻机的使用,则需要精确的对准和照射控制,以确保光刻图形能够准确地投影到光刻胶上。
CMOS集成电路制造工艺介绍CMOS(互补金属氧化物半导体)是一种集成电路制造工艺,广泛应用于各种电子设备中,包括计算机、手机、摄像机等。
本文将介绍CMOS集成电路制造工艺的基本原理和步骤。
1.工艺概述2.沉积沉积是CMOS工艺的第一步,用于在硅基片表面沉积一层绝缘层,如二氧化硅。
这一步可以通过化学气相沉积(CVD)或物理气相沉积(PVD)来实现。
沉积的目的是为后续步骤提供绝缘层。
3.光罩制作光罩制作是CMOS工艺中关键的一步,用于制作电路的图形。
通常,使用光刻胶涂在沉积的绝缘层上,然后将光束照射在光刻胶上,通过控制光照的位置和强度,使部分光刻胶暴露在光下。
在进行显影后,暴露在光下的光刻胶会被去除,从而形成电路图形。
4.蚀刻蚀刻是指通过将材料暴露在化学溶液中,将材料物理或化学地移除的过程。
在CMOS工艺中,蚀刻用于去除绝缘层和金属层的多余材料,并形成电路图形。
选择合适的蚀刻溶液和工艺参数至关重要,以确保正确的蚀刻速率和蚀刻质量。
5.金属沉积金属沉积是将金属材料沉积在绝缘层上,用于连接电路中的不同部分。
通常使用物理气相沉积或电化学沉积来实现。
金属膜需要经过蚀刻和化学机械抛光等进一步处理,以确保良好的导电性和平整度。
6.清洗清洗是CMOS工艺的最后一步,主要用于去除制造过程中产生的残留物和污染物。
清洗过程通常涉及使用酸或碱溶液来溶解残留物,然后使用去离子水进行最后的清洗。
总结:CMOS集成电路制造工艺是一种半导体工艺,用于制造各种电子设备中的集成电路。
其主要步骤包括沉积、光罩制作、蚀刻、金属沉积和清洗。
CMOS工艺的应用广泛,能够制造低功耗、高集成度、高稳定性的电路。
随着技术的不断进步,CMOS工艺将继续发展,为电子设备的制造提供更好的解决方案。
cmos集成电路的基本制造工艺CMOS(亦称互补金属氧化物半导体)集成电路是一种常见且重要的电子器件制造工艺。
本文将介绍CMOS集成电路的基本制造工艺,并详细讨论其各个步骤和关键技术。
CMOS集成电路的制造工艺主要分为以下几个步骤:晶圆清洗、氧化层形成、光刻、扩散/离子注入、蚀刻、金属化、测试和封装。
首先是晶圆清洗。
在制造CMOS集成电路之前,需要对晶圆进行彻底的清洗,以去除表面的杂质和污染物,确保晶圆表面的纯净度和平整度。
接下来是氧化层形成。
通过在晶圆表面形成氧化层,可以保护晶圆表面免受外界环境的影响,并提供一个良好的绝缘层。
这一步骤通常通过将晶圆暴露于高温氧气环境中完成。
第三个步骤是光刻。
光刻是一种通过光敏感树脂和紫外光进行图案转移的技术。
在CMOS制造中,光刻用于在氧化层上形成图案,以指导后续步骤中的材料沉积、蚀刻和离子注入等过程。
扩散/离子注入是CMOS制造中的关键步骤之一。
通过在晶圆表面扩散和注入特定的杂质,可以改变晶圆的电学特性。
这些杂质通常是掺杂剂,如硼、磷或砷等,用于调节晶体管的导电性能。
蚀刻是一种通过化学反应或物理过程去除晶圆表面的一部分材料的技术。
在CMOS制造中,蚀刻用于去除氧化层和其他不需要的材料,以形成所需的结构和电路。
金属化是指在晶圆表面沉积金属层,用于连接和引出电路。
金属化通常使用物理气相沉积或化学气相沉积技术,将金属材料沉积在晶圆表面,并通过光刻和蚀刻等工艺形成所需的金属线路。
测试是CMOS制造的重要环节之一。
在制造过程中,需要对晶圆进行各种测试,以确保电路的功能和性能符合设计要求。
这些测试通常包括电学测试、可靠性测试和尺寸测量等。
最后是封装。
封装是将晶圆切割成单个芯片,并将其封装在塑料或金属包装中的过程。
封装不仅可以提供机械保护和环境隔离,还可以提供引脚和连接线路,使芯片可以与外部电路连接。
CMOS集成电路的制造工艺是一项复杂而精密的工作,需要高度的技术和设备支持。
CMOS集成电路工艺流程1. 概述CMOS(Complementary Metal-Oxide-Semiconductor)集成电路工艺是现代集成电路制造中最重要的一个工艺。
它是一种将两种不同类型的金属-氧化物-半导体(Metal-Oxide-Semiconductor)结构结合在一起的技术。
CMOS工艺流程包括多个步骤,如晶圆制备、掩膜光刻、扩散、腐蚀、沉积等。
本文将介绍CMOS集成电路工艺的详细流程。
2. 晶圆制备CMOS工艺的第一步是晶圆的制备。
晶圆是一种材料,通常为硅(Si)。
晶圆通过特殊的加工工艺变成整齐的圆盘形状,并具有所需的表面平整度。
制备晶圆的过程包括抛光、化学清洗、去除杂质等步骤。
3. 掩膜光刻CMOS工艺的下一步是掩膜光刻。
掩膜光刻是将光刻胶涂覆在晶圆上,并使用特殊的掩膜技术将图案投影到光刻胶上。
掩膜光刻主要包括以下步骤:1.涂覆光刻胶:将光刻胶涂覆在晶圆表面,形成一层均匀的薄膜。
2.烘烤预处理:通过烘烤光刻胶来去除溶剂和增加光刻胶的粘度。
3.掩膜对位:将掩膜与晶圆对位,使得图案准确投影到光刻胶上。
4.曝光暴光:使用紫外光源照射掩膜和光刻胶,使得光刻胶在被曝光区域发生化学反应。
5.显影:使用显影液将未曝光的光刻胶去除,暴露出光刻胶下面的晶圆表面。
4. 扩散和离子注入在CMOS工艺中,扩散和离子注入是制造P型和N型区域的关键步骤。
这些区域用于构建晶体管等器件。
扩散是将杂质原子(如硼和磷)引入晶圆表面,并通过热处理使其扩散到晶体内部。
离子注入是使用加速器将所需的掺杂材料注入晶体表面。
5. 腐蚀和沉积腐蚀和沉积是CMOS工艺中常用的表面处理方法。
腐蚀用于去除晶圆表面的不需要的材料,而沉积用于在晶圆表面形成一层所需的材料。
常用的腐蚀方法有湿法腐蚀和干法腐蚀。
常用的沉积方法有化学气相沉积和物理气相沉积。
6. 金属化在CMOS工艺的最后阶段,需要对器件进行金属化,包括金属薄膜的沉积和局域电镀。
CMOS集成电路制造工艺流程1.基片准备:首先,需要准备高纯度的单晶硅基片作为制造芯片的基础材料。
基片表面通常会进行一系列的清洗和处理,以去除表面杂质和产生理想的衬底特性。
2.薄膜生长:接下来,通过物理气相沉积(PECVD)或化学气相沉积(CVD)等技术,在基片上生长一层薄膜,通常是二氧化硅(SiO2)。
薄膜的厚度通常在几十到几百纳米之间,并且质量必须高,以确保后续工艺的正常进行。
3.图案定义:在薄膜上通过光刻技术进行图案定义,使用光刻机将特定的图案暴光到光刻胶上,然后进行显影处理。
这个步骤决定了后续步骤中哪些区域要进行哪些加工。
4.布线和刻蚀:接下来使用化学蚀刻或物理蚀刻的方法,通过刻蚀掉光刻胶外的区域来准确复制先前定义的图案。
在此步骤中,使用金属源进行布线,通常使用铝来作为集成电路的导线。
5.离子注入:通过离子注入技术向基片中注入特定的杂质元素,用于控制硅基片的电导特性。
这个步骤通常称为“掺杂”。
6.高温热处理:接下来,将基片放入高温炉中进行退火处理,以促进离子的扩散和杂质的激活,从而改善器件的性能。
7.金属连接:在这一步骤中,使用金属源进行导线的连接,通常使用铝或铜来制作导线的上层金属化。
8.封装和测试:最后,将芯片进行封装,通常使用塑料封装或陶瓷封装。
封装是将芯片与外部电路连接的关键一步。
完成封装后,芯片需要进行测试,以确认芯片的功能和性能。
总结起来,CMOS集成电路制造工艺流程包括基片准备、薄膜生长、图案定义、布线和刻蚀、离子注入、高温热处理、金属连接、封装和测试等步骤。
这些步骤需要精确的工艺参数和严格的质量控制,以确保制造出高质量的集成电路产品。
CMOS集成电路制造工艺流程CMOS(互补金属氧化物半导体)集成电路制造工艺流程是一种常见的半导体器件制造工艺流程,用于制造现代集成电路中的逻辑门、存储单元、处理器等器件。
下面将详细介绍CMOS集成电路制造工艺流程的各个步骤。
1.制备硅衬底:CMOS工艺的第一步是制备硅衬底。
常用的衬底材料是单晶硅,在硅衬底上通过化学气相沉积或物理气相沉积等方法形成一层厚度为几纳米至几十纳米的硅氧化物层。
2.沉积硅层:接下来的步骤是沉积厚度约为几百纳米的多晶硅层。
这一层用于制造CMOS场效应晶体管的沟道和源极/漏极区域。
3.制作互补MOSFET:在多晶硅层上使用光刻技术定义出互补MOSFET的沟道和源极/漏极区域。
首先,在多晶硅层上沉积一层绝缘层(通常是一种氧化物),然后在绝缘层上沉积一层阳极氧化硅(也称为控制栅氧化层)。
4.形成栅极:接下来使用光刻技术,在栅极氧化层上定义出栅极的形状,并通过物理气相沉积或化学气相沉积等方法沉积金属层(通常是多晶硅或金属)。
然后通过光刻和刻蚀等步骤将多余的金属层去除,只留下栅极。
5.形成源极和漏极:使用光刻技术定义源极和漏极的形状,并通过物理气相沉积或化学气相沉积等方法沉积金属层(通常是多晶硅或金属)。
然后通过光刻和刻蚀等步骤将多余的金属层去除,只留下源极和漏极。
6.形成互连线:使用光刻技术定义出互连线的形状,并通过物理气相沉积或化学气相沉积等方法沉积金属层(通常是铝或铜)。
然后通过光刻和刻蚀等步骤将多余的金属层去除,只留下互连线。
7.形成电介质层和上金属层:在制作互连线之后,沉积一层绝缘层(通常是一种氧化物),然后再沉积一层金属层(通常是铝或铜),用于做上金属层的互连线。
8.包封:最后一步是将整个芯片用耐高温塑料或石英玻璃等材料进行封装。
这样可以保护芯片免受外界环境的影响,同时也便于与其他电子元件进行连接。
总结:CMOS集成电路制造工艺流程包括了硅衬底的制备、硅层沉积、互补MOSFET制作、栅极、源极/漏极的形成、互连线和电介质层的形成以及最后的包封等步骤。
CMOS集成电路制造工艺从电路设计到芯片完成离不开集成电路的制备工艺,本章主要介绍硅衬底上的CMOS 集成电路制造的工艺过程。
有些CMOS集成电路涉及到高压MOS器件(例如平板显示驱动芯片、智能功率CMOS集成电路等),因此高低压电路的兼容性就显得十分重要,在本章最后将重点说明高低压兼容的CMOS工艺流程。
1.1基本的制备工艺过程CMOS集成电路的制备工艺是一个非常复杂而又精密的过程,它由若干单项制备工艺组合而成。
下面将分别简要介绍这些单项制备工艺。
1.1.1 衬底材料的制备任何集成电路的制造都离不开衬底材料——单晶硅。
制备单晶硅有两种方法:悬浮区熔法和直拉法,这两种方法制成的单晶硅具有不同的性质和不同的集成电路用途。
1悬浮区熔法悬浮区熔法是在20世纪50年代提出并很快被应用到晶体制备技术中。
在悬浮区熔法中,使圆柱形硅棒固定于垂直方向,用高频感应线圈在氩气气氛中加热,使棒的底部和在其下部靠近的同轴固定的单晶籽晶间形成熔滴,这两个棒朝相反方向旋转。
然后将在多晶棒与籽晶间只靠表面张力形成的熔区沿棒长逐步向上移动,将其转换成单晶。
悬浮区熔法制备的单晶硅氧含量和杂质含量很低,经过多次区熔提炼,可得到低氧高阻的单晶硅。
如果把这种单晶硅放入核反应堆,由中子嬗变掺杂法对这种单晶硅进行掺杂,那么杂质将分布得非常均匀。
这种方法制备的单晶硅的电阻率非常高,特别适合制作电力电子器件。
目前悬浮区熔法制备的单晶硅仅占有很小市场份额。
2直拉法随着超大规模集成电路的不断发展,不但要求单晶硅的尺寸不断增加,而且要求所有的杂质浓度能得到精密控制,而悬浮区熔法无法满足这些要求,因此直拉法制备的单晶越来越多地被人们所采用,目前市场上的单晶硅绝大部分采用直拉法制备得到的。
拉晶过程:首先将预处理好的多晶硅装入炉内石英坩埚中,抽真空或通入惰性气体后进行熔硅处理。
熔硅阶段坩埚位置的调节很重要。
开始阶段,坩埚位置很高,待下部多晶硅熔化后,坩埚逐渐下降至正常拉晶位置。
熔硅时间不宜过长,否则掺入熔融硅中的会挥发,而且坩埚容易被熔蚀。
待熔硅稳定后即可拉制单晶。
所用掺杂剂可在拉制前一次性加入,也可在拉制过程中分批加入。
拉制气氛由所要求的单晶性质及掺杂剂性质等因素确定。
拉晶时,籽晶轴以一定速度绕轴旋转,同时坩埚反方向旋转,大直径单晶的收颈是为了抑制位错大量地从籽晶向颈部以下单晶延伸。
收颈是靠增大提拉速度来实现的。
在单晶生长过程中应保持熔硅液面在温度场中的位置不变,因此,坩埚必须自动跟踪熔硅液面下降而上升。
同时,拉晶速度也应自动调节以保持等直生长。
所有自动调节过程均由计算机控制系统或电子系统自动完成。
1.1.2 光刻光刻是集成电路制造过程中最复杂和关键的工艺之一。
光刻工艺利用光敏的抗蚀涂层(光刻胶)发生光化学反应,结合刻蚀的方法把掩模版图形复制到圆硅片上,为后序的掺杂、薄膜等工艺做好准备。
在芯片的制造过程中,会多次反复使用光刻工艺。
现在,为了制造电子器件要采用多达24次光刻和多于250次的单独工艺步骤,使得芯片生产时间长达一个月之久。
目前光刻已占到总的制造成本的1/3以上,并且还在继续提高。
光刻的主要工艺步骤包括:光刻胶的涂覆,掩模与曝光,光刻胶显影,腐蚀和胶剥离。
下面分别进行简要的介绍:1 光刻胶涂覆光刻胶是一种有机的光敏化合物。
按照胶的极性可分为正性光刻胶和负性光刻胶。
光刻胶在曝光之后,被浸入显影溶液中,在显影过程中,正性光刻胶爆过光的区域溶解的速度要快得多,理想情况下,未曝光区域保持不变。
负性光刻胶正好相反,在显影剂中未曝光的区域将溶解,而曝光的区域被保留。
正胶的分辨率往往较好,因此在集成电路制造中应用更为普及。
在光刻胶涂覆前,硅片要进行热处理以去除湿气,并且经粘附增强剂处理,然后用光刻胶溶液旋转涂覆。
在一个高温的热板上,溶剂挥发掉,通过选择光刻胶的粘度和涂覆旋转的速度,使光刻胶固化为十分均匀的薄膜,厚度约为1~2微米。
2 掩模与曝光掩模版与圆片的对准至关重要,它将限制芯片的集成密度和电路的性能,因此在现代集成电路制造工艺中,采用了多种方法以保证掩模版与圆片的对准。
(1)多数步进机中,圆片并不直接对准掩模,而是圆片和掩模经过各自的光路,对准于曝光系统的光学链上。
如果这两个对准过程不是精确匹配的,就会发生对准误差。
为了避免这些系统误差,要周期性做基线校准处理。
(2)超出和缩进的消除。
在接触式、接近式和扫描投影光刻机中,超出和缩进通常是由于圆片在一系列的工艺过程中由温度引起的物理尺寸的变化而造成的。
步进机以全局对准模式可以减轻这个问题,应用良好的逐个位置对准方法甚至可以完全消除它。
此外,该类型的误差也容易由于掩模温度的少量变化而产生。
(3)掩模材料的选择。
石英由于具有较低的热膨胀系数(17105--︒⨯C ),常被选做制作掩模的材料。
为了避免一整块8英寸掩模产生大于0.1微米的膨胀,需要掩模温度变化控制0.75℃。
当大量光穿过掩模时,这个条件并不容易达到。
亚微米步进机应用先进曝光系统控制掩模温度,以尽量减小这个问题。
此外对准记号的畸变也可能造成芯片旋转和对不准。
曝光的方法主要有光学曝光、离子束曝光、电子束曝光和X 射线曝光等。
3 显影显影是把潜在的光刻胶图形转变为最后的三维立体图像。
这一过程中,最重要的参数是曝光与未曝光区域之间的溶解率比例(DR )。
商用正胶有大于1000的DR 比,在曝光区域溶解速度为3000nm/min ,在未曝光区域仅为几nm/min (暗腐蚀)。
光刻胶的DR 可在显影时用反射率现场测量。
4 刻蚀与胶剥离刻蚀包括湿法刻蚀和干法刻蚀,将在后面详细讨论。
完成了上面所有的工艺过程后,最后,除了高温稳定的光刻胶,例如光敏聚酰亚胺,可以作为中间介质或缓冲涂覆而保留在器件上,要把所有的光刻胶剥离。
为避免对被处理表面的损伤,应采用低温下温和的化学方法。
随着所需的特征尺寸的继续减小,光学光刻变得越来越困难。
但目前随着光学光刻的不断改善和向更短波长的发展,预期,光学光刻可以具有分辨略小于0.1微米特征尺寸的能力。
1.1.3 刻蚀刻蚀工艺主要包括湿法刻蚀和干法刻蚀两种。
1 湿法刻蚀湿法刻蚀是将刻蚀材料浸泡在腐蚀液内进行腐蚀的技术。
它是一种纯化学刻蚀,具有优良的选择性,它刻蚀完当前薄膜就会停止,而不会损坏下面一层其他材料的薄膜。
在硅片表面清洗及图形转换中,湿法刻蚀曾支配着集成电路工业一直到70年代中期,即一直到特征尺寸开始接近膜厚时。
因为所有的半导体湿法刻蚀都具有各向同性。
无论是氧化层还是金属层的刻蚀,横向刻蚀的宽度都接近于垂直刻蚀的深度。
此外湿法刻蚀还受更换槽内腐蚀液而必须停机的影响。
目前,湿法工艺一般被用于工艺流程前面的硅片准备阶段和清洗阶段。
而在图形转换中,干法刻蚀已占据主导地位。
2干法刻蚀干法刻蚀是以等离子体进行薄膜刻蚀的技术。
它是硅片表面物理和化学两种过程平衡的结果。
在半导体刻蚀工艺中,存在着两个极端:离子铣是一种纯物理刻蚀,可以做到各向异性刻蚀,但不能进行选择性刻蚀;而湿法刻蚀如前面所述则恰恰相反。
人们对这两种极端过程进行折衷,得到目前广泛应用的一些干法刻蚀技术,例如:反应离子刻蚀(RIE)和高密度等离子体刻蚀(HDP)。
这些工艺具有各向异性刻蚀和选择性刻蚀的特点。
3剥离技术图形转换过程的另一种工艺技术是剥离技术,这个工艺技术的优点在于可以处理离子轰击难以刻蚀的材料,并且可以避免对衬底和薄膜的损伤。
剥离技术的工艺流程如图1.1所示。
首先涂厚光刻胶并形成所设计的图案,再使用蒸发技术淀积一层金属薄膜,蒸发的一个特点是对高纵横比的图形覆盖性差。
如果光刻胶显影后得到一个凹的刨面,金属条便会断线。
接下来硅片浸到能溶解光刻胶的溶液中,直接淀积在硅片上的金属线将被保留,而淀积在光刻胶上的金属线将从硅片上脱离。
剥离技术的不足之处是,剥离掉的金属会影响到芯片的合格率。
图1.1 剥离技术的工艺流程1.1.4 掺杂、扩散在制造所有的半导体器件时都必须采用掺杂工艺,通过掺杂可以在硅衬底上形成不同类型的半导体区域,构成各种器件结构,比如MOS管的源、漏区的形成等。
为了保证器件能按设计要求正常工作,掺杂的区域的浓度与尺寸必须符合设计要求,而这些工作都是由掺杂工艺实现的。
在半导体制造中主要的掺杂方法热扩散掺杂和离子注入掺杂。
1热扩散掺杂热扩散掺杂是指利用分子在高温下的扩散运动,使杂质原子从浓度很高的杂质源向体硅中扩散并形成一定的分布。
热扩散通常分两个步骤进行:预淀积和再分布。
预淀积是指在高温下,利用杂质源,如硼源、磷源等,对硅片上的掺杂窗口进行扩散,在窗口处形成一层较薄但具有较高浓度的杂质层。
这是一种恒定表面源的扩散过程。
再分布是限定表面源的扩散过程,是利用预淀积所形成的表面杂质层做杂质源,在高温下将这层杂质向体硅内扩散的过程,通常再分布的时间较长,通过再分布,可以在硅衬底上形成一定的杂质分布和结深。
但是热扩散掺杂工艺具有一个很明显的缺点就是不能精确控制杂质的浓度,从而所生产出来的电路会与所设计的电路有一定的差别。
2 离子注入掺杂随着半导体尺寸的缩小,精度的控制要求越来越严格,大多数工艺已经采用全离子注入工艺来替代热扩散掺杂以获得精确的浓度。
离子注入是通过高能量的离子束轰击硅片表面,在掺杂窗口处,杂质离子被注入到体硅内,而在其它不需掺杂的区域,杂质离子被硅表面的保护层屏蔽,从而完成选择性掺杂。
在离子注入过程中,电离的杂质离子经静电场加速打到硅片表面,通过测量离子电流可严格控制注入剂量。
注入工艺所用的剂量范围很大,可以从轻掺杂的21110-cm 到诸如源/接触、发射极、埋层集电极等低电阻区所用的21610-cm 。
某些特殊的应用要求剂量大于21810-cm 。
另一方面,通过控制静电场可以控制杂质离子的穿透深度,典型的离子能量范围为5~200keV 。
通常离子注入的深度较浅且浓度较大,必须进行退火和再分布工艺。
由于离子进入硅晶体后,会给晶格带来大范围的损伤,为了恢复这些晶格损伤,在离子注入后要进行退火处理,根据注入的杂质数量不同,退火温度一般在450~950℃之间。
在退火的同时,杂质在硅体内进行再分布,如果需要还可以进行后续的高温处理以获得所需的结深。
1.1.5 化学气相淀积在半导体制造工艺中,薄膜淀积工艺是一组非常重要的工艺,可分为物理淀积和化学淀积两类。
化学气相淀积(CVD )是一种常用的化学淀积工艺,是一个从气相向衬底沉积薄膜的过程。
该工艺通过化学反应的方式,在反应室内将反应的固态生成物淀积到硅片表面,形成所需要的薄膜。
CVD 具有非常好的台阶覆盖能力,并且对衬底的损伤很小,因此在集成电路制造中的地位越来越重要。
下面介绍几种工艺上常用的化学气相淀积方法:1 常压介质CVD常压化学气相淀积(APCVD )是指在大气压下进行的一种化学气相淀积的方法,这是化学气相淀积最初所采用的方法。