优秀的cadence实验报告作业
- 格式:docx
- 大小:172.64 KB
- 文档页数:10
实验报告三:Cadence实验报告
1. 实验目的
本实验旨在熟悉Cadence软件的使用,并通过设计和仿真一个简单的2输入AND门,学习使用更多的Cadence工具。
2. 实验步骤及结果
2.1 绘制原理图
首先使用Cadence软件新建一个库文件,命名为“And2_lib”,并打开Library Manager工具,如下图所示:
Library Manager
Library Manager
在Library Manager工具中,我们可以进行各种管理操作,包括新建、删除、重命名库文件等操作,还可以查看库文件中的各种信息。
接下来,我们使用Schematic Composer工具绘制2输入AND门的原理图,如下图所示:2-input AND Gate Schematic
2-input AND Gate Schematic
其中,我们使用了以下基本元件:
•Pmosa:NMOS器件
•Nmosa:PMOS器件
•Resistor:电阻器件
•Vdc:直流电源
•Vground:地电源
绘制完成后,使用“Save As”命令将原理图保存为“And2”即可。
2.2 设计Layout布局
在完成原理图设计后,接下来需要对其进行布局设计。
我们首先在Design Manager工具中打开“And2”原理图文件,并使用Create Cell View工具为该原理图新建一个Layout布局,如下图所示:
Create Cell View
Create Cell View
然后,我们进入Virtuoso Layout Editor工具,选中。
实验二电子电路的直流、交流分析一、实验目的1、应用计算机对电子电路进行直流和交流分析,包括基本工作点分析、灵敏度分析和直流传输特性分析。
2、掌握进行上述基本分析的设置方法,对所给的一些实际电路分别进行直流和交流分析,正确显示出各种波形图,根据形成的各种数据结果及波形图对电路特性进行正确的分析和判断。
二、实验内容1、对左图的共射极单管放大电路进行直流分析,做出三级管Q1的伏安特性曲线(I c~V2),V2从0伏到12伏,I b从40uA~160uA。
2、做出直流负载线:(12- V(V2:+))/1003、进行交流分析,扫描频率范围从100Hz~100MHz三、实验报告要求1、根据计算机进行分析得到的结果,绘出共射极单管放大电路中三级管Q1的伏安特性曲线(I c~V2)及直流负载线。
2、列出共射极单管放大电路中各节点的偏置电压、输入阻抗、输出阻抗、灵敏度分析结果及直流传输特性。
3、绘出三级管Q1集电极电流的交流扫描特性曲线。
实验步骤:1.对V1与Ib(Q1)j进行DcSweep分析,设置如图示:得到仿真波形如图:因此,I b从40uA~160uA变化转变为V1从1.6V~4.8V变化,设置比V1为第二参数,再次DcSweep,设置如图:并添加直流负载线得到结果:2直流Bias分析设置参数如下:运行仿真后,打开.out文件,有如下分析(1),点击,栏中的得到直流工作点如图所示(2)直流传输特性分析(Transfer Function)TF分析及输入输出阻抗(3)小信号AC分析的工作点(SMALL SIGNAL BIAS SOLUTION TEMPERATURE = 27.000 DEG C(4)直流灵敏度分析(DC Sensitivity)3.交流扫描设置和交流扫描曲线如图。
2020实验报告cadence实验报告三篇_082文档EDUCATION WORD实验报告cadence实验报告三篇_082文档前言语料:温馨提醒,教育,就是实现上述社会功能的最重要的一个独立出来的过程。
其目的,就是把之前无数个人有价值的观察、体验、思考中的精华,以浓缩、系统化、易于理解记忆掌握的方式,传递给当下的无数个人,让个人从中获益,丰富自己的人生体验,也支撑整个社会的运作和发展。
本文内容如下:【下载该文档后使用Word打开】PSpiceSimulationExperience620xx0xx21236张双林Workrequirement:pleasereadtheexerciseofpage117fromthespicebook,butsimulat ethedevicemodelparametersandoperationalpointat30degreeand100degree.PleaseRuntheTEMPanalysiswithPspiceandanswerthequestionoft heexercisePleasehandoutae-reportaboutyourworkI.Net-listsandcircuitfigure:Andthenet-listfilegoes:EX3DCAnalysysexapal1.2.MODELMELQNPNBF=100IS=1E-16Q1210MELQRB31200KRC321KVCC30DC5.temp30100.OP.ENDII.Simulationresult:Accordingtotheoutputfile,wecandrawatabletocontrastthediff erence:a.b.III.Conclusion:Withaninspectionofthecircuitparametersindifferenttemperat ures,wecanfindthatthevalueofISchangeslargely,about1000tim es,andGM,about16percent,whileabout500mvdecreasingonVCEcau sed.SothebehaviorofTransistorscanbeaffectedbytemperatures largely.。
Cadence IC设计实验中国科技大学电子科学与技术系IC教研组黄鲁胡新伟白雪飞2005年10月(实验例题由Cadence 公司提供)致谢!电子科学技术系刘烃海、矫逸书、祝超、梅汪生等同学帮助编写了部分实验章节;信息实验中心屈玉贵主任和方毅、周远远、刘贵英等老师不仅为实验提供了技术支持,准备好EDA软件licence、配置了计算机和软件运行环境,而且热情参与了本实验教学。
对于上述老师和同学们的辛勤工作和所做出的贡献,在此一并表示衷心地感谢!预备知识:UNIX你掌握UNIX操作系统的基本命令吗?下面几条常用命令可能会对你有用处。
提醒一下,UNIX命令是区分大小写的。
查文件:ls (不显示隐含文件)、la (或ls –a,显示所有文件)、ls |mpre(帧显)、la |more删文件:rm 文件名建新目录:mkdir 目录名删目录:\rm –r目录名( 慎用!!!)拷贝:cp 源文件名(含路径)目标文件名(含路径),例将isc用户的abc.suf 文件拷贝到自己的当前目录下:cp ~isc/abc.suf .解.tar打包文件:tar vxf 打包文件名解.tar.Z压缩文件:tar vxfZ 压缩文件名文件改名: mv 原文件名新文件名查命令与参数功能:man 命令***************************************************************************规定:本实验教材中红色为键入命令或字符,兰色为菜单项,紫色为功能键;“单击”指鼠标左键按下一次。
****************************************************************************实验一、Virtuoso Schematic Editor实验目的:掌握电原理图(schematic)设计输入方法。
边学边做[1]启动IC Design 软件:开机后运行Exceed进入服务器SOLARIS登录界面,输入用户名和密码(由系统管理员提供);点击一下cpu disk菜单项上方的三角箭头,点击This Host出现Terminal窗口,(或点击Console 出现Console窗口);cp /eva01/cdsmgr/ training_IC_data/SchemEd.tar . (提醒:最后是个小点,稍等)tar vxf SchemEd.tar (稍等)cd adelabic5icfb &(或icms &,你知道后缀&的作用吗?在UNIX命令后加&表示后台运行)若出现“What’s New”窗口,关掉它。
实验报告实验项目名称:基于TI MSP430的低功耗低数据量的小型通信系统实验地点:指导教师:学生姓名:学号:一、实验原理:利用cadence软件制作流程,即基于TI MSP430的低功耗低数据量的小型通信系统的设计进行原理图的绘制,按对应的芯片手册进行封装的制作以及进行PCB的布局布线等操作,以及生成Gerber制造文件。
二、实验目的:熟悉cadence软件的使用方法,掌握综合设计过程中所必需的电路原理图绘制、PCB绘制和电路仿真的基本技能及整个流程的规范。
并通过一个基于TI MSP430的低功耗低数据量的小型通信系统设计把握利用cadence软件进行PCB绘制详细流程。
三、实验内容:1)基于ORCAD/Capture CIS的电路原理图设计;2)基于PCB Editor的元器件封装设计(焊盘制作)3)基于PCB Editor的PCB布局、布线、及覆铜4)Gerber制造文件生成四、实验器材(设备、元器件):计算机(安装cadence软件平台);五、实验步骤:A. ORCAD设计原理图过程A1、创建元器件符号(1)以MAX8880为例,相关设置:(New Part)(2)原理符号:(Place –>相关选项)(3)同理依次可画出如下元器件的原理符号(由于篇幅有限,仅列出结果)::A2、根据电路设计要求设计原理图(1)以WakeReceiver电路为例放置元器件(Place –>Part)(2)原理图的器件布局(3)完成连线(4)、同理依次画出整个系统的原理图如下:(由于篇幅有限,仅列出结果)A3、顶层top设计如下:(1)、部分设计:(2)、整体设计:A4、Annotate自动编号(1)、自动编号设置(Tools->Annotate)(2)、点击确定之后,原理图上的元器件依次按类型从1开始编号,保证了元器件编号不会重复,为DRC检查和生成网表文件做准备。
A5、DRC(Design Rule Check)电规则和物理规则检查(1)、规则设置如下图(Tools->Design Rules Check):(2)、刚开始检查结果出现一些错误,比如经过排查错误后,DRC检查无错误,意味着可以顺利生成网表文件。
摘要:Cadencence是具有丰富的仿真元器件库,其中orcad capture cis是软件建模工具所有的功率器件都采用成熟的子电路结构,因此可以描绘逼真的行为。
而我们具体学习四大基本分析内容:直流分析(DC)、交流分析(AC)、瞬态分析(TD)、静态工作点分析(BP)。
通过绘制原理图来熟悉软件。
关键词:Can de nee nee四大分析、原理图—、实验目的:熟悉orcad capture cis的使用,并会绘制原理图,从而使用四大基本分析来做分析。
二、实验过程:1、orcad capture cis 的工作流程:1.1、新建Porject图1、新建Project1.2、命名在如下对话框中命名并选择第一项,否则不能仿真!图2、建立新电路图对话框图3、创建PSpice文件对话框1.3、添加库点击下图右面®图标出现图5,添加有用的库图4、仿真电路图输入窗口图5、添加库1.4、放置元器件如图6,选择库BIPOLAR双击40237就可以在如图4的空白处放置一元器件。
图6、放置元器件1.5、绘制原理图图7、绘制完成的原理图1.6、进行仿真点击画按钮,出现如图8图&仿真参数设置对话框1.7、设置仿真参数完成上述后,如图9,设置仿真参数,点击确定图9、设置仿真参数1.8、查看波形图按钮,出现如图完成以上步骤后,点击10。
图10、仿真波形图图11、简单流程2、orcad capture cis 的基本分析内容:2.1、直流分析(DC)图12、简单原理图图13、设置DC参数图14、波形图2.2、交流分析(AC)图14、阻容耦合电路文档来源为:从网络收集整理.word 版本可编辑.欢迎下载支持图15、AC参数设置图16 、波形图2.3、瞬态分析(TD)图17 、差分放大电路图18、TD 参数设置图19、差分放大电路瞬态分析波形图图20、74HC138 选择电路图21、设置AC参数图22、添加Traces图23、波形图2.4、静态工作点分析(BP)静态工作分析在这里不做分析三、自我分析:1 、题目:两级直接耦合放大电路的调试2 、过程:仿真电路图24、原理图图25、设置瞬态参数图26、波形图3 、结论:3.1、当输入级为差分放大电路时,电路的电压放大倍数是指差模放大倍数。
D触发器版图设计与仿真一.实验目的1.熟悉Hspice的用法以及网表的规则写法1.熟悉cadence软件的使用以及如何利用cadence画版图2.熟悉对版图DRC验证和lvs检查二.实验器材已安装Hspice和VWware软件的电脑,和虚拟机要有cadence软件三.实验内容1)D触发器的电路仿真2)Layout的认识3)反相器Layout设计4)DRC验证5)LVS验证四.实验步骤1.写好D触发器的网表如下.global VDD GND.subckt dff D CLK QM1 NCLK CLK VDD VDD PMOS W=10U L=0.6UM2 NCLK CLK GND GND NMOS W=10U L=0.6UM3 D CLK A1 VDD PMOS W=10U L=0.6UM4 D NCLK A1 GND NMOS W=10U L=0.6UM5 A1 A2 VDD VDD PMOS W=2U L=1UM6 A1 A2 GND GND NMOS W=2U L=2UM7 A2 A1 VDD VDD PMOS W=30U L=0.6UM8 A2 A1 GND GND NMOS W=15U L=0.6UM9 A2 NCLK A3 VDD PMOS W=15U L=0.6UM10 A2 CLK A3 GND NMOS W=15U L=0.6UM11 A3 Q VDD VDD PMOS W=2U L=1UM12 A3 Q GND GND NMOS W=2U L=2UM13 Q A3 VDD VDD PMOS W=80U L=0.6UM14 Q A3 GND GND NMOS W=50U L=0.6U.end dff.END2.在Hspice软件上仿真,看波形图是否符合3.画出D触发器版图,再进行DRC验证,得到必须为没有错误如下:4.在linux系统里拷贝bd07.lvs和inv.gds和inv.sp到tes-dfft文件夹里,修改网表文件名为dff.sp,以及bd07.lvs和bd07.lpe的文件,并执行:CIW->File ->Export->Stream…生成dff.gds文件5.进行lvs检查,终端代码如下:%LOGLVS%htv%case%cir /home/icer/test-dff/dff.sp (网表的路径)%:con dff (网表中单元名)%:exit_____________________________%PDRACULA%:/g /home/icer/test-dff/bd07.lvs (LVS规则文件名)%:/f%./6.检查上述生成lvsout文件,看原理图与版图是否匹配7.进行lpe检查,生成PRENENT.DAT文件,终端代码如下:%PDRACULA%:/g /home/icer/test-dff/bd07.lpe (LVS规则文件名)%:/f%./8.在windows下将PRENET修改成SP文件,然后打开文件,保存9.编写HFZ.sp文件如下:.include 'hua05.sp'.include 'PRENET.sp'.global VDD GNDX1 D CLK Q PRENETV1 VDD GND 5V2 D GND PULSE(0 5 0ns 0.1ns 0.1ns 25ns 45ns)V3 CLK GND PULSE(0 5 0ns 0.1ns 0.1ns 15ns 20ns).OPTIONS POST.tran 0.01ns 200ns.end10.将hua05.sp 和PRENET.sp,dff.sp 和HFZ.sp拷贝到同一个文件夹里11.用Hspice打开HFZ.sp文件,分析,看波形图如下:五.实验总结本次实验对我受益匪浅,通过本次D触发器的实验,我更加熟悉了Hspice 软件和cadence软件,熟悉了利用这两个软件来制作网表,版图,以及DRC 验证,lvs检查,lpe检查。
实验主题:cadence实验报告pmos总结实验内容:1. 实验目的:本次实验旨在通过使用Cadence软件对PMOS进行仿真,掌握PMOS的基本原理和特性。
2. 实验原理:PMOS(Positive Metal-Oxide-Semiconductor)是一种场效应晶体管,其工作原理是通过不同电压控制栅极与漏极的电流流动。
当栅极电压高于漏极电压时,PMOS导通;当栅极电压低于漏极电压时,PMOS截止。
3. 实验步骤:3.1 确定PMOS的工作电压:设置不同的栅极电压和漏极电压,观察PMOS的导通和截止情况。
3.2 测量PMOS的电流和电压:记录不同条件下PMOS的电流和电压数值,分析PMOS的工作特性。
4. 实验结果:4.1 PMOS工作电压范围:经过实验测量和仿真分析,确定PMOS 的工作范围为-5V到0V。
4.2 PMOS的电流和电压关系:根据实验数据和曲线图,得出PMOS的电流与电压呈负相关关系,符合PMOS的基本特性。
5. 实验结论:通过本次实验,进一步了解了PMOS的工作原理和特性,并掌握了使用Cadence软件对PMOS进行仿真的方法。
总结:本次实验对于理解PMOS的工作原理和特性具有重要意义,通过实验数据和分析,可以更加深入地理解PMOS的工作机制,为日后的电路设计和工程实践提供重要参考。
由于PMOS具有重要的工程应用价值,因此我们将继续分析PMOS的性能,并深入探讨其在集成电路设计中的实际应用。
6. PMOS的性能分析:6.1 PMOS的漏电流特性:在实际应用中,PMOS的漏电流是一个重要的参数。
漏电流的大小直接影响着电路的功耗和稳定性。
通过进一步的仿真和实验,我们可以测量不同工作条件下的PMOS漏电流,并分析其与温度、电压等因素的关系。
这有助于优化电路设计,降低功耗并提高系统稳定性。
6.2 PMOS的开关特性:除了传统的工作特性外,我们还可以进一步研究PMOS的开关特性。
通过设置不同的控制信号和输入信号,观察PMOS的开关响应时间、延迟特性等,并分析其对集成电路的影响。
Cadence 实验报告集成运算放大器设计
班级:微电子与固体电子3 班姓名:
**
学号:*********
运用cadence 软件设计运算放大器集成电路版图
目录
一、实验要求 (3)
二、实验目的 (3)
三、实验内容 (3)
1.打开cadence 界面 (3)
2.建立Libarary (3)
3. 绘制原理图 (4)
4. 原理图仿真 (5)
5. 版图设计 (7)
6. 版图DRC 验证 (9)
四、实验总结 (9)
实验报告
一、实验要求
实验为在Cadence 软件环境下自己设计一个放大器,绘制放大器版图并利用Cadence 环境下的Dracular 进行DRC 验证。
要求通过实验熟悉版图设计,可以熟练使用各种快捷键,并在版图设计中使用共质心等设计来减小电路可能产生的二级效应。
二、实验目的
通过自行设计一个运算放大器了解集成电路版图设计的流程,从建立一个libarary 和cellview 到可以独立完成一个普通运放的原理图绘制、仿真、版图设计、版图验证。
熟悉cadence 软件的使用,用各种软件环境完成版图。
学会在设计中发现问题解决问题,如调整管子的宽长比来提高增益获得更好的波形,使用共质心画法消除一定二级效应等。
三、实验内容
1.打开cadence 界面
首先要进入linux 操作环境,之后在linux 下输入指令打开cadence,我用的是实验室的V20z 服务器,在实验室机器桌面上找到Xmanager 进入然后双击Xbrowser 找到对应服务器V20z 点击进入输入帐号密码便可进入linux 操作界面。
打开终端(Terminal)之后输入命令icfb&之后可以看到CIW 窗口,标志正式进入cadence 操作环境。
2.建立Libarary
如图1 所示,在CIW 窗口中进入libarary manager,依次点击file-New-Libarary 即可进入新建libaray 窗口,匹配一个工艺库后就能建立一个自己的Libarary,我用的是0.18um 的工艺。
选择工艺的窗口如图2 所示。
图1 图2
3. 绘制原理图
如图3 所示,新建一个cellview 之后选择工具为Compose-Schematic,建立一个原理图文件。
然后可以绘制原理图了。
图3
图4 即为我所绘制的电路原理图。
该运放是一个两级运放,第一级为带有源电流镜的差动放大器,第二级为pmos 管栅极作输入,nmos 作电流源的共源级放大电路。
基准电流Iref 提供30uA 的流,两级运放总的开环增益为Av1*Av2=75dB。
在电路绘制过程中,记住一些快捷键可以快速有效地画出电路。
i:添加器件;w:连线;
l:添加电路线的lable;
f:调整操作窗口视图为居中位置;q;修改器件属性;
P:添加pin。
图4
4. 原理图仿真
电路原理图画好之后川建一个symbol,点击design 中的Creat cellview 即可,我所创建的symbol 如图5 所示。
图5
之后新建一个原理图,在新建的原理图中加入刚刚创建的symbol,并为其加上激励源从analogLib 中找vdc、idc、gnd 即可然后根据电路原理图修改好仿真参数。
仿真电路图就此完成,之后进入正式仿真。
图6 为电路仿真图
图6
一定首先将测试图check and save,然后进入仿真环境做直流和交流仿真分析。
直流仿真结果各个管子均工作在饱和模式下,并得到相频和增益的仿真结果.。
下面是我的仿真波形图:
图7
初始增益为75dB,增益降为0 时相位在-120 左右,频率在7-8mHz 处,仿真成功。
之
后可以对运放绘制版图。
5. 版图设计
建立cellview 为layout,并将元件导入,然后绘制集成电路版图。
绘制结果如图7 所示,记住cadence Virtuoso Layout Editor 工具的快捷键有助于快速准确地绘制版图,下面是一些常用的快捷键总结归纳:
Ctrl+A 全选。
B 键去某一级(Go to Level)。
Shift+C 裁切(Chop)。
首先调用命令,选中要裁切的图形,后画矩形裁切。
C 键复制。
复制某个图形。
F 键满工作区显示。
就是显示你所画的所有图形。
G 是开关引力(Gravity)的。
I 键插入模块(Instance)。
K 键标尺工具,Ruler。
L 键标签工具,Label。
标签要加在特定的text 层上。
Shift+M 合并工具,Merge。
M 键移动工具。
Move。
Ctrl+N,Shift+N 和N 是控制走向的,可以用这个键画斜线。
N 键斜45 对角+正交。
O键插入接触孔。
Create Contact
Ctrl+P 插入引脚。
Pin
P键插入Path
Q 键图形对象属性。
这个实用。
经常用来更改图形属性。
也是选中一个图形先。
R 键矩形工具。
S 键拉伸工具。
Stretch。
要求是框选要拉伸图形,再拉伸。
我觉得这个拉伸工具是Virtuso。
U 键撤销Undo。
W 键前一视图。
Previous View
图8
其中,所有pmos 管子做在同一nwell 上,衬底接触孔接VDD,nmos 管子衬底接地,这样可以避免体效应对Vt 的影响。
PM2 管子的(W/L)为94/1,所以将其切为20 份至于上端。
差动对的两对管子使用共质心布局方法,将两个管子分为M1 和M2 分别置于对角处并联相接这样有利于改善晶体管的对称性,消除一阶梯度效应。
图8 为我在版图中使用两对共质心布局的pmos 管:
图9
6. 版图DRC 验证
我们在这里使用Dracula 工具进行版图规则的验证。
Dracula 是Cadence 的一个独立的版图验证工具,它采用批处理的工作方式。
Dracula 功能强大,目前被认为布局验证的标准,几乎全世界所有的IC 公司都拿它作sigh-off 的凭据。
特别是对整个芯片版图的最后验证,一定要交由Dracula 处理。
在版图编辑界面点击calibre-Run DRC,之后导入rules 并规定自己的输出文件夹,之后
进行DRC 验证,验证结果已经打包上交。
根据DRC 规则的标准修改后再检查,直到没有错
误为止,如果有DENSITY、最小M1 面积问题暂时不用处理,这里0.18 工艺要求金属密度不
能超过30%,,不视为版图有误。
四、实验总结
通过本实验学会在Cadence 软件环境下自己设计一个放大器,绘制放大器版图并利用Cadence 环境下的Dracular 软件进行DRC 验证。
记住如何使用常用的快捷键以简化操作,并
在版图设计中使用共质心等设计来减小电路可能产生的二级效应。
了解集成电路版图设计的
大致流程,学会建立一个libarary 和新建cellview,并独立完成一个普通运放的原理图绘制、仿真、版图设计、版图验证。
熟悉cadence 软件的使用,用各种软件环境完成版图。
学会在设计中发现问题解决问题,学会看波形,分析问题总结原因,纠正版图错误。
通过独立设计简单的运算放大器为今后学习集成电路板图制作打下基础。