cadence实验报告
- 格式:docx
- 大小:79.95 KB
- 文档页数:5
实验报告三:Cadence实验报告
1. 实验目的
本实验旨在熟悉Cadence软件的使用,并通过设计和仿真一个简单的2输入AND门,学习使用更多的Cadence工具。
2. 实验步骤及结果
2.1 绘制原理图
首先使用Cadence软件新建一个库文件,命名为“And2_lib”,并打开Library Manager工具,如下图所示:
Library Manager
Library Manager
在Library Manager工具中,我们可以进行各种管理操作,包括新建、删除、重命名库文件等操作,还可以查看库文件中的各种信息。
接下来,我们使用Schematic Composer工具绘制2输入AND门的原理图,如下图所示:2-input AND Gate Schematic
2-input AND Gate Schematic
其中,我们使用了以下基本元件:
•Pmosa:NMOS器件
•Nmosa:PMOS器件
•Resistor:电阻器件
•Vdc:直流电源
•Vground:地电源
绘制完成后,使用“Save As”命令将原理图保存为“And2”即可。
2.2 设计Layout布局
在完成原理图设计后,接下来需要对其进行布局设计。
我们首先在Design Manager工具中打开“And2”原理图文件,并使用Create Cell View工具为该原理图新建一个Layout布局,如下图所示:
Create Cell View
Create Cell View
然后,我们进入Virtuoso Layout Editor工具,选中。
实验二电子电路的直流、交流分析一、实验目的1、应用计算机对电子电路进行直流和交流分析,包括基本工作点分析、灵敏度分析和直流传输特性分析。
2、掌握进行上述基本分析的设置方法,对所给的一些实际电路分别进行直流和交流分析,正确显示出各种波形图,根据形成的各种数据结果及波形图对电路特性进行正确的分析和判断。
二、实验内容1、对左图的共射极单管放大电路进行直流分析,做出三级管Q1的伏安特性曲线(I c~V2),V2从0伏到12伏,I b从40uA~160uA。
2、做出直流负载线:(12- V(V2:+))/1003、进行交流分析,扫描频率范围从100Hz~100MHz三、实验报告要求1、根据计算机进行分析得到的结果,绘出共射极单管放大电路中三级管Q1的伏安特性曲线(I c~V2)及直流负载线。
2、列出共射极单管放大电路中各节点的偏置电压、输入阻抗、输出阻抗、灵敏度分析结果及直流传输特性。
3、绘出三级管Q1集电极电流的交流扫描特性曲线。
实验步骤:1.对V1与Ib(Q1)j进行DcSweep分析,设置如图示:得到仿真波形如图:因此,I b从40uA~160uA变化转变为V1从1.6V~4.8V变化,设置比V1为第二参数,再次DcSweep,设置如图:并添加直流负载线得到结果:2直流Bias分析设置参数如下:运行仿真后,打开.out文件,有如下分析(1),点击,栏中的得到直流工作点如图所示(2)直流传输特性分析(Transfer Function)TF分析及输入输出阻抗(3)小信号AC分析的工作点(SMALL SIGNAL BIAS SOLUTION TEMPERATURE = 27.000 DEG C(4)直流灵敏度分析(DC Sensitivity)3.交流扫描设置和交流扫描曲线如图。
2020实验报告cadence实验报告三篇_082文档EDUCATION WORD实验报告cadence实验报告三篇_082文档前言语料:温馨提醒,教育,就是实现上述社会功能的最重要的一个独立出来的过程。
其目的,就是把之前无数个人有价值的观察、体验、思考中的精华,以浓缩、系统化、易于理解记忆掌握的方式,传递给当下的无数个人,让个人从中获益,丰富自己的人生体验,也支撑整个社会的运作和发展。
本文内容如下:【下载该文档后使用Word打开】PSpiceSimulationExperience620xx0xx21236张双林Workrequirement:pleasereadtheexerciseofpage117fromthespicebook,butsimulat ethedevicemodelparametersandoperationalpointat30degreeand100degree.PleaseRuntheTEMPanalysiswithPspiceandanswerthequestionoft heexercisePleasehandoutae-reportaboutyourworkI.Net-listsandcircuitfigure:Andthenet-listfilegoes:EX3DCAnalysysexapal1.2.MODELMELQNPNBF=100IS=1E-16Q1210MELQRB31200KRC321KVCC30DC5.temp30100.OP.ENDII.Simulationresult:Accordingtotheoutputfile,wecandrawatabletocontrastthediff erence:a.b.III.Conclusion:Withaninspectionofthecircuitparametersindifferenttemperat ures,wecanfindthatthevalueofISchangeslargely,about1000tim es,andGM,about16percent,whileabout500mvdecreasingonVCEcau sed.SothebehaviorofTransistorscanbeaffectedbytemperatures largely.。
实验报告实验项目名称:基于TI MSP430的低功耗低数据量的小型通信系统实验地点:指导教师:学生姓名:学号:一、实验原理:利用cadence软件制作流程,即基于TI MSP430的低功耗低数据量的小型通信系统的设计进行原理图的绘制,按对应的芯片手册进行封装的制作以及进行PCB的布局布线等操作,以及生成Gerber制造文件。
二、实验目的:熟悉cadence软件的使用方法,掌握综合设计过程中所必需的电路原理图绘制、PCB绘制和电路仿真的基本技能及整个流程的规范。
并通过一个基于TI MSP430的低功耗低数据量的小型通信系统设计把握利用cadence软件进行PCB绘制详细流程。
三、实验内容:1)基于ORCAD/Capture CIS的电路原理图设计;2)基于PCB Editor的元器件封装设计(焊盘制作)3)基于PCB Editor的PCB布局、布线、及覆铜4)Gerber制造文件生成四、实验器材(设备、元器件):计算机(安装cadence软件平台);五、实验步骤:A. ORCAD设计原理图过程A1、创建元器件符号(1)以MAX8880为例,相关设置:(New Part)(2)原理符号:(Place –>相关选项)(3)同理依次可画出如下元器件的原理符号(由于篇幅有限,仅列出结果)::A2、根据电路设计要求设计原理图(1)以WakeReceiver电路为例放置元器件(Place –>Part)(2)原理图的器件布局(3)完成连线(4)、同理依次画出整个系统的原理图如下:(由于篇幅有限,仅列出结果)A3、顶层top设计如下:(1)、部分设计:(2)、整体设计:A4、Annotate自动编号(1)、自动编号设置(Tools->Annotate)(2)、点击确定之后,原理图上的元器件依次按类型从1开始编号,保证了元器件编号不会重复,为DRC检查和生成网表文件做准备。
A5、DRC(Design Rule Check)电规则和物理规则检查(1)、规则设置如下图(Tools->Design Rules Check):(2)、刚开始检查结果出现一些错误,比如经过排查错误后,DRC检查无错误,意味着可以顺利生成网表文件。
摘要:Cadencence是具有丰富的仿真元器件库,其中orcad capture cis是软件建模工具所有的功率器件都采用成熟的子电路结构,因此可以描绘逼真的行为。
而我们具体学习四大基本分析内容:直流分析(DC)、交流分析(AC)、瞬态分析(TD)、静态工作点分析(BP)。
通过绘制原理图来熟悉软件。
关键词:Can de nee nee四大分析、原理图—、实验目的:熟悉orcad capture cis的使用,并会绘制原理图,从而使用四大基本分析来做分析。
二、实验过程:1、orcad capture cis 的工作流程:1.1、新建Porject图1、新建Project1.2、命名在如下对话框中命名并选择第一项,否则不能仿真!图2、建立新电路图对话框图3、创建PSpice文件对话框1.3、添加库点击下图右面®图标出现图5,添加有用的库图4、仿真电路图输入窗口图5、添加库1.4、放置元器件如图6,选择库BIPOLAR双击40237就可以在如图4的空白处放置一元器件。
图6、放置元器件1.5、绘制原理图图7、绘制完成的原理图1.6、进行仿真点击画按钮,出现如图8图&仿真参数设置对话框1.7、设置仿真参数完成上述后,如图9,设置仿真参数,点击确定图9、设置仿真参数1.8、查看波形图按钮,出现如图完成以上步骤后,点击10。
图10、仿真波形图图11、简单流程2、orcad capture cis 的基本分析内容:2.1、直流分析(DC)图12、简单原理图图13、设置DC参数图14、波形图2.2、交流分析(AC)图14、阻容耦合电路文档来源为:从网络收集整理.word 版本可编辑.欢迎下载支持图15、AC参数设置图16 、波形图2.3、瞬态分析(TD)图17 、差分放大电路图18、TD 参数设置图19、差分放大电路瞬态分析波形图图20、74HC138 选择电路图21、设置AC参数图22、添加Traces图23、波形图2.4、静态工作点分析(BP)静态工作分析在这里不做分析三、自我分析:1 、题目:两级直接耦合放大电路的调试2 、过程:仿真电路图24、原理图图25、设置瞬态参数图26、波形图3 、结论:3.1、当输入级为差分放大电路时,电路的电压放大倍数是指差模放大倍数。
Cadence IC设计实验中国科技大学电子科学与技术系IC教研组黄鲁胡新伟白雪飞2005年10月(实验例题由Cadence 公司提供)致谢!电子科学技术系刘烃海、矫逸书、祝超、梅汪生等同学帮助编写了部分实验章节;信息实验中心屈玉贵主任和方毅、周远远、刘贵英等老师不仅为实验提供了技术支持,准备好EDA软件licence、配置了计算机和软件运行环境,而且热情参与了本实验教学。
对于上述老师和同学们的辛勤工作和所做出的贡献,在此一并表示衷心地感谢!预备知识:UNIX你掌握UNIX操作系统的基本命令吗?下面几条常用命令可能会对你有用处。
提醒一下,UNIX命令是区分大小写的。
查文件:ls (不显示隐含文件)、la (或ls –a,显示所有文件)、ls |mpre(帧显)、la |more删文件:rm 文件名建新目录:mkdir 目录名删目录:\rm –r目录名( 慎用!!!)拷贝:cp 源文件名(含路径)目标文件名(含路径),例将isc用户的abc.suf 文件拷贝到自己的当前目录下:cp ~isc/abc.suf .解.tar打包文件:tar vxf 打包文件名解.tar.Z压缩文件:tar vxfZ 压缩文件名文件改名: mv 原文件名新文件名查命令与参数功能:man 命令***************************************************************************规定:本实验教材中红色为键入命令或字符,兰色为菜单项,紫色为功能键;“单击”指鼠标左键按下一次。
****************************************************************************实验一、Virtuoso Schematic Editor实验目的:掌握电原理图(schematic)设计输入方法。
边学边做[1]启动IC Design 软件:开机后运行Exceed进入服务器SOLARIS登录界面,输入用户名和密码(由系统管理员提供);点击一下cpu disk菜单项上方的三角箭头,点击This Host出现Terminal窗口,(或点击Console 出现Console窗口);cp /eva01/cdsmgr/ training_IC_data/SchemEd.tar . (提醒:最后是个小点,稍等)tar vxf SchemEd.tar (稍等)cd adelabic5icfb &(或icms &,你知道后缀&的作用吗?在UNIX命令后加&表示后台运行)若出现“What’s New”窗口,关掉它。
实验主题:cadence实验报告pmos总结实验内容:1. 实验目的:本次实验旨在通过使用Cadence软件对PMOS进行仿真,掌握PMOS的基本原理和特性。
2. 实验原理:PMOS(Positive Metal-Oxide-Semiconductor)是一种场效应晶体管,其工作原理是通过不同电压控制栅极与漏极的电流流动。
当栅极电压高于漏极电压时,PMOS导通;当栅极电压低于漏极电压时,PMOS截止。
3. 实验步骤:3.1 确定PMOS的工作电压:设置不同的栅极电压和漏极电压,观察PMOS的导通和截止情况。
3.2 测量PMOS的电流和电压:记录不同条件下PMOS的电流和电压数值,分析PMOS的工作特性。
4. 实验结果:4.1 PMOS工作电压范围:经过实验测量和仿真分析,确定PMOS 的工作范围为-5V到0V。
4.2 PMOS的电流和电压关系:根据实验数据和曲线图,得出PMOS的电流与电压呈负相关关系,符合PMOS的基本特性。
5. 实验结论:通过本次实验,进一步了解了PMOS的工作原理和特性,并掌握了使用Cadence软件对PMOS进行仿真的方法。
总结:本次实验对于理解PMOS的工作原理和特性具有重要意义,通过实验数据和分析,可以更加深入地理解PMOS的工作机制,为日后的电路设计和工程实践提供重要参考。
由于PMOS具有重要的工程应用价值,因此我们将继续分析PMOS的性能,并深入探讨其在集成电路设计中的实际应用。
6. PMOS的性能分析:6.1 PMOS的漏电流特性:在实际应用中,PMOS的漏电流是一个重要的参数。
漏电流的大小直接影响着电路的功耗和稳定性。
通过进一步的仿真和实验,我们可以测量不同工作条件下的PMOS漏电流,并分析其与温度、电压等因素的关系。
这有助于优化电路设计,降低功耗并提高系统稳定性。
6.2 PMOS的开关特性:除了传统的工作特性外,我们还可以进一步研究PMOS的开关特性。
通过设置不同的控制信号和输入信号,观察PMOS的开关响应时间、延迟特性等,并分析其对集成电路的影响。
cadence学习报告报告——RS触发器学院:电信学院专业:微电子学号:********姓名:JB龙指导老师:蔡志民老师2013年12月15日一、实验目的主要目的在于培养电子科学与技术专业的学生掌握集成电路设计的综合技能。
通过对集成电路设计工具的使用和完成相关集成电路设计的完整的设计流程,从而达到培养学生专业综合技能训练的目的。
具体需达到的目的是:(1)进一步熟悉集成电路设计仿真工具的使用;(2)了解集成电路设计的流程;(3)重点掌握集成电路的版图设计;(4)学会集成电路的后仿真设计。
二、实验设备硬件设备:SUN服务器1台、HP服务器1台、计算机终端30台。
软件设备:Cadence仿真软件、Spice仿真软件。
三、实验内容由于上一学期的专业技能训练做的是RS触发器,完成了电路前仿。
本次直接进行版图设计。
1、布局布线:输入I,调出pmos和nmos的版图。
属性中的“body tie type”选择detached,使衬底可以显现出来,方便之后的连线。
用LSW(layer and selection window)中的poly1连gate与gate,matel1连输入、输出,用metal2连vcc和gnd。
Ctrl+p创建vcc!、gnd!、in和out引脚,注意各pin type栏要选好相应的层。
输入O 添加接触孔,用于不同层之间的连接。
为增强电路的可靠性,所有的接触孔均用两个。
可以通过更改通孔的属性,不采用直接调两个接触孔的方法。
最终的版图如下图所示。
图1 RS 触发器版图2、DRC(design rule check):在layout editing界面下,点verify/DRC,在CIW窗口中查看错误情况,根据错误提示,修改版图,直到没有任何错误为止。
如下图所示。
图2 DRC结果3、ERC(layout parameter extraction):在layout editing界面下,点verify/ Extract,在CIW窗口中查看错误情况。
( 实验报告)
姓名:____________________ 单位:____________________ 日期:____________________
编号:YB-BH-054179 cadence实验报告Cadence experiment report
cadence实验报告
PSpice Simulation Experience 6
20xx0xx21236 张双林
Work requirement :
please read the exercise of page 117 from the spice book, but simulate the device model parameters and
operational point at 30 degree and 100 degree.
Please Run the TEMP analysis with Pspice and answer the question of the exercise Please hand out a e-report about your work I.
Net-lists and circuit figure :
And the net-list file goes :
EX3 DC Analysys exapal1.2
.MODEL MELQ NPN BF=100 IS=1E-16 Q1 2 1 0 MELQ RB 3 1 200K RC 3 2 1K VCC 3 0 DC 5 .temp 30 100 .OP .END
II. Simulation result :
According to the output file, we can draw a table to contrast the difference:
a.
b.
III. Conclusion:
With an inspection of the circuit parameters in different temperatures, we can find that the value of IS changes largely, about 1000 times, and GM, about 16 percent, while about 500mv decreasing on VCE caused. So the behavior of Transistors can be affected by temperatures largely.
:Cadence报告
Cadence2-10进制加减计数器设计报告
一、实验目的:
1、掌握2-10进制加减CMOS计数器的逻辑设计;
2、了解和掌握使用Cadence进行集成电路的设计过程。
二、实验要求:
用Cadence软件设计一个模十加减可逆计数器,其设计要求如下:(1)D触发器实现,上降沿有效;
(2)S控制加减计数器之间的切换,S=0,加计数器;S=1,减计数器;(3)RD=0时,清零功能;(4)KEEP=0时,保持功能;(5)SET=0时,置数功能。
(6)CY=1时,进位功能。
三、准备工作:
1.画出模十加减可逆计数器的真值表和电路图;2 . 列出模十所需的单元模块。
(a) inv 反相器;
(b) an2 两输入与门;an3 三输入与门;an4 四输入与门;(c)or2 两输入或门;or3三输入或门;(d)DFF D触发器;
(f)模十加法计数器部分;模十减计数器部分;(g)MUX2 二选一数据选择器。
四、实验内容:
使用Cadence软件设计模十加减可逆计数器
步骤: 1 根据功能表和波形图绘制真值表和状态转移表;2 由所选用的触发器的函数,利用卡诺图进行逻辑简化;
3 根据逻辑简化的最终结果及所选用触发器的内部电路图,在Cadence软件中绘制出计数器的电路总图;
4 对电路的各个功能进行仿真验证。
五、实验原理:
加减可逆计数器可由一个模十加计数器、一个模十减计数器和一个数据选择器组合构成。
1、加计数器真值表与卡诺图
加计数器真值表
加计数器卡诺图
减计数器真值表
减计数器卡诺图
六、实验步骤
1.登录操作界面.
:Cadence PSpice实例(实验报告) 4
PSpice Simulation Experience 4 20xx0xx21236 张双林I RLC circuit
simulation without Initial Condition Circuit:Spice Net-List: the spice book example 1.6 Vin 1 0 PWL 0 0 10N 5 25M 5 25.01M 0 R1 1 2 50 L1 2 3 125M C1 3 0 1U .TRAN 0MS 50MS 0MS 0.1MS *.IC V(3)=5V .PRINT TRAN V(3) V(1) .PROBE .END Simulation Result:II RLC Simulation with Initial Condition VC=5V Spice Net-List: the spice book example 1.6 Vin 1 0 PWL 0 0 10N 5 25M 5 25.0
1M 0 R1 1 2 50 L1 2 3 125M C1 3 0 1U .TRAN 0MS 50MS 0MS 0.1MS UIC
可以在这输入你的名字
You Can Enter Your Name Here.。