当前位置:文档之家› 数字电子技术基础试题及答案

数字电子技术基础试题及答案

D

C B A

D C A B ++《

数字电子技术》试卷

姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________

1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD

码时,它相当于十进制数(93 )。

2.三态门电路的输出有高电平、低电平和(高阻)3种状态。

3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数⎪⎭

⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =

( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。

8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出

01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。

9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. AB )。

12.

13.驱动共阳极七段数码管的译码器的输出电平为( 低)有效。

二、单项选择题(本大题共15小题,每小题2分,共30分)

(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)

1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。

A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7)

2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( C )。

A .111 B. 010 C. 000 D. 101

3.十六路数据选择器的地址输入(选择控制)端有( C )个。

A .16 B.2 C.4 D.8

4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。

A. 1011--0110--1100--1000--0000

B. 1011--0101--0010--0001--0000

C. 1011--1100--1101--1110--1111

D. 1011--1010--1001--1000--0111

5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。

A. 11111101

B. 10111111

C. 11110111

D. 11111111

6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( A )种。 A .15 B .8 C .7 D .1

7. 随机存取存储器具有( A )功能。 A.读/写 B.无读/写 C.只读 D.只写

8.N 个触发器可以构成最大计数长度(进制数)为( D )的计数器。 A.N B.2N C.N 2

D.2N

9.某计数器的状态转换图如下, 其计数的容量为( B )

A . 八 B. 五 C. 四 D. 三

10.已知某触发的特性表如下(A 、B

( C )。

A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q

B Q A Q +=+ D. Q n+1 = B

11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( A )。

A . 8.125V B.4V C. 6.25V D.9.375V 12.函数F=AB+BC ,使F=1的输入ABC 组合为( D )

A .ABC=000

B .ABC=010

C .ABC=101

D .ABC=110 13.已知某电路的真值表如下,该电路的逻辑表达式为( C )。

A .C Y = B. A

B

C Y = C .C AB Y +=

D .C C B Y +=

14.四个触发器组成的环行计数器最多有( D )个有效状态。 A.4 B. 6 C. 8 D. 16

答案A

三、判断说明题(本大题共2小题,每小题5分,共10分)

(判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。) 1、逻辑变量的取值,1比0大。( × )

2、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小( √ )。 3.八路数据分配器的地址输入(选择控制)端有8个。( × ) 4、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。(× )

5、利用反馈归零法获得N 进制计数器时,若为异步置零方式,则状态S N 只是短暂的过渡状态,不能稳定而是立刻变为0状态。( √ )

6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。(√ )

7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作1,也可当作 0。( √ )

8.时序电路不含有记忆功能的器件。( × )

9.计数器除了能对输入脉冲进行计数,还能作为分频器用。( √ )

10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. ( √ )

四、综合题(共30分)

1.对下列Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。(8分)

Z=C B A C B A B A ∙∙+∙∙+

BC=0

2分)

(3) 表达式(2分) 逻辑图(2分) Z=C B A B A ++=A ⊕B+C BC=0

2.试用3线—8线译码器74LS138和门电路实现下列函数。(8分)

Z (A 、

B 、

C )=AB+A C

解:

Z (A 、B 、C )=AB +

A C =A

B (

C +C )+A C (B +B )

Z

C

B A

=ABC +AB C +A BC +A B C = m 1+ m 3+ m 6+ m 7

=7 6 3 1 m m m m ∙∙∙ (4分)

3.74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几进制计数器,并画出其状态图。(8分)

74LS161逻辑功能表

CP

” ” ”

“Z

解:

1.当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(2分)

2.该电路构成同步十进制加法计数器。(2分) 3.状态图(4

4.触发器电路如下图所示,试根据CP 及输入波形画出输出端Q 1 、Q 2 的波形。设各触发器的初始状态均为“0”(6分)。

” ” ”

4.Q1、Q2的波形各3分。

一、填空题:(每空3分,共15分)

1.逻辑函数有四种表示方法,它们分别是(真值表、)、(逻辑图式)、(、逻辑表达)和(卡诺图)。

2.将2004个“1”异或起来得到的结果是(0 )。

3.由555定时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是脉冲的整形电路。

4.TTL器件输入脚悬空相当于输入(高)电平。

5.基本逻辑运算有: (与)、(或)和(非)运算。

6.采用四位比较器对两个四位数比较时,先比较(最高)位。

7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;

8.如果要把一宽脉冲变换为窄脉冲应采用(积分型)触发器

9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是TTL)电路和(CMOS)电路。

10.施密特触发器有(两)个稳定状态.,多谐振荡器有(0)个稳定状态。

11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;

12.两二进制数相加时,不考虑低位的进位信号是(半)加器。

13.不仅考虑两个_本位_相加,而且还考虑来自_低位进位_相加的运算电路,称为全加

器。

14.时序逻辑电路的输出不仅和_该时刻输入变量的取值___有关,而且还与__该时刻电路所取的状态__有关。

15.计数器按CP 脉冲的输入方式可分为___同步计数器__和__异步计数器_。

16.触发器根据逻辑功能的不同,可分为___RS 触发器________、____T 触发器_______、___JK 触发器________、_____T ’触发器______、___D 触发器________等。

17.根据不同需要,在集成计数器芯片的基础上,通过采用_反馈归零法_、__预置数法__、___进出输出置最小数法__等方法可以实现任意进制的技术器。 18.4. 一个 JK 触发器有 两 个稳态,它可存储 一 位二进制数。

19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。 20. 把JK 触发器改成T 触发器的方法是 J=K=T 。

21.N 个触发器组成的计数器最多可以组成 2^n 进制的计数器。 22.基本RS 触发器的约束条件是 RS=0 。

23.对于JK 触发器,若K J =,则可完成 T 触发器的逻辑功能;若K J =,则可完成 D 触发器的逻辑功能。

二.数制转换(5分):

1、(11.001)2=( 3.2 )16=(3.125)10

2、(8F.FF)16=(10001111.11111111)2=(143.9960937)10

3、( 25.7)10=(11001.1011)2=(19.B )16

4、(+1011B)原码=(01011)反码=(01011 )补码

5、(-101010B)原码=(1010101)反码=(1010110)补码

三.函数化简题:(5分) 1、 化简等式

Y ABC ABC ABC =++ C B AC B A Y ++=

D C A C B A B A D C Y ++⊕=)(,给定约束条件为:AB+CD=0

1、利用摩根定律证明公式

反演律(摩根定律):

2 用卡诺图化简函数为最简单的与或式(画图)。

⎪ ⎩ ⎪ ⎨ ⎧ ⋅ = + + = ⋅ B A B A B A B

A

=+

化简得Y AC AD

四.画图题:(5分)

1.试画出下列触发器的输出波形(设触发器的初态为0)。(12分)

1.

2.

3.

2.已知输入信号X ,Y ,Z 的波形如图3所示,试画出

Z Y X YZ X Z Y X XYZ F ⋅++⋅+=的波形。

图3 波形图

五.分析题(30分)

1、分析如图所示组合逻辑电路的功能。

2.试分析如图3所示的组合逻辑电路。 (15分)

1). 写出输出逻辑表达式; 2). 化为最简与或式; 3). 列出真值表; 4). 说明逻辑功能。

2.

(1)逻辑表达式

(2)最简与或式:

(3) 真值表

ABC C B A C B A C B A Y BC

AC AB Y +++=++=21C

B A Y

C B A AB Y ⊕⊕=⊕+=21)( C

1BC Y =2CA Y =

3CA

BC AB Y ++=

(4)逻辑功能为:全加器。

3. 七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。(20)

3. 1)据逻辑图写出电路的驱动方程:

1

0=T

1Q T =

102

Q

Q T = 2

103Q Q Q T =

2)求出状态方程:

010Q Q n =+ 101011Q Q Q Q Q n +=+

21021012Q Q Q Q Q Q Q n +=+ 3210321013Q Q Q Q Q Q Q Q Q n +=+

3)写出输出方程:C =3

210Q Q Q Q

4)列出状态转换表或状态转换图或时序图:

5) 从以上看出,每经过16个时钟信号以后电路的状态循环变化一次;同时,每经过16个时钟脉冲作用后输出端C 输出一个脉冲,所以,这是一个十六进制记数器,C 端的输出就是进位。

CP Q 3 Q 2 Q 1 Q 0 等效十进制数 C 0 0 0 0 0 0 0 1 0 0 0 1 1 0 2 0 0 1 0 2 0 ……

15 1 1 1 1 15 0 16 0 0 0 0 0 0

图4

4.74161组成的电路如题37图所示,分析电路,并回答以下问题(1)画出电路的状态转换图(Q3Q2Q1Q0);

(2)说出电路的功能。(74161的功能见表)

题37图

状态转换图:

(2)功能:11进制计数器。从0000开始计数,当Q 3Q 2Q 1Q 0 为1011时,通过与非门异步清零,完成一个计数周期。

六.设计题:(30分)

1.要求用与非门设计一个三人表决用的组合逻辑电路图,只要有2票或3票同意,表决就通过(要求有真值表等)。

2. 试用JK 触发器和门电路设计一个十三进制

CA

BC AB Y ++=

C

的计数器, 并检查设计的电路能否自启动。(14分)

2.解:根据题意,得状态转换图如下:

所以:

能自启动。因为:

七.(10分)试说明如图 5所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,并画出其输出波形。(10分)

图5

, , ,波形如图5 所示

数字电子技术基础试题及答案汇编

数字电子技术基础试题及答案 数字电子技术基础试题及答案有哪些内容呢?我们不妨一起来参考下范文吧!希望对您有所帮助!以下是小编为您搜集整理提供到的数字电子技术基础试题及答案内容,希望对您有所帮助!欢迎阅读参考学习! 数字电子技术基础试题及答案 一、单项选择题(每小题1分,共10分) 1、以下描述一个逻辑函数的方法中,( )只能唯一表示。 A.表达式   B.逻辑图   C.真值表 D.波形图 2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可( )。 A.接高电平 B.接低电平   C.悬空   D.通过电阻接地 3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。 A.11001111 B.11110100 C.11110010 D.11110011 4、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是( )。 A.A或B中有一个接“1” B.A或B中有一个接“0” C.A和B并联使用   D.不能实现 5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为(  )。

A.16 B.4 C.8 D.2 6、下列几种TTL电路中,输出端可实现线与功能的门电路是( )。 A.或非门 B.与非门 C.异或门 D.OC门 7、下列几种A/D转换器中,转换速度最快的是( )。 A.并行A/D转换器   B.计数型A/D转换器 C.逐次渐进型A/D转换器 D.双积分A/D转换器 8、存储容量为8K×8位的ROM存储器,其地址线为( )条。 A.8 B.12 C.13 D.14 9、4个触发器构成的8421BCD码计数器,共有( )个无效状态。 A.6 B.8 C.10 D.12 10、以下哪一条不是消除竟争冒险的措施( )。 A.接入滤波电路 B.利用触发器 C.加入选通脉冲 D.修改逻辑设计 二、填空题(每空1分,共20分) 1、时序逻辑电路一般由()和( )两分组成。 2、多谐振荡器是一种波形产生电路,它没有稳态,只有两个 3、数字电路中的三极管一般工作于________区和________区。 4、四个逻辑变量的最小项最多有________个,任意两个最

数字电子技术基础习题及答案

数字电子技术基础试题 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为: 、 和 。 4 . 主从型JK 触发器的特性方程 = 。 5 . 用4个触发器可以存储 位二进制数。 6 . 存储容量为4K×8位的RAM 存储器,其地址线为 条、数据线为 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( )图。 图 1 2.下列几种TTL 电路中,输出端可实现线与功能的电路是( )。 A 、或非门 B 、与非门

C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器

数字电子技术基础试卷及答案8套

数字电子技术基础1 一.1.(15分) 试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。 A A B 1 0 L2 A EN EN B C L3 A X1 X1 CP D Rd Q Q L4J K CP Q Q L5 B L1 1 1 1 1 & &X2 二.(15分) 已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F 的逻辑表达式。 八选一数据选择器输出端逻辑表达式为:Y=Σm i D i ,其中m i 是S 2S 1S 0最小项。 D7 D6 D5 D4 D3 D2 D1 D0 S1 Y S2 S0 74LS151 M2 M1 A 1 1 0 0 F B & M 2 M 1 F 0 0 1 1 1 01 三.(8分) 试按步骤设计一个组合逻辑电路,实现语句“A>B ”,A 、B 均为两位二进制数,即A (A 1、A 0),B (B 1、B 0)。要求用三个3输入端与门和一个或门实现。 四.(12分) 试按步骤用74LS138和门电路产生如下多输出逻辑函数。

123Y AC Y ABC ABC BC Y BC ABC =?? =++?? =+? 74LS138逻辑表达式和逻辑符号如下所示。 Y 0=G1(G2A+G2B )A2A1A0 Y 1=G1(G2A+G2B )A2A1A0 。 。 Y 7=G1(G2A+G2B )A2A1A0 五.(15分) 已知同步计数器的时序波形如下图所示。试用维持-阻塞型D 触发器实现该计数器。要求按步骤设计。 CP Q2 Q1 Q0 六.(18分) 按步骤完成下列两题 1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。 2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。 CP Q 0 Q 1 Q 2 J K CP CP CP K K J J Q Q Q Q Q Q F1 F2 F0 图5-1

(完整版)数字电子技术基础试题及答案(1)

数字电子技术基础期末考试试卷 一、填空题 1. 时序逻辑电路一般由 和 两分组成。 2. 十进制数(56)10转换为二进制数为 和十六进制数为 。 3. 串行进位加法器的缺点是 ,想速度高时应采用 加法器。 4. 多谐振荡器是一种波形 电路,它没有稳态,只有两个 。 5. 用6个D 触发器设计一个计数器,则该计数器的最大模值M= 。 二、化简、证明、分析综合题: 1.写出函数F (A,B,C,D) =A B C D E ++++的反函数。 2.证明逻辑函数式相等:()()BC D D B C AD B B D ++++=+ 3.已知逻辑函数F= ∑(3,5,8,9,10,12)+∑d(0,1,2) (1)化简该函数为最简与或式: (2)画出用两级与非门实现的最简与或式电路图: 4.555定时器构成的多谐振动器图1所示,已知R 1=1K Ω,R 2=8.2K Ω,C=0.1μF 。试求脉冲宽度T ,振荡频率f 和占空比q 。 图1 5.某地址译码电路如图2所示,当输入地址变量A7-A0的状态分别为什么状态 时,1Y 、6Y 分别才为低电平(被译中)。 图2 ………………………密……………………封…………………………装…………………订………………………线……………………… 系别 专业(班级) 姓名 学号 ……线………………………

6.触发器电路就输入信号的波形如图3所示,试分别写出D触发器的Q和Q1的表达式,并画出其波形。 图3 D= Q n+1= Q1= 7. 已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表; ⑤电路功能。图4 三、设计题:(每10分,共20分) 1.设计一个三变量偶检验逻辑电路。当三变量A、B、C输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2)画出逻辑电路图。 2.试用74161、3-8译码器和少量门电路,实现图5所示波形VO1、VO2,其中CP为输入波形。要求:

数电试题及答案(五套)

《数字电子技术基础》试题一 一、 填空题(22分 每空2分) 1、=⊕0A , =⊕1A 。 2、JK 触发器的特性方程为: 。 3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态. 4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。 5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。 6、一个四选一数据选择器,其地址输入端有 个。 二、 化简题(15分 每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程 3)________________________________________ __________)(),,(B A B A ABC B A C B A F +++= 三、 画图题(10分 每题5分) 据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、 2、 四、 分析题(17分) 1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)

2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分) 五、设计题(28分) 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一 台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分) A B C R Y G 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 1

(完整版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门

C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器

8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图4所示电路的真值表及最简逻辑表达式。

数字电子技术基础课后习题及答案

第1章习题与参考答案 【题1-1】将以下十进制数转换为二进制数、八进制数、十六进制数。 〔1〕25;〔2〕43;〔3〕56;〔4〕78 解:〔1〕25=〔11001〕2=〔31〕8=〔19〕16 〔2〕43=〔101011〕2=〔53〕8=〔2B〕16 〔3〕56=〔111000〕2=〔70〕8=〔38〕16 〔4〕〔1001110〕2、〔116〕8、〔4E〕16 【题1-2】将以下二进制数转换为十进制数。 〔1〕10110001;〔2〕10101010;〔3〕11110001;〔4〕10001000 解:〔1〕10110001=177 〔2〕10101010=170 〔3〕11110001=241 〔4〕10001000=136 【题1-3】将以下十六进制数转换为十进制数。 〔1〕FF;〔2〕3FF;〔3〕AB;〔4〕13FF 解:〔1〕〔FF〕16=255 〔2〕〔3FF〕16=1023 〔3〕〔AB〕16=171 〔4〕〔13FF〕16=5119 【题1-4】将以下十六进制数转换为二进制数。 〔1〕11;〔2〕9C;〔3〕B1;〔4〕AF 解:〔1〕〔11〕16=〔00010001〕2 〔2〕〔9C〕16=〔10011100〕2 〔3〕〔B1〕16=〔1011 0001〕2 〔4〕〔AF〕16=〔10101111〕2 【题1-5】将以下二进制数转换为十进制数。 〔1〕1110.01;〔2〕1010.11;〔3〕1100.101;〔4〕1001.0101 解:〔1〕〔1110.01〕2=14.25 〔2〕〔1010.11〕2=10.75 〔3〕〔1001.0101〕2=9.3125 【题1-6】将以下十进制数转换为二进制数。 〔1〕20.7;〔2〕10.2;〔3〕5.8;〔4〕101.71 解:〔1〕20.7=〔10100.1011〕2 〔2〕10.2=〔1010.0011〕2 〔3〕5.8=〔101.1100〕2 〔4〕101.71=〔1100101.1011〕2 【题1-7】写出以下二进制数的反码与补码〔最高位为符号位〕。 〔1〕01101100;〔2〕11001100;〔3〕11101110;〔4〕11110001 解:〔1〕01101100是正数,所以其反码、补码与原码一样,为01101100

大学课程《数字电子技术基础》试题及答案

大学课程《数字电子技术基础》试题及答案 一、填空题 触发器 1.触发器按功能分类有JK触发器,,和T触发器等四种触发器。答:SR触发器,D触发器 2.由于触发器有个稳态,它可以记录位二进制码,存储8位二进制信息需要______个触发器。答:2,1,8 3.触发器按照逻辑功能的不同可以分为SR触发器、、T触发器和D触发器等几类。 答:JK触发器 4.触发器按照逻辑功能的不同可以分为、、 、等几类。 答:SR触发器、JK触发器、T触发器、D触发器 5.一个触发器有个稳态,它可以存储______位二进制码。 答:2、1 6.主从型JK触发器的特性方程= 。 答: 7.用4个触发器可以存储位二进制数。 答:4 8.由D触发器转换成T触发器,其转换逻辑为D=__________。 答:T⊕Q R和d S端应接()电平。 9.TTL集成JK触发器正常工作时,其d 答:高 二、选择题 触发器 1.下列触发器中没有约束条件的是。 A. 基本RS触发器 B. 主从RS触发器 C. 钟控RS触发器 D. 边沿D触发器 答:D 2.一个T触发器,在T=1时,加上时钟脉冲,则触发器。

A.保持原态 B.置0 C.置1 D.翻转 答:D 3.对于J K 触发器,若J =K ,则可完成 触发器的逻辑功能。 A.R S B.D C.T D.T ˊ 答: C 4.T 触发器中,当T=1时,触发器实现( )功能。 A 、置1 B 、置0 C 、计数 D 、保持 答:C 5.在CP 作用下,欲使T 触发器具有1+n Q =__ n Q 的功能,其T 端应接( ) A 、1 B 、 0 C 、 n Q D 、 __ n Q 答:A 6. 已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。 A . Q n+1 =A B. C. n n 1n Q B Q A Q +=+ D. Q n+1=B 答:C 7.下图中,满足Q * =Q 的触发器是_____________。 答: D 8.下列电路中,只有( )不能实现Q n+1=Q n ① ②

数字电子技术基础题库及答案

试题库及答案 试卷一 一.基本概念题 (一)填空题(共19分,每空1分) 1.按逻辑功能的不同特点,数字电路可分为和 两大类。 2.在逻辑电路中,三极管通常工作在和状态。 3.(406)10=()8421BCD 4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。 5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。 6.单稳态触发器有两个工作状态和,其中 是暂时的。 7.一般ADC的转换过程由、、和 4个步骤来完成。 8.存储器的存储容量是指。某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。 (二)判断题(共16分,每题2分) 1.TTL或非门多余输入端可以接高电平。() 2.寄存器属于组合逻辑电路。() 3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。 ()

4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。( ) 5.PLA 的与阵列和或阵列均可编程。( ) 6.八路数据分配器的地址输入(选择控制)端有8个。( ) 7.关门电平U OFF 是允许的最大输入高电平。( ) 8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。( ) (三) 选择题(共16分,每题2分) 1.离散的,不连续的信号,称为( )。 A .模拟信号 B.数字信号 2.组合逻辑电路通常由( )组合而成。 A .门电路 B.触发器 C.计数器 3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。 A .111 B.010 C.000 D.101 4.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 5.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。 A .4:6 B.1:10 C.4:10 D.2:4 6.常用的数字万用表中的A/D 转换器是( )。 A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC 7.ROM 属于( )。 A .组合逻辑电路 B.时序逻辑电路

北京理工大学2021年9月《数字电子技术》基础作业考核试题及答案参考10

北京理工大学2021年9月《数字电子技术》基础作业考核试题及答案参考 1. 和八进制数(166)8等值的十六进制数和十进制数分别为( )。 A.76H,118D B.76H,142D C.E6H,230D D.74H,116D 参考答案:A 2. 通常,要将模拟量转换为数字量,需要三个步骤:即采样保持、量化、编码。( ) A.错误 B.正确 参考答案:B 3. 在二进制译码器中,如果输入代码有n位,则有2的(n-1)次方个输出信号。( ) A.错误 B.正确 参考答案:A 4. 设计同步时序逻辑电路的一般步骤包括( )和确定激励方程组、输出方程组、画出逻辑图、检查自启功能。 A.建立原始状态图和原始状态表 B.状态化简 C.状态分配 D.选择触发器类型 参考答案:ABCD 5. 移位寄存器可以用作数据的串/并变换。( ) A、错误 B、正确 参考答案:B

6. 在下列逻辑电路中,属于组合逻辑电路的有( )。 A.译码器 B.编码器 C.全加器 D.寄存器 参考答案:ABC 7. 用PLA实现逻辑函数时,首先将逻辑函数化简为最简与或式。( ) T.对 F.错 参考答案:T 8. 用异或门实现六位码a1、a2、a3、a4、a5、a6的奇校验电路,要求当奇数个1时,输出Y=1,否则Y=0,则其逻辑表达式Y=( )。 A.a1⊕a2⊕a3⊕a4⊕a5⊕a6 B.a1+a2+a3+a4+a5+a6 C.a1a2a3a4a5a6 D.a1⊙a2⊙a3⊙a4⊙a5⊙a6 参考答案:A 9. 以下哪条不是最小项的性质( ) A.对任何变量的函数式来讲,全部最小项之和为1 B.两个不同的最小项相加可以消去一个变量 C.n变量有2n项最小项,且对每一最小项而言,有n个最小项与之相邻 D.两个不同最小项之积为0 参考答案:B 10. 当A和B都是1位数时,它们只能取( )和( )两种值。 A.0、0 B.0、1 C.1、1 D.1、2

《数字电子技术基础》试题及参考答案

试卷一 一、填空题(每空1分,共20分) 1、与非门的逻辑功能为。 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。 3、三态门的“三态”指,和。 4、逻辑代数的三个重要规则是、、。 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态 6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S 为电平有效 7、在进行A/D转换时,常按下面四个步骤进行,、、、 。。 二、选择题(每题1分,共10分) 1、有八个触发器的二进制计数器,它们最多有()种计数状态。 A、8; B、16; C、256; D、64 2、下列触发器中上升沿触发的是()。 A、主从RS触发器; B、JK触发器; C、T触发器; D、D触发器 3、下式中与非门表达式为(),或门表达式为()。 A、Y=A+B; B、Y=AB; C、Y=B A ;D、Y=AB 4、十二进制加法计数器需要()个触发器构成。

A、8; B、16; C、4; D、3 5、逻辑电路如右图,函数式为()。 A、F=AB+C; B、F=AB+C; AB ;D、F=A+BC C、F=C 6、逻辑函数F=AB+BC的最小项表达式为() A、F=m2+m3+m6 B、F=m2+m3+m7 C、F=m3+m6+m7 D、F=m3+m4+m7 7、74LS138译码器有(),74LS148编码器有() A、三个输入端,三个输出端; B、八个输入端,八个输出端; C、三个输入端,八个输出端; D、八个输入端,三个输出端。 8、单稳态触发器的输出状态有() A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态 三、判断(每题1分,共10分): 1、逻辑变量的取值,1比0大。() 2、对于MOS门电路多余端可以悬空。() 3、计数器的模是指对输入的计数脉冲的个数。() 4、JK触发器的输入端J 悬空,则相当于J = 0。() 5、时序电路的输出状态仅与此刻输入变量有关。()

数字电子技术基础习题及答案

数字电子技术基础习题及答 案..(总33页) --本页仅作为文档封面,使用时请直接删除即可-- --内页可以根据需求调整合适字体及大小--

数字电子技术基础试题 一、填空题 : (每空1分,共10分) 1. 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 2

图 1 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>Ω) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 3

4.图2所示电路为由555定时器构成的 ()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 4

数字电子技术基础考试试题(附答案)

数字电子技术基础考试试题(附答案) 一、填空题 : (每空1分,共10分) 1.八进制数 (34.2 ) 8 的等值二进制数为() 2 ;十进制数 98 的 8421BCD 码为() 8421BCD 。 2 . TTL 与非门的多余输入端悬空时,相当于输入电平。 3 .下图所示电路中的最简逻辑表达式为。 4. 一个 JK 触发器有个稳态,它可存储位二进制数。 5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。 6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。 表 1 A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 F 1 ;F 2 ;F 3 。 二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 ) 1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:() A、m 1与m 3 B、m 4与m6 C、m 5 与m 13 D、m 2 与m 8

2、 L=AB+C 的对偶式为:() A 、 A+BC ; B 、( A+B ) C ; C 、 A+B+C ; D 、 ABC ; 3、半加器和的输出端与输入端的逻辑关系是() A、与非 B、或非 C、与或非 D、异或 4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为()。 A . 00100000 B. 11011111 C.11110111 D. 00000100 5、属于组合逻辑电路的部件是()。 A、编码器 B、寄存器 C、触发器 D、计数器 6.存储容量为8K×8位的ROM存储器,其地址线为()条。 A、8 B、12 C、13 D、14 7、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为()V。 A、1.28 B、1.54 C、1.45 D、1.56 8、T触发器中,当T=1时,触发器实现()功能。 A、置1 B、置0 C、计数 D、保持 9、指出下列电路中能够把串行数据变成并行数据的电路应该是()。 A、JK触发器 B、3/8线译码器 C、移位寄存器 D、十进制计数器 10、只能按地址读出信息,而不能写入信息的存储器为()。 A、 RAM B、ROM C、 PROM D、EPROM 三、将下列函数化简为最简与或表达式(本题 10分) 1. (代数法)

数字电子技术基础考试试卷(附答案)

数字电子技术基础考试试卷(附答案) 一、填空题:(每空1分,共15分) 1.逻辑函数的两种标准形式分别为 ( )、( )。 2.将2004个“1”异或起来得到的结果是( )。 3.半导体存储器的结构主要包含三个部分,分别是( )、 ( )、( )。 4.8位D/A 转换器当输入数字量10000000为5v 。若只有最低位为高电平,则 输出电压为( )v ;当输入为10001000,则输出电压为( )v 。 5.就逐次逼近型和双积分型两种A/D 转换器而言,( )的抗干扰 能力强,( )的转换速度快。 6.由555定时器构成的三种电路中,( )和( )是脉冲 的整形电路。 7.与PAL 相比,GAL 器件有可编程的输出结构,它是通过对( ) 进行编程设定其( )的工作模式来实现的,而且由于采用 了( )的工艺结构,可以重复编程,使它的通用性很好,使用更为方 便灵活。 二、根据要求作题:(共15分) 1. 1. 将逻辑函数 P=AB+AC 写成与或非型表达式,并用集电极开路门来实现。 2.2.图1、2中电路均由CMOS 门电路构成,写出P 、Q 的表达式,并画出对 应A 、B 、C 的P 、Q 波形。 三、分析图3所示电路,写出F1、F2的逻辑表达式,说明电路的逻辑功能。图 Y AB C =+

中所用器件是8选1数据选择器74LS151。 (10分) 四、设计一位十进制数的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最简与非门实现的逻辑电路图。 (15分) 五、已知电路及CP、A的波形如图5(a)(b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。 (8分) B C 六、用T触发器和异或门构成的某种电路如图6(a)所示,在示波器上观察到波形如图6(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分)

《数字电子技术基础》试题及答案

试卷一 一、填空题每空1分,共20分 1、与非门的逻辑功能为;全1出0,有0出1 2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示; 3、三态门的“三态”指, 和; 4、逻辑代数的三个重要规则是、、; 5、为了实现高的频率稳定度,常采用振荡器;单稳态触发 器受到外触发时进入态 6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S 为电平有效 7、在进行A/D转换时,常按下面四个步骤进行, 、、、 ; 二、选择题每题1分,共10分 1、有八个触发器的二进制计数器,它们最多有种计数状态; A、8; B、16; C、256; D、64 2、下列触发器中上升沿触发的是; A、主从RS触发器; B、JK触发器; C、T触发器; D、D触发器 3、下式中与非门表达式为,或门表达式为; A、Y=A+B; B、Y=AB; C、Y=B A+;D、Y=AB 4、十二进制加法计数器需要个触发器构成; A、8; B、16; C、4; D、3 5、逻辑电路如右图,函数式为; A、F=AB+C; B、F=AB+C; AB+;D、F=A+BC C、F=C 6、逻辑函数F=AB+BC的最小项表达式为 A、F=m2+m3+m6 B、F=m2+m3+m7 C、F=m3+m6+m7 D、F=m3+m4+m7 7、74LS138译码器有,74LS148编码器有 A、三个输入端,三个输出端; B、八个输入端,八个输出端; C、三个输入端,八个输出端; D、八个输入端,三个输出端; 8、单稳态触发器的输出状态有 A、一个稳态、一个暂态 B、两个稳态 C、只有一个稳态 D、没有稳态 三、判断每题1分,共10分: 1、逻辑变量的取值,1比0大; ×

数字电子技术基础题库及答案

综合练习题1 一、填空题 1、在信号处理电路中,当有用信号频率低于10 Hz 时,可选用 滤波器;有用信号频率高于10 kHz 时,可选用 滤波器;希望抑制50 Hz 的交流电源干扰时,可选用 滤波器;有用信号频率为某一固定频率,可选用 滤波器。 2、如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。 3、有一数码10010011,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。 4、74HC138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为 。 5、已知某函数)()(D C AB D C A B F +++= ,该函数的反函数=F 。 二、简答题 1、数制转换 ( 143 )10= ( )16 = ( )2 =( )8421BCD 。 (2008) D = ( )B = ( )H 。 (3EC )H = ( )D 2、用卡诺图化简下列逻辑函数 (1)L (A,B,C )=C AB C B A C B A C B A +⋅++⋅⋅ (2)L (A,B,C,D )=Σm (0,2,6,7,8,10,14,15) 3、已知A 、B 的波形如图所示。设B A Y 1⊕=,试画出Y 1对应A 、B 的波形。(4分) A B Y 1 三、已知某时序电路的状态转换表如下所列,试由此画出该电路在所给时钟CP 及输入信号X 作用下的Q 2、Q 1及输出Z 。 Q 2n +1 Q 1n +1/Z n Q 2n Q 1n X =0 X =1 0 0 01/0 11/0 0 1 10/0 00/1 1 1 00/1 10/0 1 0 11/0 01/0

数字电子技术基础试卷及答案

数字电子技术基础试卷及答案 数字电子技术基础1 一.1.(15分)试根据图示输入信号波形分别画出各电路相应的输出信号波形L1、L2、L3、L4、和L5。设各触发器初态为“0”。 二.(15分)已知由八选一数据选择器组成的逻辑电路如下所示。试按步骤分析该电路在M1、M2取不同值时(M1、M2取值情况如下表所示)输出F的逻辑表达式。 八选一数据选择器输出端逻辑表达式为:Y=ΣmiDi,其中mi 是S2S1S0最小项。 三.(8分)试按步骤设计一个组合逻辑电路,实现语句“AB”,A、B均为两位二进制数,即A(A1、A0),B(B1、B0)。要求用三个3输入端与门和一个或门实现。 四.(12分)试按步骤用74LS138和门电路产生如下多输出逻辑函数。 74LS138逻辑表达式和逻辑符号如下所示。 五.(15分)已知同步计数器的时序波形如下图所示。试用维持-阻塞型D触发器实现该计数器。要求按步骤设计。 六.(18分)按步骤完成下列两题1.分析图5-1所示电路的逻辑功能:写出驱动方程,列出状态转换表,画出完全状态转换图和时序波形,说明电路能否自启动。

2.分析图5-2所示的计数器在M=0和M=1时各为几进制计数器,并画出状态转换图。 图5-1 图5-2 七.八.(10分)电路下如图所示,按要求完成下列问题。 1.指出虚线框T1中所示电路名称. 2.对应画出VC、V01、A、B、C的波形。并计算出V01波形的周期T=?。 数字电子技术基础2 一.(20分)电路如图所示,晶体管的β=100,Vbe=0.7v。 (1)求电路的静态工作点; (2)画出微变等效电路图, 求Au、ri和ro; (3)若电容Ce开路,则将引起电路的哪些动态参数发生变化?并定性说明变化趋势. 二.(15分)求图示电路中、、、及。 三.(8分)逻辑单元电路符号和具有“0”、“1”逻辑电平输入信号X1如下图所示,试分别画出各单元电路相应的电压输出信号波形Y1、Y2、Y3。设各触发器初始状态为“0”态。 四.(8分)判断下面电路中的极间交流反馈的极性(要求在图上标出瞬时极性符号)。如为负反馈,则进一步指明反馈的组态。 (a)(b)五.(8分)根据相位平衡条件判断下列各电路能否产生自激振荡(要求在图上标出瞬时极性符号)。 (a) (b) 六.(12分)某车间有A、B、C、D四台电动机,今

相关主题
文本预览
相关文档 最新文档