当前位置:文档之家› 数电期末试卷及答案(共4套)

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》

期终考试试题(110分钟)(第一套)

一、填空题:(每空1分,共15分)

1.逻辑函数Y AB C

=+的两种标准形式分别为

()、()。

2.将2004个“1”异或起来得到的结果是()。

3.半导体存储器的结构主要包含三个部分,分别是()、()、()。

4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。

6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。

7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。

二、根据要求作题:(共15分)

1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”

来实现。

2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、

B、C的P、Q波形。

三、分析图3所示电路:(10分)

1)试写出8选1数据选择器的输出函数式;

2)画出A2、A1、A0从000~111连续变化时,Y的波形图;

3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)

五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

B

C

六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分)

七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分)

表1:

地址输入数据输出

A3 A2 A1 A0 D3 D2 D1 D0

0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0

0 1 1 1

1 0 0 0 1 0 0 1 1 0 1 0 1 0 1 1 1 1 0 0 1 1 0 1 1 1 1 0 1 1 1 1 1 1 1 1 0 0 0 0 0 0 1 1 0 1 0 0

0 1 0 1

1 0 1 0 1 0 0 1 1 0 0 0 1 1 1 1 1 1 0 0 0 0 0 1 0 0 1 0 0 0 0 1 0 1 0 0 0 1 1 1 0 0 0 0

CP波形如图所示:

八、综合分析图7所示电路,RAM的16个地址单元中的数据在表中列出。要求:(1)说明555定时器构成什么电路?(18分)

(2)说明74LS160构成多少进制计数器?

(3)说明RAM在此处于什么工作状态,起什么作用?

(4)写出D\A转换器CB7520的输出表达式(U O与d9~d0之间的关系);

(5)画出输出电压U o的波形图(要求画一个完整的循环)。

XX 大学信息院《数字电子技术基础》

期终考试试题(110分钟)(第二套)

一、填空题:(每空1分,共16分)

1.逻辑函数有四种表示方法,它们分别是( )、( )、( )和( )。

2.将2004个“1”异或起来得到的结果是( )。

3.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是( )电路和( )电路。

4.施密特触发器有( )个稳定状态.,多谐振荡器有( )个稳定状态。

5.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线( )条,数据线( )条。

6.已知被转换的信号的上限截止频率为10kHz ,则A/D 转换器的采样频率应高于( )kHz ;完成一次转换所用的时间应小于( )。

7.GAL 器件的全称是( ),与PAL 相比,它的输出电路是通过编程设定其( )的工作模式来实现的,而且由于采用了( )的工艺结构,可以重复编程,使用更为方便灵活。

二、根据要求作题:(共16分)

3. 试画出用反相器和集电极开路与非门实现逻辑函数 C B AB Y +=。

2、图1、2中电路由TTL 门电路构成,图3由CMOS 门电路构成,试分别写出F1、F2、F3的表达式。

三、已知电路及输入波形如图4(a)(b)所示,其中FF1是D锁存器,FF2是维持-阻塞D触发器,根据CP和D的输入波形画出Q1和Q2的输出波形。设触发器的初始状态均为0。(8分)

四、分析图5所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。(10分)

五、设计一位8421BCD码的判奇电路,当输入码含奇数个“1”时,输出为1,否则为0。要求使用两种方法实现:(20分)

(1)用最少与非门实现,画出逻辑电路图;

(2)用一片8选1数据选择器74LS151加若干门电路实现,画出电路图。

六、电路如图6所示,其中R A=R B=10kΩ,C=0.1μf,试问:

1.在Uk为高电平期间,由555定时器构成的是什么电路,其输出U0的频率f0=? 2.分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,画出完整的状态转换图;

3.设Q3、Q2、Q1的初态为000,Uk所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?(共15分)

七、集成4位二进制加法计数器74161的连接图如图7所示,LD是预置控制端;D0、D1、D2、D3是预置数据输入端;Q3、Q2、Q1、Q0是触发器的输出端,Q0是最低位,Q3是最高位;LD为低电平时电路开始置数,LD为高电平时电路计数。试分析电路的功能。要求:(15分)

(1)列出状态转换表;

(2)检验自启动能力;

(3)说明计数模值。

XX大学信息院《数字电子技术基础》

期终考试试题(110分钟)(第三套)

一、填空(每题1分,共10分)

1. TTL门电路输出高电平为 V,阈值电压为 V;

2. 触发器按动作特点可分为基本型、、和边沿型;

3. 组合逻辑电路产生竞争冒险的内因是;

4. 三位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态为;

5. 如果要把一宽脉冲变换为窄脉冲应采用触发器;

6. RAM的扩展可分为、扩展两种;

7. PAL是可编程,EPROM是可编程;

8. GAL中的OLMC可组态为专用输入、、寄存反馈输出等几种工作模式;

9. 四位DAC的最大输出电压为5V,当输入数据为0101时,它的输出电压为 V;

10. 如果一个3位ADC输入电压的最大值为1V,采用“四舍五入”量化法,则它的量

化阶距为V。

二、写出图1中,各逻辑电路的输出逻辑表达式,并化为最简与或式;

(G1、G2为OC门,TG1、TG2为CMOS传输门) (10分)

三、由四位并行进位全加器74LS283构成图2所示:(15分)

1. 当A=0,X3X2X1X0=0011,Y3Y2Y1Y0=0100求Z3Z2Z1Z0=?,W=?

2.当A=1,X3X2X1X0=1001,Y3Y2Y1Y0=0101求Z3Z2Z1Z0=?,W=?

3.写出X(X3X2X1X0),Y(Y3Y2Y1Y0),A与Z(Z3Z2Z1Z0),W之间的算法公式,并指出其功

能.

四、试画出图3在CP脉冲作用下Q1,Q2,Y对应的电压波形。

(设触发器的初态为0,画6个完整的CP脉冲的波形) (15分)

五、由可擦可编程只读存储器EPROM2716构成的应用电路如图所示。

1. 计算EPROM2716的存储容量;

2.当ABCD=0110时,数码管显示什么数字;

3.写出Z的最小项表达式,并化为最简与或式;(15分)

六、由同步十进制加法计数器74LS160构成一数字系统如图所示,假设计数器的初态为0,测得组合逻辑电路的真值表如下所示:(20分)

1.画出74LS160的状态转换图;

2.画出整个数字系统的时序图;

3. 如果用同步四位二进制加法计数器74LS161代替74LS160,试画出其电路图(要求采

用置数法);

4. 试用一片二进制译码器74LS138辅助与非门实现该组合逻辑电路功能。

七、时序PLA电路如图所示:(16分)

1、求该时序电路的驱动方程、状态方程、输出方程;

2、画该电路的状态转换表和状态转换图;

3、试对应X的波形(如图所示),画Q1、Q2和Z的波形;

4、说明该电路的功能。

XX 大学信息院《数字电子技术基础》

期终考试试题(110分钟)(第四套)

一、填空(每题2分,共20分)

1. 如图1所示,A=0时,Y= ;A=1,B=0时,Y= ;

2. C A AB Y +=,Y 的最简与或式为 ;

3. 如图2所示为TTL 的TSL 门电路,EN=0时,Y 为 ,EN=1时,Y= ;

4. 触发器按逻辑功能可分为RSF 、JKF 、 、 和DF ;

5. 四位二进制减法计数器的初始状态为0011,四个CP 脉冲后它的状态为 ;

6. EPROM2864的有 地址输入端,有 数据输出端;

7. 数字系统按组成方式可分为 、 两种;

8. GAL 是 可编程,GAL 中的OLMC 称 ;

9. 四位DAC 的最大输出电压为5V ,当输入数据为0101时,它的输出电压为 V ; 10. 某3位ADC 输入电压的最大值为1V ,采用“取整量化法”时它的量化阶距为 V 。

二、试分析如图3所示的组合逻辑电路。 (10分) 1. 写出输出逻辑表达式; 2. 化为最简与或式; 3. 列出真值表; 4. 说明逻辑功能。

三、试用一片74LS138辅以与非门设计一个BCD码素数检测电路,要求:当输入为大于1的素数时,电路输出为1,否则输出为0(要有设计过程)。(10分)

四、试画出下列触发器的输出波形(设触发器的初态为0)。(12分)

1.

2.

3.

五、如图所示,由两片超前进位加法器74LS283和一片数值比较器74LS85组成的数字系统。试分析:(10分)

(1)当X3X2X1X0=0011,Y3Y2Y1Y0=0011时,Z3Z2Z1Z0=?T=?

(2)当X3X2X1X0=0111,Y3Y2Y1Y0=0111时,Z3Z2Z1Z0=?T=?(3)说明该系统的逻辑功能。

六、试用74LS161设计一计数器完成下列计数循环(10分)

七、如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向

移位寄存器,74LS160为十进制加法计数器。(22分)

1. CB555构成什么功能电路?

2. 当2K的滑动电阻处于中心位置时,求CP2频率?

3. 当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y的频率。

4. 已知74LS194工作在循环右移状态,当它的状态为0001,画出74LS194的状态转换图;

5.试说明电路输出Y有哪几种输出频率成份?每一频率成份持续多长时间?

XX 大学信息学院《数字电子技术基础》

期中考试试题(110分钟)(第五套)

一、填空题 (每空1分,共20分)

1. 逻辑代数中有三种基本运算分别为: 、 、 。

2. 逻辑函数式B A B B A Y ++=的“最简与-或式”Y = 。

逻辑函数式B A AB Y +=的反函数Y = 。

3. 根据逻辑功能的不同特点,可以将数字电路分为两类,分别为组合逻辑电路和 。

目前应用最广泛的两类集成门电路是TTL 电路和 。

4. 已知某与非门的电压传输特性如图所示,由图1可知:

输出高电平OH V = ; 输出低电平OL V = ;

阈值电平 TH V = ;

5. 图2中,逻辑门电路的名称为 。

当1=EN 时,Y 为 。

当0=EN 时,Y 为 。

6. 图3中,CMOS 逻辑门电路的名称为 。输出表达数Y = 。

装订线

学号:

名:

7. 可编程逻辑器件PLD通常由四个部分组成,即:输入电路、、和输出电路。

8. 施密特触发器有个稳态,通常可用于、等。

二、逻辑电路如图4所示。(13分)

(1)试写出其逻辑表达式,并转换为与-或式。

(2)列出真值表。(3)说明电路的逻辑功能。

三、图5为十进制译码器构成的逻辑函数发生器,试写出Y的表达式,并用卡诺图化简法将Y化为最简与-或式。(12分)

四、图6所示时序逻辑电路。(1)试写出电路的状态方程和驱动方程;(2)列出状态转换

表,并画出状态转换图;(3)说明电路的逻辑功能,并说明电路能否自启动。(15

分)

数电期末模拟题及答案

0 1 A =1 A=1 A=0 A=0 《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( ) A 、F=∑m(1,3,4,7,12) B 、F=∑m(0,4,7,12) C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。 A 、寄存器 B 、ROM C 、加法器 D 、编码器 * 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。 A 、 16 B 、2 C 、4 D 、8 6.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( ) 。 A 、 B 、 C 、 D 、 7.函数F=A C+AB+B C ,无冒险的组合为( )。 A 、 B=C=1 B 、 A=0,B=0 C 、 A=1,C=0 D 、 B=C=O 8.存储器RAM 在运行时具有( )。 \ A 、读功能 B 、写功能 C 、读/写功能 D 、 无读/写功能 9.触发器的状态转换图如下,则它是: ( ) A 、T 触发器 B 、RS 触发器 C 、JK 触发器 D 、D 触发器 10.将三角波变换为矩形波,需选用 ( ) A 、多谐振荡器 B 、施密特触发器 C 、双稳态触发器 D 、单稳态触发器 二、判断题(1×10分) , ( )1、在二进制与十六进制的转换中,有下列关系: (001)B =(9DF1)H ( )2、8421码和8421BCD 码都是四位二进制代码。 ( )3、二进制数1001和二进制代码1001都表示十进制数9。 ( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。 ( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

期末考试数字电子技术试题及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门

C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器

8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图4所示电路的真值表及最简逻辑表达式。

(完整版)北航数字电路期末试题及答案

北航数字电路期末试题及答案 1

2 数字电子技术基础(A 卷) 一. 解答下列问题(共40分,每小题5分) 1. 十进制数 X = 117,其ASCII 码表示为: 。 在 8位机器中,[X]补 = ,[-X]补 = 。 2. 已知逻辑函数:()F A C BC A B CD =+++,直接用反演规则写出其反函数和对偶函数。 3. 用卡诺图化简逻辑函数∑∑+=)15,1013,8,2,1()14,12,7,6,0(44d m F 4. 用OC 门驱动发光二极管电路如图,若V F =2V ,I F =20mA ,试完善电路并计算电阻R=? 5. 画出图示电路的输出波形 A B C Y Y A B C & E n

3 6. 主-从JK 触发器,已知CP 、J 、K 信号波形如图示,画出输出波形(初始状态为0)。 7. 分析函数 F AB ABC =+ 所组成的电路存在何种险象。 8. 图示电路中触发器: 建立时间 t su = 20ns , 保持时间 t h = 5ns , 传输迟延时间t pdcp-Q,/Q = 30ns , 门G 迟延t pd G = 10ns , 时钟脉冲F max = ? 二. 逻辑函数 (,,)F A B C ABC BC AC =++(本题共14分,每小题7分) 1. 用3-8译码器及适当门电路实现。

2.用“四选一”数据选择器及适当门电路实现。 三.分析下列电路所实现的逻辑功能(本题共16分,每小题8分) 1.由2-5-10进制异步计数器构成的电路。 2.由74LS163构成计数器电路。 4

四. 某同步时序系统的原始状态表如图示(本题15分) 1. 用隐含表法化简; 2. 自然序编码; 3. 用JK 触发器及适当门设计电路; 4. 检查是否可以自启动。 数字电子技术基础(A 卷) 一、填空题(本大题共22分) 1、(本小题3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制 数 。 2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。 3、(本小题4分)逻辑函数BD AD B A D A F +++=))((的反演式为 ;对偶式为 。 4、(本小题2分)三输入端TTL 与非门如图所示,图中A 点的电位为 F 点的电位为 。 5、(本小题3F= 。 6、(本小题3分)由集成异步计数器74LS290构成图示电路,该电路实现的是 进制计数器。 F

数电期末试卷及答案(1)

数电期末试卷及答案(1)数电期末试卷及答案 第一部分:选择题 1. 下列哪段代码可以实现2个二进制数的加法? A. y <= x1 + x2; B. y <= x1 xor x2; C. y <= x1 or x2; D. y <= x1 and x2; 答案:A 2. 如图,若P=0,Q=1,则S2S1S0的值为(MSI) S0 S1 S2 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 A. 010 B. 001 C. 110 D. 100

答案:A 3. 下列哪个逻辑门的输出始终是0? A. 与门 B. 或门 C. 非门 D. 异或门 答案:C 4. 如图,若编号相同的控制输入端和定时输入端连接,输出端Q1与标志组Z1连接,D1为1,则经计时电路处理后,输出端Q3的值为 [image: 图片] A. 1 B. 0 C. 不确定 D. 未能实现功能 答案:B 5. 数字电路门电路中,进行加法运算的电路是 A. 选择器 B. 与门 C. 或门 D. 全加器 答案:D 第二部分:填空题

6. 数据位错误率BER是信道传输误码率的一种度量方式,其公式为 ____________。 答案:BER=已传输的数据包中错误数据包的数量÷已传输的数据包的总数量 7. 在卡诺图化简时,最小项指的是只有1个取值为1的项,最大项指的是只有1个取值为0的项。请将下面的卡诺图进行化简,给出化简后的表达式: [image: 图片] 答案:B'D+ACD 8. SR型触发器的名称是基于其2个输入端S和R的名称组合而来的,其中S和R代表什么? 答案:S代表Set(置位),R代表Reset(清零) 9. 四位二进制数1011的十进制数值为___________。 答案:11 10. 计数器的输出数值加1的功能被称为“向上计数”,输出数值减1的功能被称为“向下计数”,向上计数的计数器称为___________,向下计数的计数器称为___________。 答案:向上计数的计数器称为“升计数器”,向下计数的计数器称为“降计数器” 第三部分:简答题

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案 一、填空题 1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1 和0 来表示。 2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。 3、逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非或非与或非同或异或。 4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。 5、逻辑函数F=A B C D+A+B+C+D= 1 。 6、逻辑函数F=AB A+ + += 0 。 B A B B A 7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。 8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。 9、触发器有2个稳态,存储8位二进制信息要8个触发器。 10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。 11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。 12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。 13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重 要的参数为脉宽。 14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。 15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的 七段显示译码器。 16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。 17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时 序电路和异步时序电路。 二、选择题 1、一位十六进制数可以用 C 位二进制数来表示。 A.1 B.2 C.4 D. 16 2、十进制数25用8421BCD码表示为 B 。 A.10 101 B.0010 0101 C.100101 D.10101 3、以下表达式中符合逻辑运算法则的是D。 A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1

数字电子技术_4套期末试卷_含答案综述

《数字电子技术基础》(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B

C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP 信号频率之比。(16分)

中南大学数字电子技术基础期末考试试卷(四套附答案)

中南大学信息院《数字电子技术基础》 期终考试试题( 110 分钟) ( 第一套 ) 一、填空题:(每空 1 分,共 15 分) 1.逻辑函数Y AB C 的两种标准形式分别为 ()、()。 2.将 2004 个“ 1”异或起来得到的结果是()。 3 .半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8 位 D/A 转换器当输入数字量10000000 为 5v。若只有最低位为高电平,则 输出电压为() v;当输入为 10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D 转换器而言,()的抗干扰 能力强,()的转换速度快。 6.由 555 定时器构成的三种电路中,()和()是脉冲 的整形电路。 7.与 PAL 相比,GAL 器件有可编程的输出结构,它是通过对( )进行编程设定其()的工作模式来实现的,而且由于采用 了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方 便灵活。 二、根据要求作题:(共 15 分) 1.将逻辑函数P=AB+AC 写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS 门电路构成,写出 P、Q 的表达式,并画出对应 A 、B、 C 的 P、Q 波形。

三、分析图 3 所示电路:(10 分) 1)试写出 8 选 1 数据选择器的输出函数式; 2)画出 A2、 A1、 A0 从 000~111连续变化时, Y 的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD 码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15 分) 五、已知电路及 、 4(a) (b)所示,设触发器的初态均为“ 0”,试CP A 的波形如图 画出输出端 B 和 C 的波形。(8分)

数字电子技术试题库及答案期末考试秘籍

数字电子技术期末试题库 一、选择题: A组: 1.如果采用偶校验方式,下列接收端收到的校验码中,(A )是不正确的 A、00100 B、10100 C、11011 D、11110 2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B ) A、逻辑函数的最简与或式 B、逻辑函数的最小项之和 C、逻辑函数的最简或与式 D、逻辑函数的最大项之和 3、在下列逻辑电路中,不是组合逻辑电路的是( D ) A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件的是( D ) A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 5、55 5定时器不可以组成 D 。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D. JK触发器 6、编码器(A )优先编码功能,因而(C )多个输入端同时为1。 A、有 B、无 C、允许 D、不允许 7、(D )触发器可以构成移位寄存器。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 8、速度最快的A/D转换器是( A )电路 A、并行比较型 B、串行比较型 C、并一串行比较型 D、逐次比较型 9、某触发器的状态转换图如图所示,该触发器应是 A.J-K触发器 B.R-S触发器 C.D触发器 D.T触发器 10、(电子专业作)对于VHDL以下几种说法错误的是 (A ) A VHDL程序中是区分大小写的。 B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成 C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚 D 结构体是描述元件内部的结构和逻辑功能 B组: 1、微型计算机和数字电子设备中最常采用的数制是------------------------ (A ) A.二进制 B.八进制 C.十进制 D.十六进制 2、十进制数6在8421BCD码中表示为---------------------------------- (B ) A.0101 B.0110 C. 0111 D. 1000

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1. (30。25) 10 = ( ) 2 = () 16 。 2 。逻辑函数L = + A+ B+ C +D = 1 。 3 。三态门输出的三种状态分别为: 、和。 4 。主从型JK触发器的特性方程 = 。 5 。用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条. 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下, 输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(〉1。5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4。图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。

A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D). A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出. A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图1所示电路的真值表及最简逻辑表达式。 图 1 2、写出如图2所示电路的最简逻辑表达式。 图 2 五、判断如图3所示电路的逻辑功能.若已知 u B =-20V,设二极管为理想二极管,试根据 u A 输入波形,画出 u 0 的输出波形(8分) t 图3 六、用如图 4所示的8选1数据选择器CT74LS151实现下列函数.(8分) Y(A,B,C,D)=Σm(1,5,6,7,9,11,12,13,14)

数电期末试卷及答案

第1页(共8页) 第2页(共8页) 《数字电路》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分 一、填空题(每空1分,共20分) 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数(147 ),作为8421BCD 码时, 它相当于十进制数( 93 )。 2.三态门电路的输出有高电平、低电平和(高电阻 )3种状态。 3.TTL 与非门多余的输入端应接( 高电平或悬空 )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( 高)电平。 5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7 )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V ,其输出高电平为( 3.6 )V ,输出低电平为(0.35 )V , CMOS 电路的电源电压为( 3-18 ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111) 。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有( 16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100 )位。 11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。 12. 某计数器的输出波形如图1所示,该计数器是( 5 )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值 是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( A )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( A )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为(D )的计数器。 A.N B.2N C.N 2 D.2N 9.某计数器的状态转换图如下, 其计数的容量为( B ) A . 八 B. 五 C. 四 D. 三 A B Y 1 Y 2 Y 3 000 001 010 011 100 101 110 111

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题:(每空1分,共10分) 1.(30。25) 10 = ( ) 2 = ( ) 16 . 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= . 5 。用4个触发器可以存储位二进制数. 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2。下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门 3。对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(>1。5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4。图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5。请判断以下哪个电路不是时序逻辑电路(C ). A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C ). A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D)。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出. A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 。三态门输出的三种状态分别为:、和 . 4 。主从型JK触发器的特性方程= . 5 。用4个触发器可以存储位二进制数。 6 。存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下, 输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D). A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(〉1.5KΩ) B、悬空 C、通过小电阻接地(〈1KΩ) B、 D、通过电阻接V CC 4。图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为( D). A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有( C)个数据信号输出. A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电子技术基础期末考试试卷及答案

数字电子技术基础试题(一) 一、填空题: (每空1分,共10分) 1.(30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、 和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为8 条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。

A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地 (<1KΩ) B、D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型 A/D转换器 B、D、双积分A/D转换器 7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C)。

A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数 器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为(D)。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有(C)个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0

数电期末模拟题及答案

《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是() A、A⊕1=A B、A⊙0=A C、A+AB=A D、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是() A、F=∑m(1,3,4,7,12) B、F=∑m(0,4,7,12) C、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 的RAM。 、、C、D、 .函数F=A C+AB+,无冒险的组合为()。 B=C=1B、C=0D、B=C=O A、多谐振荡器 B、施密特触发器 C、双稳态触发器 D、单稳态触发器 二、判断题(1×10分) ()1、在二进制与十六进制的转换中,有下列关系: ()B=(9DF1)H ()2、8421码和8421BCD码都是四位二进制代码。

()3、二进制数1001和二进制代码1001都表示十进制数9。 ()4、TTL与非门输入采用多发射极三极管,其目的是提高电路的开关速度。()5、OC与非门的输出端可以并联运行,实现“线与”关系,即L=L1+L2()6、CMOS门电路中输入端悬空作逻辑0使用。 ()7、数字电路中最基本的运算电路是加法器。 ()8、要改变触发器的状态,必须有CP脉冲的配合。 ()9、容量为256×4的存储器,每字4位,共计256字,1024个存储单元。()10、自激多谐振荡器不需外加触发信号,就能自动的输出矩形脉冲。 是否 、C, CP ,试 四 →4 ,试用8选1数据选择器74151和四位同步二进制加法计数器74LS161

数字电子技术期末复习试卷及答案(四套)

数字电子技术基础试卷(本科)及参考答案试卷一 一、(20分)选择填空。从每个小题的四个选项中选出一个正确答案,并将其编号填入该题后的括号中。 1.十进制数3.625的二进制数和8421BCD码分别为() A.11.11 和11.001 B.11.101 和0011.1 C.11.01 和11.1 D.11.101 和11.101 2.下列几种说法中错误的是() A.任何逻辑函数都可以用卡诺图表示。B.逻辑函数的卡诺图是唯一的。 C.同一个卡诺图化简结果可能不是唯一的。D.卡诺图中1的个数和0的个数相同。3.和TTL电路相比,CMOS电路最突出的优点在于() A.可靠性高B.抗干扰能力强 C.速度快D.功耗低 4.为了把串行输入的数据转换为并行输出的数据,可以使用() A.寄存器B.移位寄存器 C.计数器D.存储器 5.单稳态触发器的输出脉冲的宽度取决于() A.触发脉冲的宽度B.触发脉冲的幅度 C.电路本身的电容、电阻的参数D.电源电压的数值 6.为了提高多谐振荡器频率的稳定性,最有效的方法是() A.提高电容、电阻的精度B.提高电源的稳定度 C.采用石英晶体振荡器C.保持环境温度不变 7.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用() A.五进制计数器B.五位二进制计数器 C.单稳态触发器C.多谐振荡器 8.在图1-8用555定时器组成的施密特触发电路中,它的回差电压等于() A.5V B.2V C.4V D.3V 图1-8 二、(12分)已知输入信号A、B、C的波形,试画出图2所示各电路输出(L1、L2、L3)的波形。设触发器的初态为0。

数电复习资料(含答案)期末考试

数电 第一章 一、选择题 1.以下代码中为无权码的为。 A. 8421BCD码 B. 5421BCD码C。余三码D.格雷码 2.以下代码中为恒权码的为。 A.8421BCD码B。5421BCD码C。余三码D。格雷码 3.一位十六进制数可以用位二进制数来表示。A.1B。2C.4D. 16 4.十进制数25用8421BCD码表示为。A.10 101 B.0010 0101 C。100101 D。10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是。 A。(256)10 B.(127)10 C。(FF)16 D.(255)10 6.与十进制数(53。5)10等值的数或代码为。 A。(0101 0011.0101)8421BCD B.(35。8)16C.(110101.1)2D。(65。4)8 7.矩形脉冲信号的参数有。A。周期B。占空比C。脉宽 D.扫描期 8.与八进制数(47.3)8等值的数为: A. (100111.011)2 B.(27.6)16 C.(27.3 )16D。(100111.11)2 9。常用的B C D码有。A。奇偶校验码 B.格雷码 C.8421码D。余三码 10.与模拟电路相比,数字电路主要的优点有。 A.容易设计B。通用性强 C.保密性好 D.抗干扰能力强 二、判断题(正确打√,错误的打×) 1。方波的占空比为0.5。( )2。8421码1001比0001大.()

3。数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。() 4.格雷码具有任何相邻码只有一位码元不同的特性.() 5.八进制数(18)8比十进制数(18)10小。() 6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。() 7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。() 8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。() 9.十进制数(9)10比十六进制数(9)16小。( ) 10.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误.() 三、填空题 1.描述脉冲波形的主要参数有、、、、、、。 2.数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用 和来表示。 3.分析数字电路的主要工具是,数字电路又称作。 4.在数字电路中,常用的计数制除十进制外,还有、、。 5.常用的BCD码有、、、等。常用的可靠性代码 有、等。 6.(10110010.1011)2=( )8=()16 7.(35。4)8 =()2=( )10=( ) =( )8421BCD 16 8.(39。75 )10=()2=( )8=( )16 9.(5E.C)16=()2=( )8=()10= ( ) 8421BCD 10.( 0111 1000)8421BCD=( )2=( )8= ()10=( )16

数字电子技术 期末考试试题

期末考试试题 课程名称 《数字电子技术》 适用专业自动化、测控 考试时间 ( 120 )分钟 一、 填空题(22分每空2分) 1、=⊕0A , =⊕1A 。 2、JK 触发器的特性方程为: 。 3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态. 4、组合逻辑电路的输出仅仅只与该时刻的 有关, 而与 无关。 5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。 6、一个四选一数据选择器,其地址输入端有 个。 二、 化简题(15分 每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1) Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程 3)________________________________________ __________)(),,(B A B A ABC B A C B A F +++= 三、 画图题(10分 每题5分) 据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、 2、 四、 分析题(17分) 1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)

2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分) 五、设计题(28分) 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不 正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分) 2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六 进制加法计数器。(8分) 六、分析画图题(8分) 画出下图所示电路在 V作用下,输出电压的波形和电压传输特性 i 输入输出 G1 G2A G2B C B A Y0 Y1 Y2 Y3 Y4 Y5 Y6 Y7

相关主题
文本预览
相关文档 最新文档