当前位置:文档之家› 数字电路试题五套(含答案)

数字电路试题五套(含答案)

《数字电子技术》试卷一

一、 填空(每空1分,共25分)

1、(10110)2=( )10=( )16

(28)10=( )2=( )16

(56)10=( )8421BCD

2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。

4、基本RS 触发器的特征方程为_______ ,约束条件是 __.

5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长

_____位,地址线 根。

6、用N 位移位寄存器构成的扭环形计数器的模是________.

7、若令JK 触发器的J=K=T 则构成的触发器为_______.

8、如图所示,Y= 。

9、如图所示逻辑电路的输出Y= 。

10、已知Y=D AC BC B A ++,则Y = ,Y/= 。

11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、化简(每小题5分,共20分)

1、公式法化简

++++

(1)Y=ABC ABC BC BC A

=+++

(2)Y ABC A B C

2、用卡诺图法化简下列逻辑函数

=+++

(1)Y BCD BC ACD ABD

Y=∑+∑

(2)(1,3,4,9,11,12,14,15)(5,6,7,13)

m d

三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形

(10分)

四、用74LS161四位二进制计数器实现十进制计数器(15分)

五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分)

r

C Q A 、Q B 、Q C 、Q

D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端;

r C :异步复位端;

CP :时钟控制输入端;

D L :同步并置数控制端;

C :位输出端;

六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分)

《数字电子技术》试卷一参考答案

一、

填空(每空1分,共25分)

1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。

2、与、或、非。

3、2N

4、10

n n Q S RQ RS +=+=

5、1024、25

6、4位、8根。 6、2N 。

7、T 触发器。 8、Y=A+B 。 9、Y AB CD =+

10、()()()Y A B B C A C D =++++;Y

=()()()A B B C A C D ++++

11、即刻输入、即刻输出;输入信号、原来状态。

二、

化简(每小题5分,共20分)

1、公式法:Y A C =+;1Y =

2、卡诺图法:Y BC BD =+;Y B D =+

三、(本题10分)

四、(本题15分)

反馈置“0”法:

五、(本题15分)

解:根据设计要求,设输入变量为A (主评判员)、B 、C (副评判员)=1时,认为合格;A 、B 、C=0时认为不合格;输出变量为L=1通过,L=0不通过。

六、(本题15分)

《数字电子技术》试卷二

一、填空(每空1分,共20分)

1、(1001101)2=( )10=( )8=( )16;

(27)10=(

)8421BCD 。

2、客观事物的最基本的逻辑关系有____ 逻辑____ 逻辑和_____逻辑三种。

3、函数1F AB BC =+的反演式1F = ;函数2F A BC =+的对偶式

'2F = 。

4、51个“1”连续进行异或运算,其结果是 。

5、基本R-S 触发器的特征方程为_______ ;约束条件是 。

6、按照逻辑功能的不同特点,数字电路可分为______________、_____________两大类。

7、J-K 触发器,当J=K=0时,触发器处于_________状态;J=0、K=1时,触发器状态为________;

K=0、J=1时,触发器状态为_________;J=K=1时,触发器状态__________。

8、某中规模寄存器内有3个触发器,用它构成的扭环型计数器模长为 ;构成最长模

计数器模长为 。

二、化简(每题5分,共20分) 1、用公式法化简下列逻辑函数。 1) AB B A AB B A F ++⊕=)(

2)F AB AD BD BCE =+++

2、用卡诺图法化简下列逻辑函数。 1)∑=m F (0,2,3,4,8,10,11)

2) ∑=m F (0,1,4,9,12,)+∑d (2,3,6,10,11,14)

三、设计一个三变量判偶电路,当输入变量A,B,C中有偶数个1时,其输出为1;否则输出为0。并用3/8线译码器(74LS138)和适当门电路实现。(16分)

四、如下图所示维持阻塞D触发器,设初态为0。根据CP脉冲及A输入波形画出Q波形。(8分)

五、用74LS161构成六进制计数器,用两种方法实现,并画出状态图。74LS161的功能表

如下所示。(16分)

六、试分析下图的逻辑电路,写出电路的驱动方程、状态方程、列出状态转换真值表、画出

状态转换图,说明电路的逻辑功能。(20分)

《数字电子技术》试卷二参考答案

一、填空(每空1分,共20分) 1、77,115,4D ,00100111。 2、与、或、非。

3、()()A B B C ++,()A B C +。

4、1。

5、1n n Q S RQ +=+,1R S +=(或RS=0)。

6、组合逻辑电路,时序逻辑电路。

7、保持,置“0”,置“1”,翻转(或计数)。

8、6,7。

二、化简(每题5分,共20分)

1、1)F=A+B 2)F AD B =+

2、1)F BD BC AC D =++ 2)F AB BD BD =++

《数字电子技术》试卷三

一、填空题(共19分,每空1分)

1.按逻辑功能的不同特点,数字电路可分为 和 两大类。

2.在逻辑电路中,三极管通常工作在 和 状态。 3.(406)10=( )8421BCD

4.一位数值比较器的逻辑功能是对输入的 数据进行比较,它有 、 、 三个输出端。

5.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接 电平。

6.单稳态触发器有两个工作状态 和 ,其中 是暂时

的。

7.一般ADC 的转换过程由 、 、 和 4

个步骤来完成。

8.存储器的存储容量是指 。某一存储器的地址线为A 14~A 0 ,数据线为

D 3~D 0 ,其存储容量是 。

一、 判断题(共16分,每题2分)

1.TTL 或非门多余输入端可以接高电平。( )

2.寄存器属于组合逻辑电路。( )

3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。( )

4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。( )

5.PLA 的与阵列和或阵列均可编程。( )

6.八路数据分配器的地址输入(选择控制)端有8个。( )

7.关门电平U OFF 是允许的最大输入高电平。( )

8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。( )

三、选择题(共16分,每题2分)

1.离散的,不连续的信号,称为( )。

A .模拟信号 B.数字信号

2.组合逻辑电路通常由( )组合而成。 A .门电路 B.触发器 C.计数器

3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ∙∙的值是( )。

A .111 B.010 C.000 D.101

4.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8

5.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。 A .4:6 B.1:10 C.4:10 D.2:4

6.常用的数字万用表中的A/D 转换器是( )。

A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC

7.ROM 属于( )。

A .组合逻辑电路 B.时序逻辑电路

8.有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲

CP 作用下,四位数据的移位过程是( )。

A.1011--0110--1100--1000—0000

B.1011--0101--0010--0001—0000

四、综合题(32分)

1、对下列Z 函数要求:(1)列出真值表;(2)用卡诺图化简;(3)画出化简后的逻辑图。

(9分)

Z=C B A C B A B A ∙∙+∙∙+ BC=0

2、对下列门电路:(1)写出门电路的名称;(2)写出它们的输出。(8分) 例:

与门 Y=AB

(a)

(b) (c)

(a)

(b) (c) (d) (d) 3、分析下列电路是几进制的计数器。(10分)

Y

B

A Y

B

A B

A Y

EN C u O u I

4、555定时器的功能表如下,(1)简单分析下图电路的工作原理,(2)该555定时器组成什么电路,(3)画出相应的输出波形。(5分)

五、设计题(17分)

1、试用3线—8线译码器74LS138和门电路实现下列函数。(10分)

Z (A 、B 、C )=AB+A C

2、 74LS161是同步4位二进制加法计数器,其逻辑功能表如下,试分析下列电路是几

进制计数器,并画出其状态图。(7分)

74LS161逻辑功能表

O

u I

V CC 1 3 V 2 3 V u o

u t

t

《数字电子技术》试卷三答案 一、填空题(共19分,每空1分) 组合逻辑电路、 时序逻辑电路 1. 饱和、 截止

2. 0100 0000 0110

3. A 和B 两个、 Y A >B 、 Y A

5. 稳态、 暂稳态、暂稳态 6. 采样、 保持、 量化、 编码 7. 存储单元的总和、 215×4

二、判断题(共16分,每题2分)

1.× 2.× 3.√ 4.√ 5.√ 6.× 7.× 8.√

三、选择题(共16分,每题2分)

1.B 2.A 3.C 4.C 5.C 6.B 7.A 8.A

四、综合题

1、解

(1)真值表 (2分) (2)卡诺图化简(3分) CP

“1” “1” “1”

(3)逻辑图 (表达式2分,逻辑图2分)

Z=C B A B A

++=A ⊕B+C BC=0

2、解

(a) 异或门 Y=B A B A += A ⊕

B (2分) (b) 集电极开路与非门 Y=B A ∙(

2分) (c) 三态门 EN =0时, Y=B A ∙;EN =1时,Y=高阻抗 (2分) (d) CMOS 传输门 C=1、C=0时,u O = u I (2分)

3、解: n n

0010101,1,,J K J Q K Q ==== 10Z Q Q = (1分)

n

n+1n ()Q JQ KQ CP =+↓

n+1n n n n n 00000000Q 11 ()J Q K Q Q Q Q CP =+=∙+∙=↓

n+1n n n n n n 111110101Q ()J Q K Q Q Q Q Q CP =+=+↓ (2分)

状态表 (3分)

归纳上述分析结果可知,该时序电路为同步4进制加法计数器。(2分)

4、

Z

C

B A Q 1Q 0/Z

(2分)

五、设计题目

1、解:Z (A 、B 、C )=AB +A C =AB (C +C )+A C (B +B )

=ABC +AB C +A BC +A B C = m 1+ m 3+ m 6+ m 7

=7 6 3 1 m m m m ∙∙∙ (5分)

(5分)

2、(1)当74LS161从0000开始顺序计数到1010时,与非门输出“0”,清零信号到来,异步清零。(1分)

(2)该电路构成同步十进制加法计数器。(2分) (3)状态图(4分)

“1

Z

1 3 V

2

3 V u u

《数字电子技术》试卷四

一、填空题:(15×2=30分)

1.完成数制转换 (101011111)2=( )16=( )8421BCD , (3B)16=( )10=( )8421BCD

2.三种基本的逻辑运算关系是 、 、 。

3.Z=AB+AC 的对偶式为 。

4.晶体三极管有三种工作状态: 、 、 ,在数字电路中三极管一般作为开关元件使用,即工作在 和 。

5.存储8位二进制信息,要 个触发器。

6.JK 触发器特征方程为 。

二、单项选择题:(5×3=15分)

1.下列各式中的四变量A 、B 、C 、D

(A)ABCD (B)AB(C+D) (C)A (D)A+B+C+D 2.Y=A B C D C

+++的反函数为 。 (A)Y =()A B C DC +⋅⋅⋅ (B)Y =()A B C DC +⋅⋅⋅ (C)Y =()A B C DC +⋅⋅⋅ (D)Y =()A B C DC +⋅⋅⋅

3.四个逻辑变量的取值组合共有 。 (A)8 (B)16 (C)4 (D)15

4.已知逻辑函数F (A ,B )=AB +AB ,是函数值为1的A ,B 取值组合是: 。 (A)00,11 (B)01,00 (C)01,10 (D)01,11

5.2048×8位RAM 芯片,其数据线的个数是: 。 (A)11 (B)8 (C)14 (D)211

三、综合题。(55分)

1. 用与非门实现逻辑函数 Z=AB+AC (5分)

2. 判断函数C AB C B A D A Z ++=是否会出现竞争冒险现象。(10分)

3. 用数据选择器实现函数Z=F(A,B,C)=Σm (0,2,4,5,6,7)(10分)

X 2

X 1 X 0

D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7

Z

A B C

4.下列电路为几进制计数器?画出状态转换图。(12分)

5.试分析图示电路,写出其驱动方程、输出方程、状态方程,画出状态转换表、状态转换图、说明其逻辑功能。(18分)

《数字电子技术》试卷四答案

一、填空题

1.15F、1101010001,59、1011001

2.与、或、非

3. (A+B) (A+C)

4.截止、放大、饱和,截止、饱和

5.8

6.Q n +1=JQ n + KQ n 二、选择题 A A B C B

三、综合题

2.会出现竞争冒险。例:B =1,C =0,D =1;B =0,C =1,D =1等等

3.

4.10进制计数器。从0110 1111

5.驱动方程:J1=K1=1

J2=K2=1n Q

J3=K3=2n

Q 1n Q

输出方程:C =321n

n

n

Q Q Q 状态方程:

从000 111

同步8进制加法计数器,当计数到111状态时C 输出1

《数字电子技术》试卷五

A

B

C 111122113321321n n

n n n

n n n n n n n

Q Q Q Q Q Q Q Q Q Q Q Q +++==⊕=+

1.数字信号只有 和 两种取值。

2.十进制123的二进制数是 ;八进制数是 ;十六进制数是 。

3.设同或门的输入信号为A 和B ,输出函数为F 。

若令B=0,则F= 若令B=1,则F=

4.三态门的输出有 、 、 三种状态。 5.设JK 触发器的起始状态Q=1

若令J=1,K=0,则=+1n Q 。 若令J=1,K=1,则=-1n Q 。

6.BCD 七段翻译码器输入的是 位 码,输出有 个。 7.一个N 进制计数器也可以称为 分频器。

8.有一个6位D/A 转换器,设满度输出为6.3V ,输入数字量为110111,则输出模拟电压为 。

9.设ROM 容量为256字×8位,则它应设置地址线 条,输出线 条。 10.用256字×4位RAM ,扩展容量为1024字×8位RAM ,则需要 片。

二 、选择题(20分)

1. 离散的,不连续的信号,称为( ) A 、模拟信号 B 、数字信号

2. 组合逻辑电路通常由( )组合而成。 A 、门电路 B 、触发器 C 、计数器

3. 十六路数据选择器的地址输入(选择控制)端有( )个 A 、16 B 、2 C 、4 D 、8

4. 一位8421BCD 码译码器的数据输入线与译码输出线的组合是( ) A 、4:6 B 、1:10 C 、4:10 D 、2:4 5. 能实现脉冲延时的电路是( )

A 、多谐振荡器

B 、单稳态触发器

C 、施密特触发器 6.8线—3线优先编码器的输入为70I I - ,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是( )

A 、111

B 、010

C 、000

D 、101

7.JK 触发器在CP 作用下,若状态必须发生翻转,则应使( ) A 、J=K=0 B 、J=K=1 C 、J=O ,K=1

8.有一个左移位寄存器,当预先置入1011后,其串行固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )

A 、1011—0110—1100—1000—0000

B 、1011—0101—0010—0001—0000 9.有一位二进制数码需要暂时存放起来,应选用( )

A 、触发器

B 、2选1数据选择器

C 、全加器 10.EPROM 是指( )

A 、随机读写存储器

B 、可编程逻辑阵列

可编程只读存储器 D 、可擦除可编程只读存储器

(完整版)数字电路试题汇总

逻辑门电路(158) 一、填空题3。1 4.3。1。 1。与门是反向逻辑门. (× ) 2.或非门是反向逻辑门. (√ ) 3.当一个逻辑门被禁止时,它被激活,允许将一个信号传到输出端.(× ) 4.当一个二输入与门被一个输入端的逻辑0信号禁止时,它的另一个输入端将成 为无关输入。( √ ) 5.逻辑门对与门而言是一个 禁止信号 6.逻辑门对与门而言是一个 使能信号 7.对于一个二输入或非门而言,如果A =0,B =1,则输出电平应该是输入 逻辑0 8.数字电路中的三极管在( )区只是一种过渡状态。 放大区 9。影响二极管开关速度的主要因素是由于( )时间的存在。 P N 结内部结电容 10.正逻辑或门可以是负逻辑( )门电路. 与 11。在数字电路中,晶体三极管工作在( )状态。 开关 12。正逻辑的约定是高电平为0,低电平为1 。 (× ) 13.用双极性三极管组成开关电路其饱和工作状态的条件是( A )。 A 。β/I I CS B > B.V V BE 6.0= C. I I C B < D 。 I I B ceo ≤ 14.在数字电路中,高电平代表逻辑“1”状态,低电平代表逻辑“0"状态。 (×) 15.与条件语句中至少需要( )个条件。2 16.或条件语句中至少需要( )个条件。2 17.4输入与门有()种可能的输入状态组合。16 18.对于5输入与门,其真值表有()行.32 19.与门使用矩形符号表示时,其标志符是()。& 20.对于4输入或门而言,有()种可能的输入状态组合.16 21.5输入或门的真值表有()列。5

22.或门使用矩形符号表示时,其标志符是()。≥1 23.非门有()个输入.1 24.非门使用矩形符号表示时,其标志符是().1 25.与逻辑门相关的两种错误是()。开路或短路 26.I C中常见的内部错误是()。开路 27。如果向与非门输入数字波形,则什么情况下输出为低电平? 答案:当所有输入都是高电平时,与非门输出为低电平。 28.对于5输入的与非门,有()种可能的输入状态组合。32 29.对于4输入与非门,其真值表有()列。5 30。对于8输入与非门,所有可能的输入状态组合有()组输入状态能够输出低电平.一组 31.什么情况下或非门的输出为逻辑低电平? 答案:只要有一个或多个输入为高电平,则或非门输出为低电平32。对于4输入的或非门,有()种可能的输入状态组合。16 33。对于5输入与或非门,其真值表有()行。32 34.如果向或非门输入数字波形,则什么情况下输出为低电平? 答案:任有一个输入波形为高电平时,或非门输出为低电平。 35.或门和非门应该如何连接才能搭建出或非门? 答案:把或非门的输出端接到非门的输入端 36。如何正确连接未使用的与非门输入? 答案:通过上拉电阻将未使用的与非门输入接到V C C. 37.如何正确连接未使用的或非门输入? 答案:将未使用的或非门输入接到地。 38.什么是“上拉"电阻? 答案:上拉电阻是将某点与V C C连接起来的电阻,它使得该点为高电平。 39。I C门中较常见的是()。开路 40.T T L或非门和或门相比,两者开路输入导致的输出不同。(√) 41.与非门输入短路到地时,会对其输出产生何种影响? 答案与非门输入短路到地时,输出总是高电平。 42.或非门输入短路到地时,会对其输出产生何种影响? 答案:输出取决于其它输入。 43.或非门输入直接连接到V CC时,会对其输出产生何种影响? 答案:输出总是低电平. 44.满足()时,与非门输出为低电平。所有输入都是高电平 45.满足(D)时,或非门输出为低电平。 A.一个输入为高电平 B.所有输入都是低电平

数字电路基础试题及答案

数字电路基础试题及答案 一、单选题 1.下列关于数字电路和模拟电路的叙述中,正确的是 A、处理数字信号的电路称为模拟电路 B、处理模拟信号的电路称为数字电路 C、数字电路和模拟电路的分析方法相同 D、数字电路中工作的三极管不是工作在饱和区,就是截止区【正确答案】:D 2.二进制数11010转换为十进制数为 A、32 B、21 C、26 D、33 【正确答案】:C https://www.doczj.com/doc/a019196182.html,4011是 A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:B https://www.doczj.com/doc/a019196182.html,4001是

A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:A 5.逻辑功能为“有0出1,有1出0”的门电路是 A、与门 B、或门 C、非门 D、与或门 【正确答案】:C 6.TTL集成门电路的输入端需通过( )与正电源短接。 A、电阻 B、电容 C、电感 D、负电源 【正确答案】:A https://www.doczj.com/doc/a019196182.html,4001和CC4011都是采用的14引脚( )封装双列直插式。 A、塑 B、金 C、纸 D、硅胶

【正确答案】:A 8.在数字信号中,高电平用逻辑1表示,低电平用逻辑0表示,称为 A、正逻辑 B、1逻辑 C、负逻辑 D、0逻辑 【正确答案】:A 9.十进制数码18用8421BCD码表示为 A、10010 B、100010 C、00011000 D、01110111 【正确答案】:C 10.已知逻辑函数,与其相等的函数为 A、 B、 C、 D、 【正确答案】:D 11.8421BCD码0001 0100表示的十进制数码为 A、12 B、14

数字电路复习题(含答案)

、 一、填空题: 1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000)2 依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。 2.13=(1101) 2;(5A) 16 =(1011010) 2 ;() 2 =(8C) 16 。 完成二进制加法(1011) 2+1=(1100) 2 3.写出下列公式:= 1 ;= B ;= A+B ; =B A 。 . 4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。 TTL、CMOS电路中,工作电压为5V的是 TTL ;要特别注意防静电的是 CMOS 。5.要对256个存贮单元进行编址,则所需的地址线是 8 条。 6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、高阻态三种状态。 7.施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。8.下图是由触发器构成的时序逻辑电路。试问此电路的功能是移位寄存器, 是同步时序电路(填同步还是异步),当R D =1时,Q Q 1 Q 2 Q 3 = 0000 , 当R D =0,D I =1,当第二个CP脉冲到来后,Q Q 1 Q 2 Q 3 = 0100 。 ? 1D ' FF0 1D C1 FF0 1D C1 FF0 & C1 FF0 R D R D R D R D Q3 % Q1 Q0 D I R D CP

(图一) 1.和二进制数等值的十六进制数是( B ) A .16 B . 16 C . 16 D . 16 2.和逻辑式B A C B AC ++相等的式子是( A ) A .AC+B B . B C C .B D .BC A + — 3.32位输入的二进制编码器,其输出端有( D )位。 A. 256 B. 128 C. 4 D. 5 4.n 位触发器构成的扭环形计数器,其无关状态数为个( B ) A .2n -n B .2n -2n C .2n D .2n -1 5.4个边沿JK 触发器,可以存储( A )位二进制数 A . 4 B .8 C .16 6.三极管作为开关时工作区域是( D ) A .饱和区+放大区 B .击穿区+截止区 * C .放大区+击穿区 D .饱和区+截止区 7.下列各种电路结构的触发器中哪种能构成移位寄存器( C ) A .基本RS 触发器 B .同步RS 触发器 C .主从结构触发器 8.施密特触发器常用于对脉冲波形的( C ) A .定时 B .计数 C .整形 1.八进制数 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为 。 2.试写出下列图中各门电路的输出分别是什么状态(高电平、低电平)(其中(A )(B )为TTL 门电路,而(C )为CMOS 门电路)

数字电路试题及答案

数字电路试题 一、单项选择题 1、以下代码中为无权码的为 ( ) A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D .2421BCD 码 2、图示逻辑电路的逻辑式为 ( ) A .F=C B A ++ B .F= C B A ++ C .F=C B A D .F=ABC 3、下列关于异或运算的式子中,不正确的是 ( ) A .0A A =⊕ B . 1A A =⊕ C .A 0A =⊕ D .A 1A =⊕ 4、一个n 变量的逻辑函数应该有 个最小项 ( ) A .n B .n 2 C .n 2 D .2 n 5、若编码器中有50个编码对象,则要求输出二进制代码位数为 位。 ( ) A .5 B .6 C .10 D .50 6、在下列逻辑电路中,不是组合逻辑电路的是 。 ( ) A .译码器 B .编码器 C .全加器 D .寄存器 7、欲使JK 触发器按01 =+n Q 工作,可使JK 触发器的输入端 。 ( ) A .1==K J B .Q J =,Q K = C .Q J =,Q K = D .0=J ,1=K 8、同步时序电路和异步时序电路比较,其差异在于两者 。 ( ) A .没有触发器 B .是否有统一的时钟脉冲控制 C .没有稳定状态 D .输出只与内部状态有关 9、8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。 ( ) A .1 B .2 C .4 D .8 10、555定时器D R 端不用时,应当 。 ( ) A .接高电平 B .接低电平 C .通过F μ01.0的电容接地 D .通过小于Ω500的电阻接地 二、填空题 1、当传送十进制数5时,在8421奇校验码的校验位上值应为 。 2、(35.625)10=( )2=( )8=( )16 3、用反演律求函数D A D C ABC F ++=的反函数(不用化简)=F 。 4、消除竟争冒险的方法有 、 、 等。 5、触发器有 个稳态,存储8位二进制信息要 个触发器。 1 & A B C F 11

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案 一、填空题 1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1 和0 来表示。 2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。 3、逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非或非与或非同或异或。 4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。 5、逻辑函数F=A B C D+A+B+C+D= 1 。 6、逻辑函数F=AB A+ + += 0 。 B A B B A 7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。 8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。 9、触发器有2个稳态,存储8位二进制信息要8个触发器。 10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。 11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。 12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。 13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重 要的参数为脉宽。 14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。 15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的 七段显示译码器。 16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。 17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时 序电路和异步时序电路。 二、选择题 1、一位十六进制数可以用 C 位二进制数来表示。 A.1 B.2 C.4 D. 16 2、十进制数25用8421BCD码表示为 B 。 A.10 101 B.0010 0101 C.100101 D.10101 3、以下表达式中符合逻辑运算法则的是D。 A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1

数字电路试题五套(含答案)

《数字电子技术》试卷一 一、 填空(每空1分,共25分) 1、(10110)2=( )10=( )16 (28)10=( )2=( )16 (56)10=( )8421BCD 2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。 4、基本RS 触发器的特征方程为_______ ,约束条件是 __. 5、若存储器的容量是256×4RAM,该RAM 有 ___存储单元,有 字,字长 _____位,地址线 根。 6、用N 位移位寄存器构成的扭环形计数器的模是________. 7、若令JK 触发器的J=K=T 则构成的触发器为_______. 8、如图所示,Y= 。 9、如图所示逻辑电路的输出Y= 。 10、已知Y=D AC BC B A ++,则Y = ,Y/= 。 11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。 二、 化简(每小题5分,共20分) 1、公式法化简 (1)Y=ABC ABC BC BC A ++++

=+++ (2)Y ABC A B C 2、用卡诺图法化简下列逻辑函数 =+++ (1)Y BCD BC ACD ABD Y=∑+∑ (2)(1,3,4,9,11,12,14,15)(5,6,7,13) m d 三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分)

四、用74LS161四位二进制计数器实现十进制计数器(15分) 五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分) P Q A Q B Q C Q D C T 74LS161 LD CP Q A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端; r C :异步复位端; CP :时钟控制输入端; D L :同步并置数控制端;

(完整版)数字电路试题及答案

1)“0”的补码只有一种形式。 (√ ) 2)卡诺图中,两个相邻的最小项至少有一个变量互反。 (√ ) 3)用或非门可以实现3种基本的逻辑运算。 (√ ) 4)三极管饱和越深,关断时间越短。 (X ) 5)在数字电路中,逻辑功能相同的TTL 门和CMOS 门芯片可以互相替代使用。 (X ) 6)多个三态门电路的输出可以直接并接,实现逻辑与。 (X ) 7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。 (√ ) 8)采用奇偶校验电路可以发现代码传送过程中的所有错误。 (X ) 9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。 (√ ) 10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。 (√ ) 二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。共10分) 1. 不能将减法运算转换为加法运算。 ( A ) A .原码 B .反码 C .补码 2.小数“0”的反码可以写为 。 (AD ) A .0.0...0 B .1.0...0 C .0.1...1 D .1.1 (1) 3.逻辑函数F=A ⊕B 和G=A ⊙B 满足关系 。 (ABD ) A .F=G B .F ’=G C .F ’=G D .F =G ⊕1 4.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为 。 (B ) A .J =K =0 B .J =K =1 C .J =1,K =0 D .J =0,K =1 5.设计一个同步10进制计数器,需要 触发器。 (B ) A .3个 B .4个 C .5个 D .10个 三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,D C D B A F ⊕⊕=2,求两者的关系。(10分) 解:两函数相等,∑(0,3,4,7,11,12) 四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。(10分)

数电试题及答案(五套)

《数字电子技术基础》试题一 一、 填空题(22分 每空2分) 1、=⊕0A , =⊕1A 。 2、JK 触发器的特性方程为: 。 3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态. 4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。 5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。 6、一个四选一数据选择器,其地址输入端有 个。 二、 化简题(15分 每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程 3)________________________________________ __________)(),,(B A B A ABC B A C B A F +++= 三、 画图题(10分 每题5分) 据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、 2、 四、 分析题(17分) 1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)

2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分) 五、设计题(28分) 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一 台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分) A B C R Y G 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 1 0 0 1 0 1 0 0 0 1 0 1 0 0 1 0 0 0 0 1

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案 一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A . 1 B . 2 C . 4 D . 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A .(256)10 B .(127)10 C .(128)10 D .(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。 A .A+ B B.A+ C C.(A+B )(A+C ) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D. 任一 输入为1 11.十进制数25用8421BCD 码表示为 B 。 A .10 101 B .0010 0101 C .100101 D .10101 12.不与十进制数(53.5)10等值的数或代码为 C 。 A .(0101 0011.0101)8421BCD B .(35.8)16 C .(110101.11)2 D .(65.4)8

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案 一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选 项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。 [A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X 2、以下各电路中,( B)能够产生脉冲准时。 [A]多谐振荡器[B]单稳态触发器 [C]施密特触发器[D]石英晶体多谐振荡器 3、以下逻辑电路中为时序逻辑电路的是(C)。 [A]变量译码器[B]加法器[C]数码存放器[D]数据选择器 4、同步时序电路和异步时序电路比较,其差别在于后者(B)。 [A]没有触发器[B]没有一致的时钟脉冲控制 [C]没有稳固状态[D]输出只与内部状态相关 5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。 [A]触发器[B]晶体管[C] MOS 管[D]电容 6、能将输出端直接相接达成线与的电路有(C)。 [A] TTL 与门[B]或门[C]三态门[D]三极管非门 7、 TTL 与非门的剩余脚悬空等效于(A)。 [A] 1[B] 0[C] Vcc[D] Vee 8、以下哪一条不是除去竟争冒险的举措(B)。 [A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计 9、主从触发器的触发方式是(D)。 [A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理 10、组合型 PLA 是由( A)组成。 [A]与门阵列和或门阵列[B]一个计数器 [C]一个或阵列[D]一个存放器 11、以下四个数中,最大的数是(B)。 [A] (AF) 16[B] (001010000010)8421BCD [C] (10100000) 2[D] (198) 10 12、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。 [A] 2[B] 8[C] 16[D] 32 13、以下门电路属于双极型的是(A)。 [A] OC 门[B] PMOS[C] NMOS[D] CMOS 14、用异步 I/O 输出构造的 PAL 设计逻辑电路,它们相当于(A)。 [A]组合逻辑电路[B]时序逻辑电路 [C]储存器[D]数模变换器

数字电路基础知识考核试题及答案

数字电路基础考核试题 一、选择题 1. 二进制数10101转换为十进制数后为()[单选题] * 2. 逻辑函数式D+D,简化后结果是()[单选题] * 3. 一位十六进制数可以用二进制数来表示,需要二进制的位数是()[单选题] * 4. 当决定某个事件的全部条件都具备时,这件事才会发生。这种关系称为()[单选题]

5. 010*********的8421码为()[单选题] * 6. 4位二进制数可用十六进制数来表示,需要十六进制的位数是()[单选题] * 7. 8421BCD码用4位二进制数表示十进制数的位数是()[单选题] * 8. 在数字电路中,不属于基本逻辑门是()[单选题] *

9. 如图所示门电路,电路实现的逻辑式Y= [单选题] * 10. 如图所示的波形图表示的逻辑关系是() [单选题] * 11. 异或门F=A⊕B两输入端A、B中,A=1,则输出端F为()[单选题] *

12. 下列表所示的真值表完成的逻辑函数式为() [单选题] * 13. 当A=B=0时,能实现F=1的逻辑运算是()[单选题] * 14. 八位二进制数能表示十进制数的最大值是()[单选题] *

15. 将(01101)2转换为十进制数为()[单选题] * 16. 逻辑函数式Y=A+A,化简后的结果是()[单选题] * 17. 逻辑函数式Y=EF+E\+F\的逻辑值为()[单选题] * 18. 以下表达式中符合逻辑运算法则的是()[单选题] * 19. 当逻辑函数有n个变量时,取值组合有()[单选题] *

20. 二进制数码为(11101),则对应的十进制数为()[单选题] * 21. 下列说法中与BCD码的性质不符的是()[单选题] * 22. 数字信号和模拟信号的不同之处是()[单选题] * 23. “与非”运算的结果是逻辑“0”的输入是()[单选题] *

10套数字电路复习题(带完整答案)

Made by 遇见 第一套 一.选择题(18分) 1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =1 2.已知B A B B A Y ++=下列结果中正确的是( ) a .Y =A b .Y =B c .Y =A +B d .B A Y += 3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA 4.下列说法不正确的是( ) a .集电极开路的门称为OC 门 b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平) c .OC 门输出端直接连接可以实现正逻辑的线或运算 d 利用三态门电路可实现双向传输 5.以下错误的是( ) a .数字比较器可以比较数字大小 b .实现两个一位二进制数相加的电路叫全加器 c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器 d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( ) a .触发器具有两种状态,当Q=1时触发器处于1态 b .时序电路必然存在状态循环 c .异步时序电路的响应速度要比同步时序电路的响应速度慢 d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( ) a .“110” b .“100” c .“010” d .“000” 8、下列描述不正确的是( ) a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。 b .寄存器只能存储小量数据,存储器可存储大量数据。 c .主从JK 触发器主触发器具有一次翻转性

数字电路试题五套(含参考答案)汇总

《数字电子技术》试卷一 一、填空(每空1分,共25分) 1、(10110)2=( )10=( )16 (28)10=( )2=( )16 (56)10=()8421BCD 2、最基本的门电路是:、、。 5 6 7 8 2、用卡诺图法化简下列逻辑函数 =+++ (1)Y BCD BC ACD ABD Y=∑+∑ (2)(1,3,4,9,11,12,14,15)(5,6,7,13) m d 三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形(10分) 四、用74LS161四位二进制计数器实现十进制计数器(15分)

五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分) 六、试分析如图电路的逻辑功能,设各触发器的初始状态为0(15分) 《数字电子技术》试卷一参考答案 一、 填空(每空1分,共25分) 1、10(22)、16(16);2(11100)、16(1)C ;8421(01010110)BCD 。 2、与、或、非。 102A 、B 、 《数字电子技术》试卷二 一、填空(每空1分,共20分) 1、(1001101)2=( )10=( )8=( )16; (27)10=( )8421BCD 。 2、客观事物的最基本的逻辑关系有____ 逻辑____ 逻辑和_____逻辑三种。 3、函数1F AB BC =+的反演式1F = ;函数2F A BC =+的对偶式 Q A 、Q B 、Q C 、Q D :数据输出端; A 、 B 、 C 、 D :数据输入端; P 、T :计数选通端; r C :异步复位端; CP :时钟控制输入端; D L :同步并置数控制端; C :位输出端;

10套数字电路复习题(带完整答案)

Made by 遇见第一套 一.选择题(18分) 1.以下式子中不正确的是() a.1?A=A b.A+A=A c. d.1+A=1 2.已知 下列结果中正确的是() a.Y=A b.Y=B c.Y=A+B d. 3.TTL反相器输入为低电平时其静态输入电流为()a.-3mA

b.+5mA c.-1mA d.-7mA 4.下列说法不正确的是() a.集电极开路的门称为OC门 b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门输出端直接连接可以实现正逻辑的线或运算 d利用三态门电路可实现双向传输 5.以下错误的是() a.数字比较器可以比较数字大小 b.实现两个一位二进制数相加的电路叫全加器 c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器 6.下列描述不正确的是() a.触发器具有两种状态,当Q=1时触发器处于1态 b.时序电路必然存在状态循环 c.异步时序电路的响应速度要比同步时序电路的响应速度慢

d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为() a.“110” b.“100” c.“010” d.“000” 8、下列描述不正确的是() a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。 b.寄存器只能存储小量数据,存储器可存储大量数据。 c.主从JK触发器主触发器具有一次翻转性 d.上面描述至少有一个不正确 9.下列描述不正确的是() a.EEPROM具有数据长期保存的功能且比EPROM使用方便 b.集成二—十进制计数器和集成二进制计数器均可方便扩展。 c.将移位寄存器首尾相连可构成环形计数器 d.上面描述至少有一个不正确

(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一 一、 填空题(22分每空2分) 1、 =⊕0A , =⊕1A 。 2、JK 触发器的特性方程为: 。 3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态, 施密特触发器两个状态都为态. 4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。 5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为。 6、一个四选一数据选择器,其地址输入端有个。 二、 化简题(15分每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0() ,,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程 3)____ ____________________________________ __________)(),,(B A B A ABC B A C B A F +++= 三、 画图题(10分每题5分) 据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、 2、 四、 分析题(17分) 1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分) 2、电路如图所示,分析该电路,画出完全的时序图,并说明电

路的逻辑功能,要有分析过程(11分) 五、设计题(28分) 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不 正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。(8分) 六、分析画图题(8分) V作用下,输出电压的波形和电压传输特性 画出下图所示电路在 i 74LS138功能表如下:

数电试题及答案五套。

数字电子技术基础试题一 一、 填空题22分 每空2分 1、 =⊕0A , =⊕1A ; 2、JK 触发器的特性方程为: ; 3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态. 4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关; 5、某数/模转换器的输入为8位二进制数字信号D 7~D 0,输出为0~25.5V 的模拟电压;若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 ; 6、一个四选一数据选择器,其地址输入端有 个; 二、 化简题15分 每小题5分 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1YA,B,C,D=∑m0,1,2,3,4,5,6,7,13,15 2∑∑+=)11,10,9,3,2,1()15,14,13,0() ,,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程 3________________________________________ __________)(),,(B A B A ABC B A C B A F +++= 三、 画图题10分 每题5分 据输入波形画输出波形或状态端波形触发器的初始状态为0. 1、 2、 四、 分析题17分 1、分析下图,并写出输出逻辑关系表达式,要有分析过程6分

2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻 辑功能,要有分析过程11分 五、设计题28分 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不 正常;红、黄灯全亮表示三台都不正常;列出控制电路真值表,要求用74LS138和适当的与非门实现此电路20分 2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器;8分 六、分析画图题8分 V作用下,输出电压的波形和电压传输特性 画出下图所示电路在 i 74LS138功能表如下:

(完整版)数电试题及标准答案(五套)。

《数字电子技术基础》试卷一一 填空题(22分每空2分) 1、A 0 , A 1 ________ 。 2、JK触发器的特性方程为:。 3、单稳态触发器中,两个状态一个为态,另一个为态.多谐振荡器两个状态都为态,施密特触发器两个状态都为态. 4、组合逻辑电路的输出仅仅只与该时刻的有关,而与无关。 5、某数/模转换器的输入为8位二进制数字信号(D7~D0),输出为0〜25.5V的模拟电压。若数字信号的最低位是“1其余各位是“0”则输出的模拟电压为。 6、一个四选一数据选择器,其地址输入端有个。 二、化简题(15分每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画岀卡诺圈 1) Y (A,B,C,D ) =Em (0,1,2,3,4,5,6,7,13,15) 2) L(A, B,C,D) m(0,13,14,15) d(1,2,3,9,10,11) 利用代数法化简逻辑函数,必须写岀化简过程 3)F(A,B,C) AB ABC A(B AB) 三、画图题(10分每题5分) 据输入波形画输岀波形或状态端波形(触发器的初始状态为0) 1、 A JL B B 丁 L 2、 rLrmrLHT 1 ~h 1< [i ~~i~■ 四、分析题(17分) 1、分析下图,并写岀输岀逻辑关系表达式,要有分析过程(

2、电路如图所示,分析该电路,画出完全的时序图,并说明电

五、设计题(28分) 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不 正常;红、黄灯全亮表示三台都不正常。列岀控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一个六进制加法计数器。(8分) 六、分析画图题(8分) 画岀下图所示电路在V作用下,输岀电压的波形和电压传输特性 74LS138功能表如下: 2 / 26(勿

数字电路试题五套(含答案)

《数字电子技术》试卷一 一、 填空(每空1分,共25分) 1、(10110)2=( )10=( )16 (28)10=( )2=( )16 (56)10=( )8421BCD 2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。 4、基本RS 触发器的特征方程为_______ ,约束条件是 __. 5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长 _____位,地址线 根。 6、用N 位移位寄存器构成的扭环形计数器的模是________. 7、若令JK 触发器的J=K=T 则构成的触发器为_______. 8、如图所示,Y= 。 9、如图所示逻辑电路的输出Y= 。 10、已知Y=D AC BC B A ++,则Y = ,Y/= 。 11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、化简(每小题5分,共20分) 1、公式法化简 ++++ (1)Y=ABC ABC BC BC A =+++ (2)Y ABC A B C 2、用卡诺图法化简下列逻辑函数 =+++ (1)Y BCD BC ACD ABD Y=∑+∑ (2)(1,3,4,9,11,12,14,15)(5,6,7,13) m d 三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形 (10分)

四、用74LS161四位二进制计数器实现十进制计数器(15分) 五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分) P Q A Q B Q C Q D C T 74LS161 LD CP A B C D Cr Q A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端; r C :异步复位端; CP :时钟控制输入端; D L :同步并置数控制端; C :位输出端;

相关主题
文本预览
相关文档 最新文档