当前位置:文档之家› 数字电子技术习题库及参考答案

数字电子技术习题库及参考答案

数字电子技术习题库

一、填空题(每空1分,共20分)

1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于十进制数( )。

2.三态门电路的输出有高电平、低电平和( )3种状态。

3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其和端应接( )电平。

5. 已知某函数,该函数的反函数

( )。

6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。

7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0 110时,输出 应为( )

。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。

10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. 下图所示电路中, Y 1=( );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。

13.驱动共阳极七段数码管的译码器的输出电平为( )有效。

d R d S ⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F F 01234567Y Y Y Y Y Y Y Y

A

B

Y 1 Y 2 Y 3

二、单项选择题(本大题共15小题,每小题2分,共30分)

(在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。)

1. 函数F(A,B,C) AB+BC+AC 的最小项表达式为( ) 。

A .F(A,B,C) ∑m (0,2,4) B. (A,B,C) ∑m (3,5,6,7) C .F(A,B,C) ∑m (0,2,3,4) D. F(A,B,C) ∑m (2,4,6,7)

2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出的值是( )。

A .111 B. 010 C. 000 D. 101

3.十六路数据选择器的地址输入(选择控制)端有( )个。

A .16 B.2 C.4 D.8

4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。

A. 1011--0110--1100--1000--0000

B. 1011--0101--0010--0001--0000

C. 1011--1100--1101--1110--1111

D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1 1, E 2A E 2B 0)时,地址码A 2A 1A 0 011,则输出 Y 7 ~Y 0是( ) 。

A. 11111101

B. 10111111

C. 11110111

D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写

8.N 个触发器可以构成最大计数长度(进制数)为的计数器。 A.N B.2N C.N 2

D.2N

9.某计数器的状态转换图如下, 其计数的容量为( )

A . 八 B. 五 C. 四 D. 三

10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( )。

A B Q n+1 说明 0 0 Q n 保持 0 1 0 置0 1 0 1 置1 1

1

Q n

翻转

012Y Y Y ••000 001 010

011

100

101

110

111

A . Q n+1 =A B. C. D. Q n+1 = B

11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当输入数字量为1101时,输出电压为( )。

A . 8.125V B.4V C. 6.25V D.9.375V 12.函数F=AB+BC ,使F=1的输入ABC 组合为( ) A .ABC=000

B .ABC=010

C .ABC=101

D .ABC=110 13.已知某电路的真值表如下,该电路的逻辑表达式为( )。

A . B. C . D .

14.四个触发器组成的环行计数器最多有( )个有效状态。 A.4 B. 6 C. 8 D. 16

三、判断说明题(本大题共

2小题,每小题5分,共10分)

(判断下列各题正误,正确的在题后括号内打“√”,错误的打“×”。) 1、逻辑变量的取值,1比0大。( )

2、D/A 转换器的位数越多,能够分辨的最小输出电压变化量就越小( )。 3.八路数据分配器的地址输入(选择控制)端有8个。( ) 4、因为逻辑表达式A+B+AB=A+B 成立,所以AB=0成立。( )

5、利用反馈归零法获得N 进制计数器时,若为异步置零方式,则状态S N 只是短暂的过渡状态,不能稳定而是立刻变为0状态。( ) 6.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。( ) 7.约束项就是逻辑函数中不允许出现的变量取值组合,用卡诺图化简时,可将约束项当作

n n 1n Q A Q A Q +=+n n 1n Q B Q A Q +=+C Y =AB C Y =C AB Y +=C C B Y +=

1,也可当作 0。( )

8.时序电路不含有记忆功能的器件。( )

9.计数器除了能对输入脉冲进行计数,还能作为分频器用。( )

10.优先编码器只对同时输入的信号中的优先级别最高的一个信号编码. ( )

标准答案

一、填空题(每空1分,共20分)

1. 147 , 93

2. 高阻 3. 高电平或悬空 4. 高 5. =

6. 7

7. 5 , 3.6 ,0.35 , 3—18 8. 10111111 9. 11 ,16

10. 100 11. Y 1=A B ; Y 2=A B + A B ;Y 3=A B 13. 5 14.低

1 A.10000000 B. 000100101000 C.100000000 D.100101000

F D

C B A

D C A B ++

2.已知函数F的卡诺图如图1-1, 试求其最简

与或表达式

3. 已知函数的反演式为,其

原函数为()。

A. B.

C. D.

4.对于TTL数字集成电路来说,下列说法那个是错误的:

(A)电源电压极性不得接反,其额定值为5V;

(B)不使用的输入端接1;

(C)输入端可串接电阻,但电阻值不应太大;

(D)OC门输出端可以并接。

5.欲将正弦信号转换成与之频率相同的脉冲信号,应用

A.T,触发器

B.施密特触发器

C.A/D转换器

D.移位寄存器

6.下列A/D转换器中转换速度最快的是()。

A.并联比较型

B.双积分型

C.计数型

D.逐次渐近型

7. 一个含有32768个存储单元的ROM,有8个数据输出端,其地址输入端有()个。

A. 10

B. 11

C. 12

D. 8

8.如图1-2,在TTL门组成的电路中,与非门的输入电流为I iL≤–1mA‚I iH≤20μA。G1输出低电平时输出电流的最大值为I OL(max)=10mA,输出高电平时最大输

出电流为I OH(max)=–0.4mA 。门G1的扇出系数是()。

A. 1

B. 4

C. 5

D. 10

9.十数制数2006.375转换为二进制数是:

A. 11111010110.011

B. 1101011111.11

C. 11111010110.11

D. 1101011111.011

10. TTL或非门多余输入端的处理是:

A. 悬空

B. 接高电平

C. 接低电平

D.接”1”

二.填空题(每小题2分,共20分)

1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将______________。

2. 写出四种逻辑函数的表示方法:

_______________________________________________________________;

3.逻辑电路中,高电平用1表示,低电平用0表示,则称为___逻辑;

4. 把JK触发器改成T触发器的方法是_____________。

5.组合逻辑电路是指电路的输出仅由当前的_____________决定。

6.5个地址输入端译码器,其译码输出信号最多应有_____________个。

7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做_____________。8.一片ROM有10根地址线,8根数据输出线,ROM共有________个存储单元。

9.N个触发器组成的计数器最多可以组成_____________进制的计数器。

8.基本RS触发器的约束条件是_____________。

一. 单项选择题:(在每小题的备选答案中选出一个正确的答案,并将正确答案

二.填空题(每小题2分,共20分)

1.CMOS传输门的静态功耗非常小,当输入信号的频率增加时,其功耗将增大。

2.逻辑函数的四种表示方法是真值表、逻辑电路图、逻辑函数式、卡诺图。

3.逻辑电路中,高电平用1表示,低电平用0表示,则称为正逻辑;

4. 把JK触发器改成T触发器的方法是J=K=T。

5.组合逻辑电路是指电路的输出仅由当前的输入决定。

6.5变量输入译码器,其译码输出信号最多应有32个。

7.输入信号的同时跳变引起输出端产生尖峰脉冲的现象叫做竞争-冒险现象。8.一片ROM有10根地址线,8根数据输出线,ROM共有8192个存储单元。9.N个触发器组成的计数器最多可以组成2n进制的计数器。

8.基本RS触发器的约束条件是RS=0。

《数字电子技术》模拟试题

一、填空题(每题2分,共20分)

1、十六进制数97,对应的十进制数为(1)。

2、“至少有一个输入为0时,输出为(2)”描述的是与运算的规则。

3、(3)变量逻辑函数有16个最小项。

4、基本逻辑运算有: (4) 、 (5) 和 (6) 运算。

5、两二进制数相加时,不考虑低位的进位信号是 (7) 加器。

6、TTL 器件输入脚悬空相当于输入 (8) 电平。

7、RAM 的三组信号线包括: (9) 线、地址线和控制线。 8、采用四位比较器对两个四位数比较时,先比较 (10) 位。

二、单项选择题(每个3分,共15分) 1、图1的国标逻辑符号中 (11) 是异或门。

图1

2、下列逻辑函数表达式中可能存在竞争冒险的是 (12) 。 A B C D

3、下面逻辑式中,不正确的是_ (13)____。

A. B. C.

D.

4、时序逻辑电路中必须有___(14)___。 A. 输入逻辑变量 B. 时钟信号

C. 计数器

D. 编码器

5、有S1,S2两个状态,条件 (15) 可以确定S1和S2不等价。 A. 输出相同

B. 输出不同

C. 次态相同

D. 次态不同

一、填空题(每个2分,共20分)

1、151

2、0

3、4

4、与

5、或

6、非

7、半

8、高

9、数据 10、最高 (注:4~6答案顺序可交换)

二、选择题(每个3分,共15分) 11、B 12、C 13、A 14、B 15、B

))((C B B A F ++=))((C B B A F ++=))((C B B A F ++=))((C B B A F ++=C B A ABC ⋅⋅=A AB A +=()A A B A +=AB BA =

数字电子技术题库及答案

数字电子技术题库及答案标准化文件发布号:(9312-EUATWW-MWUB-WUNN-INNUL-DQQTY-

数字电子技术习题库 一、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将 其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有 效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 00 B. 00 C. 11 D. 00 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0) 时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. B. C. D. 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( ) 种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数 器。

数电试题及答案(共11套)

《数字电子技术基础》试题一 一、 填空题(22分 每空2分) 1、=⊕0A A , =⊕1A 。 2、JK 触发器的特性方程为: n n n Q K Q J Q +=+1 。 3、单稳态触发器中,两个状态一个为 稳态 态,另一个为 暂稳态 态.多谐振荡器两个状态都为 暂稳态 态, 施密特触发器两个状态都为 稳态 态. 4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路的原先状态 无关。 5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 0.1V 。 6、一个四选一数据选择器,其地址输入端有 2 个。 二、 化简题(15分 每小题5分) 用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈 1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15) 2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程 3)________________________________________ __________)(),,(B A B A ABC B A C B A F +++= 三、 画图题(10分 每题5分) 据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、 2、 四、 分析题(17分) 1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)

2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分) 五、设计题(28分) 1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一 台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分) 2、中规模同步四位二进制计数器74LS161的功能表见附表所示;请用反馈预置回零法设计一 个六进制加法计数器。(8分) 六、分析画图题(8分) V作用下,输出电压的波形和电压传输特性 画出下图所示电路在 i

数字电子技术试题库及答案解析

数字电子技术习题库 一、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6, 7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6, 7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接 0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 00 B. 00 C. 11 D. 00 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时, 地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. B. C. D. 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有 ( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计 数器。

9其计数的容量为A . 八 B. 五 C. 四 D. 三 10.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号 的逻辑表达式为( )。 A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+ D. Q n+1 = B 11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V ,当 输入数字量为1101时,输出电压为( )。 A . C. 函数F=AB+BC ,使F=1的输入ABC 组合 为( ) A .ABC=000 B .ABC=010 C .ABC=101 D .ABC=110 13.已知某电路的真值表如下,该电路的逻辑表达式为( )。

数字电子技术基础习题及答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.1是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 三.化简逻辑函数(14) 1.用公式法化简- - +++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑= m d D C B A Y ),,,,()+,,,, (84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Q n +=- +1 ,(2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

数字电子技术试卷(2) 二.填空(16) 1.十进制数35.85的二进制数是 ;十六进制数是 。 2.逻辑代数中逻辑变量得取值为 0、1 。 3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。 4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。 。 5.触发器的基本性质有 有两个稳态,在触发信号作用下状态可相互转变,有记忆功能 6.单稳态触发器的主要应用是 延时 。 7.设6位D/A 转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为 。 8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 13 。 三.化简逻辑函数(14) 1.用公式法化简- - - +++++=C B BD ABC D BC ABD D ABC Y ,化为最简与或表达式。 2.用卡诺图化简∑∑=m d D C B A Y ) ()+(15,10,5,014,11,8,7,3,2),,,(,化为最简与或表达式。

数字电路试题五套(含答案)

《数字电子技术》试卷一 一、 填空(每空1分,共25分) 1、(10110)2=( )10=( )16 (28)10=( )2=( )16 (56)10=( )8421BCD 2、最基本的门电路是: 、 、 。 3、有N 个变量组成的最小项有 个。 4、基本RS 触发器的特征方程为_______ ,约束条件是 __. 5、若存储器的容量是256×4RAM ,该RAM 有 ___存储单元,有 字,字长 _____位,地址线 根。 6、用N 位移位寄存器构成的扭环形计数器的模是________. 7、若令JK 触发器的J=K=T 则构成的触发器为_______. 8、如图所示,Y= 。 9、如图所示逻辑电路的输出Y= 。 10、已知Y=D AC BC B A ++,则Y = ,Y/= 。 11、组合逻辑电路的特点是_________、___________;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的_______;还与电路 有关。

二、化简(每小题5分,共20分) 1、公式法化简 ++++ (1)Y=ABC ABC BC BC A =+++ (2)Y ABC A B C 2、用卡诺图法化简下列逻辑函数 =+++ (1)Y BCD BC ACD ABD Y=∑+∑ (2)(1,3,4,9,11,12,14,15)(5,6,7,13) m d 三、设下列各触发器初始状态为0,试画出在CP作用下触发器的输出波形 (10分)

四、用74LS161四位二进制计数器实现十进制计数器(15分) 五、某汽车驾驶员培训班结业考试,有三名评判员,其中A 为主评判员,B 、C 为副评判员,评判时,按照少数服从多数原则,但若主评判员认为合格也可以通过。试用74LS138和与非门实现此功能的逻辑电路。(15分) r C Q A 、Q B 、Q C 、Q D :数据输出端; A 、B 、C 、D :数据输入端; P 、T :计数选通端; r C :异步复位端; CP :时钟控制输入端; D L :同步并置数控制端; C :位输出端;

期末考试数字电子技术试题及答案

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门

C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器

8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图4所示电路的真值表及最简逻辑表达式。

(完整版)数字电子技术试题及答案(题库)

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门

C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器

8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、B、C、D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A + 2、用卡诺图法化简为最简或与式 Y= + C +A D,约束条件:A C + A CD+AB=0 四、分析下列电路。(每题6分,共12分) 1、写出如图4所示电路的真值表及最简逻辑表达式。

数字电子技术基础课后习题及答案

第1章习题与参考答案 【题1-1】将以下十进制数转换为二进制数、八进制数、十六进制数。 〔1〕25;〔2〕43;〔3〕56;〔4〕78 解:〔1〕25=〔11001〕2=〔31〕8=〔19〕16 〔2〕43=〔101011〕2=〔53〕8=〔2B〕16 〔3〕56=〔111000〕2=〔70〕8=〔38〕16 〔4〕〔1001110〕2、〔116〕8、〔4E〕16 【题1-2】将以下二进制数转换为十进制数。 〔1〕10110001;〔2〕10101010;〔3〕11110001;〔4〕10001000 解:〔1〕10110001=177 〔2〕10101010=170 〔3〕11110001=241 〔4〕10001000=136 【题1-3】将以下十六进制数转换为十进制数。 〔1〕FF;〔2〕3FF;〔3〕AB;〔4〕13FF 解:〔1〕〔FF〕16=255 〔2〕〔3FF〕16=1023 〔3〕〔AB〕16=171 〔4〕〔13FF〕16=5119 【题1-4】将以下十六进制数转换为二进制数。 〔1〕11;〔2〕9C;〔3〕B1;〔4〕AF 解:〔1〕〔11〕16=〔00010001〕2 〔2〕〔9C〕16=〔10011100〕2 〔3〕〔B1〕16=〔1011 0001〕2 〔4〕〔AF〕16=〔10101111〕2 【题1-5】将以下二进制数转换为十进制数。 〔1〕1110.01;〔2〕1010.11;〔3〕1100.101;〔4〕1001.0101 解:〔1〕〔1110.01〕2=14.25 〔2〕〔1010.11〕2=10.75 〔3〕〔1001.0101〕2=9.3125 【题1-6】将以下十进制数转换为二进制数。 〔1〕20.7;〔2〕10.2;〔3〕5.8;〔4〕101.71 解:〔1〕20.7=〔10100.1011〕2 〔2〕10.2=〔1010.0011〕2 〔3〕5.8=〔101.1100〕2 〔4〕101.71=〔1100101.1011〕2 【题1-7】写出以下二进制数的反码与补码〔最高位为符号位〕。 〔1〕01101100;〔2〕11001100;〔3〕11101110;〔4〕11110001 解:〔1〕01101100是正数,所以其反码、补码与原码一样,为01101100

《数字电子技术基础》课后习题及参考答案

第1章习题与参考答案 【题1-1】将下列十进制数转换为二进制数、八进制数、十六进制数。(1)25;(2)43;(3)56;(4)78 解:(1)25=(11001)2=(31)8=(19)16 (2)43=(101011)2=(53)8=(2B)16 (3)56=(111000)2=(70)8=(38)16 (4)(1001110)2、(116)8、(4E)16 【题1-2】将下列二进制数转换为十进制数。 (1)10110001;(2)10101010;(3)11110001;(4)10001000 解:(1)10110001=177 (2)10101010=170 (3)11110001=241 (4)10001000=136 【题1-3】将下列十六进制数转换为十进制数。 (1)FF;(2)3FF;(3)AB;(4)13FF 解:(1)(FF)16=255 (2)(3FF)16=1023 (3)(AB)16=171 (4)(13FF)16=5119 【题1-4】将下列十六进制数转换为二进制数。 (1)11;(2)9C;(3)B1;(4)AF 解:(1)(11)16=(00010001)2 (2)(9C)16=(10011100)2 (3)(B1)16=(1011 0001)2 (4)(AF)16=(10101111)2 【题1-5】将下列二进制数转换为十进制数。 (1)1110.01;(2)1010.11;(3)1100.101;(4)1001.0101 解:(1)(1110.01)2=14.25 (2)(1010.11)2=10.75 (3)(1001.0101)2=9.3125 【题1-6】将下列十进制数转换为二进制数。 (1)20.7;(2)10.2;(3)5.8;(4)101.71 解:(1)20.7=(10100.1011)2 (2)10.2=(1010.0011)2

数字电子技术基础简明教程第三版课后练习题含答案

数字电子技术基础简明教程第三版课后练习题含答案 1. 十六进制转换 1.将十六进制数A6B3转换成十进制数。 答案:42547 解析:将十六进制数A6B3转换成十进制数的计算公式为: $A\\times 16^3 + 6\\times 16^2 + B\\times 16 + 3 = 42547$。 2.将十进制数2037转换成十六进制数。 答案:7F5 解析:将十进制数2037转换成十六进制数的计算方法如下:•除以16,商为127,余数为5; •再次除以16,商为7,余数为15,即F; •最后商为0,余数为7,即7。 所以十进制数2037转换成十六进制数为7F5。 2. 布尔代数 1.A+AB=A 答案:真 解析:$A+AB = A\\times 1 + A\\times B = A\\times (1+B) = A\\times 1 = A$。 2.AB+BC+CA=AB+AC

答案:真 解析:AB+BC+CA=AB+AC的推导如下: AB+BC+CA =AB+AC+BC+CA−AC−BD−BD+BD =A(B+C)+B(C+D)−B(D+C)−C(A+D) =A(B+C)−C(A+D)+B(C−D) =AB+AC−BC+BD =AB+AC。 3. 数字逻辑门 1.OR 门和 AND 门的输出关系是什么? 答案:OR 门输出为真当且仅当其输入中至少有一位为真;AND 门输出为真当且仅当其输入中所有的位都为真。 2.NOT 门的输出关系是什么? 答案:NOT 门的输出与输入相反,即若输入为真,则输出为假;若输入为假,则输出为真。 4. 状态分析 1.下面是一个简单的计数器状态图,完成以下计数器输出的 对应状态表。 计数器状态图 计数器状态图

2022年数字电子技术期末复习题库及答案

第1单元能力训练检测题 一、填空题 1、由二值变量所构成旳因果关系称为逻辑关系。可以反映和解决逻辑关系旳数学工具称为逻辑代数。 2、在正逻辑旳商定下,“1”表达高电平,“0”表达低电平。 3、数字电路中,输入信号和输出信号之间旳关系是逻辑关系,因此数字电路也称为逻辑电路。在逻辑关系中,最基本旳关系是与逻辑、或逻辑和非逻辑。 4、用来表达多种计数制数码个数旳数称为基数,同一数码在不同数位所代表旳权不同。十进制计数各位旳基数是10,位权是10旳幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表达数值大小旳多种措施旳统称。一般都是按照进位方式来实现计数旳,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和旳措施。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换旳二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数旳基本定律有互换律、结合律、分派律、反演律和非非律。 10、最简与或体现式是指在体现式中与项中旳变量至少,且或项也至少。 13、卡诺图是将代表最小项旳小方格按相邻原则排列而构成旳方块图。卡诺图旳画图规则:任意两个几何位置相邻旳最小项之间,只容许一位变量旳取值不同。

14、在化简旳过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本旳检错码,用来使用PCM措施传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。(对) 3、8421BCD码、2421BCD码和余3码都属于有权码。(错) 4、二进制计数中各位旳基是2,不同数位旳权是2旳幂。(对) 3、每个最小项都是各变量相“与”构成旳,即n个变量旳最小项具有n个因子。(对) 4、由于逻辑体现式A+B+AB=A+B成立,因此AB=0成立。(错) 5、逻辑函数F=A B+A B+B C+B C已是最简与或体现式。(错) 6、运用约束项化简时,将所有约束项都画入卡诺图,可得到函数旳最简形式。(错) 7、卡诺图中为1旳方格均表达逻辑函数旳一种最小项。(对) 8、在逻辑运算中,“与”逻辑旳符号级别最高。(对) 9、原则与或式和最简与或式旳概念相似。(对) 10、二极管和三极管在数字电路中可工作在截止区、饱和区和放大区。(错) 三、选择题 1、逻辑函数中旳逻辑“与”和它相应旳逻辑代数运算关系为(B)。 A、逻辑加 B、逻辑乘 C、逻辑非 2.、十进制数100相应旳二进制数为(C)。 A、1011110 B、1100010 C、1100100 D、11000100

2023年数字电子技术试题库及答案期末考试秘籍

数字电子技术期末试题库 一、选择题: A组: 1.假如采用偶校验方式,下列接受端收到旳校验码中,( A )是不对旳旳 A、00100B、10100C、11011D、11110 2、某一逻辑函数真值表确定后,下面描述该函数功能旳措施中,具有唯一性旳是( B )A、逻辑函数旳最简与或式B、逻辑函数旳最小项之和 C、逻辑函数旳最简或与式 D、逻辑函数旳最大项之和 3、在下列逻辑电路中,不是组合逻辑电路旳是(D) A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件旳是(D) A、基本RS触发器B、主从RS触发器 C、同步RS触发器 D、边缘D触发器 5、555定期器不可以构成D。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K触发器 6、编码器(A )优先编码功能,因而( C)多种输入端同步为1。 A、有 B、无 C、容许 D、不容许 7、( D )触发器可以构成移位寄存器。 A、基本RS触发器B、主从RS触发器 C、同步RS触发器 D、边缘D触发器

8、速度最快旳A/D转换器是(A)电路 A、并行比较型 B、串行比较型 C、并-串行比较型D、逐次比较型 9、某触发器旳状态转换图如图所示,该触发器应是( C ) A.J-K触发器 B.R-S触发器 C. D触发器 D. T触发器 10.(电子专业作)对于VHDL如下几种说法错误旳是(A ) A VHDL程序中是辨别大小写旳。 B 一种完整旳VHDL程序总是由库阐明部分、实体和构造体等三部分构成 CVHDL程序中旳实体部分是对元件和外部电路之间旳接口进行旳描述,可以当作是定义元件旳引脚 D 构造体是描述元件内部旳构造和逻辑功能 B组: 1、微型计算机和数字电子设备中最常采用旳数制是--------------------------------( A ) A.二进制 B.八进制 C. 十进制 D.十六进制 2、十进制数6在8421BCD码中体现为-------------------------------------------------(B)

数字电子技术练习题及答案

数字电子技术练习题及答案 一、填空题 1、(238)10=( )2 =( EE )16。(110110.01)2=( 36.4 )16=( 54.25 )10。 2、德?摩根定理表示为 B A +=( B A ⋅ ) , B A ⋅=( B A + )。 3、数字信号只有( 两 )种取值,分别表示为( 0 )和( 1 )。 4、异或门电路的表达式是( B A B A B A +=⊕ );同或门的表达式是( B A AB B A ⋅+=⊙ ) 。 5、组成逻辑函数的基本单元是( 最小项 )。 6、与最小项C AB 相邻的最小项有( C B A )、( C B A ⋅ ) 和 ( ABC ) 。 7、基本逻辑门有( 与门 )、( 或门 )和( 非门 )三种。复合门有( 与非门 )、( 或非门 )、( 与或非门 )和( 异或门 )等。 8、 9、 10、最简与或式的定义是乘积项的( 个数最少 ),每个乘积项中相乘的( 变量个数也最少)的与或表达式。 11、在正逻辑的约定下,“1”表示( 高电平 ),“0”表示( 低电平 )。在负逻辑的约定下,“1”表示( 低电平 ),“0”表示( 高电平 )。 12、一般TTL 门电路输出端( 不能 )直接相连,实现线与。(填写“能”或“不能”) 13、三态门的三种可能的输出状态是( 高电平 )、( 低电平 )和( 高阻态 )。 14、实现基本和常用逻辑运算的(电子电路),称为逻辑门电路,简称门电路。 15、在TTL 三态门、OC 门、与非门、异或门和或非门电路中,能实现“线与”逻辑功能的门为(OC 门),能实现总线连接方式的的门为(三态门)。 16、T TL 与非门的多余输入端不能接( 低 )电平。 17、 18、真值表是将输入逻辑变量的( 所有可能取值 )与相应的( 输出变量函数值 )排列在一起而组成的表格。 19、组合逻辑电路是指任何时刻电路的稳定输出,仅仅只决定于(该时刻各个输入变量的取值)。 20、用文字、符号或者数码表示特定对象的过程叫做( 编码 )。把代码的特定含义翻译出来的过程叫( 译码 )。 在几个信号同时输入时,只对优先级别最高的进行编码叫做( 优先编码 )。 21、两个1位二进制数相加,叫做(半加器)。两个同位的加数和来自低位的进位三者相加,叫做(全加器)。 22、比较两个多位二进制数大小是否相等的逻辑电路,称为(数值比较器)。 23、半导体数码显示器的内部接法有两种形式:共(阳)极接法和共(阴)极接法。对于共阳接法的发光二极管数码显示器,应采用(低)电平驱动的七段显示译码器。 24、能够将( 1个 )输入数据,根据需要传送到( m 个 )输出端的任意一个输出端的电路,叫做数据分配器。 25、在多路传输过程中,能够根据需要将( 其中任意一路挑选出来 )的电路,叫做数据选择器,也称为多路选择器或多路开关。 26、触发器又称为双稳态电路,因为它具有( 两个 )稳定的状态。 27、根据逻辑功能不同,触发器可分为( RS 触发器 )、( D 触发器 )、( JK 触发器 )、( T 触发器 )和( T ’触发器 )等。根据逻辑结构不同,触发器可分为( 基本触发器 )、( 同步触发器 )和( 边沿触发器 )等。 28、JK 触发器在JK =00时,具有( 保持 )功能,JK =11时;具有( 翻转 )功能;JK =01时,具有( 置0 )功能;JK =10时,具有( 置1 )功能。 29、JK 触发器具有( 保持 )、( 置0 )、( 置1 )和( 翻转 )的逻辑功能。D 触发器具有( 置0 )和( 置1 )的逻辑功能。RS 触发器具有( 保持 )、( 置0 )和( 置1 )的逻辑功能。 T 触发器具有( 保持 )和( 翻转 )的逻辑功能。T ’触发器具有( 翻转 )的逻辑功能。 30、边沿触发器具有共同的动作特点,即触发器的次态仅取决于CP 信号( 上升沿或下降沿 )到来时刻输入的逻辑状态,而在这时刻之前或之后,输入信号的变化对触发器输出的状态没有影响。

《数字电子技术》复习题(含答案)

《数字电子技术》复习题 一.单项选择题 1.以下逻辑函数等式不成立的是( C )。 A .B A B A A +=+ B. A AB A =+ C. B A B A +=+ D. C A AB C A BC AB +=++ 2.逻辑电路如下图所示,电路输出端的表达式为( A )。 A .AB Y = B. 0=Y C. 1=Y D. AB Y = 3. 能够实现线与功能的门电路是( C )。 A .传输门 B. 三态门 C. OC 门 D. 与非门 4. 下列器件属于组合逻辑电路的是:( D ) A :74LS160 B :74LS191 C :74LS290 D :74LS47 5. 优先编码器74LS148工作时,如果输入是1011101101234567=I I I I I I I I ,则输出012Y Y Y 是( D )。 A :110 B :000 C :010 D :001 6.实现逻辑函数C A C B B A Y ++=的电路:( B ) A. 不存在竞争也不存在冒险 B. 存在竞争,但不存在冒险 C. 存在竞争也存在冒险 D. 不存在竞争,存在冒险 7. 只具有“置0”、“置1”功能的触发器是( B ) A :JK B :D C :T D :RS 8.构成十三进制计数器至少需要( C )个触发器。 A :2 B :3 C :4 D :5 9.集成双向移位寄存器74LS194当( C )实现左移功能。 A :0001=S S B :0101=S S

C :1001=S S D :1101=S S 10.使逻辑函数Y A BC =+为1的变量取值是( B )。 A. 010 B.011 C.101 D.110 11.输出有高阻状态的是( B ) A.与非门 B.三态门 C.计数器 D.555定时器 12.在下列电路中,不属于组合逻辑电路的是( B )。 A .编码器 B .JK 触发器 C .译码器 D .数据选择器 13.下面逻辑等式中,正确的是( C )。 A. A A =+1 B. A A A =⋅ C. A A =⋅1 D. A A A =+ 14.实现逻辑函数Y AB BC =+ 的电路:( C ) A.不存在竞争也不存在冒险 B.存在竞争,但不存在冒险 C.存在竞争也存在冒险 D.不存在竞争,存在冒险 15.八路数据选择器的地址输入(选择控制)端有( A )个。 A .3 B.2 C.4 D.8 16.一片74160十进制计数器不能构成( D )进制计数器。 A. 4 B. 5 C. 9 D. 20 17.施密特触发器常用于对脉冲波形的( D )。 A. 计数 B. 寄存 C.定时与延时 D.整形与变换 18. 下列表达式中与''AB A Y +=具有相同逻辑功能的是___B_____。 A )''B A Y = B ))'(AB Y = C )B A Y +=' D )'B A Y += 19.逻辑电路如图2.2所示,电路输出端的表达式为_____B_____。 A ) 0=Y B ) 1=Y C ))'(B A Y += D ))'(AB Y = 20. 要对4位二进制信息进行译码,译码器的输出位数是__D__。 A )2 B )3 C )8 D )16 21. 用两片74LS290十进制计数器能构成的最大进制计数器为__D___。 A) 16 B) 20 C) 32 D) 100 22. 为了把串行输入的数据转换成为并行输出的数据,可以使用__B___。 A )数码寄存器 B )移位寄存器 C )计数器 D )存储器 23. D/A 转换器转换精度与位数相关,若仅根据分辨率考虑,当要求精度达到

数字电子技术题库及答案

数字电子技术题库及答案 Did you work hard today, April 6th, 2022

数字电子技术习题库 一、单项选择题本大题共15小题,每小题2分,共30分 在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内;错选、多选或未选均无分; 1.函数FA,B,C=AB+BC+AC 的最小项表达式为 ; A .FA,B,C=∑m0,2,4 B. A,B,C=∑m3,5,6,7 C .FA,B,C=∑m0,2,3,4 D. FA,B,C=∑m2,4,6,7 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效 时,其输出012Y Y Y ••的值是 ; A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入选择控制端有 个; A .16 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0, 在4个移位脉冲CP 作用下,四位数据的移位过程是 ; A. 00 B. 00 C. 11 D. 00 5.已知74LS138译码器的输入三个使能端E 1=1, E 2A = E 2B =0时,地 址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是 ; A. B. C. D. 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有 种; A .15 B .8 C .7 D .1 7. 随机存取存储器具有 功能; A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度进制数为 的计数器; 9

其计数的容量为 A . 八 B. 五 C. 四 D. 三 10.已知某触发的特性表如下A 、B 为触发器的输入其输出信号的 逻辑表达式为 ; A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+ D. Q n+1 = B 11. 有一个4位的D/A 转换器,设它的满刻度输出电压为10V,当输 入数字量为1101时,输出电压为 ; 12.函数F=AB+BC,使F=1的输入ABC 组合为 A .ABC=000 B .ABC=010 C .ABC=101 D .ABC=110 13.已知某电路的真值表如下,该电路的逻辑表达式为 ; A .C Y = B. A B C Y = C .C AB Y += D .C C B Y +=

数字电子技术基础习题及答案

数字电子技术根底试题 一、填空题: 〔每空1分,共10分〕 1.(30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题:(选择一个正确的答案填入括号,每题3分,共30分) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:〔〕图。 图1 2.以下几种TTL电路中,输出端可实现线与功能的电路是〔〕。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是〔〕。 A、通过大电阻接地〔>1.5KΩ〕 B、悬空 C、通过小电阻接地〔<1KΩ〕 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的〔〕。

A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路〔〕。图2 A、计数器 B、存放器 C、译码器 D、触发器 6.以下几种A/D转换器中,转换速度最快的是〔〕。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.*电路的输入波形u I 和输出波形u O 如图3所示,则该电路为〔〕。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用〔〕。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器 9、逻辑函数与其相等的函数为〔〕。 A、B、C、D、

数字电子技术题库及答案

数字电子技术习题库 一、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6, 7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6, 7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接 0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0) 时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有 ( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写

数字电子技术试题及答案题库

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 本试卷共 6 页,满分100 分;考试时间:90 分钟;考试方式:闭卷 题 号 一 二 三 四(1) 四(2) 四(3) 四(4) 总 分 得 分 一、填空题(每空1分,共20分) 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当 于十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数⎪⎭⎫ ⎝⎛+⎪⎭⎫ ⎝⎛++=D C AB D C A B F ,该函数的反函数F =( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. 下图所示电路中, Y 1=( );Y 2 =( );Y 3 =( )。 12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共 30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或 未选均无分。) 1.?函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A B Y 1 Y 2 Y 3

相关主题
文本预览
相关文档 最新文档