当前位置:文档之家› 长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)
长沙理工大学数字电子技术基础试卷数电试卷题库(01-10)

2.100001100001是8421BCD 码,其十进制为 。 3.逻辑代数的三种基本运算是 , 和 。 4.三态门的工作状态是 , , 。 5.描述触发器逻辑功能的方法有 。 6.施密特触发器的主要应用是 。

7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 8.实现A/D 转换的主要方法有 , , 。 二.判断题(10)

1.BCD 码即8421码 ( ) 2.八位二进制数可以表示256种不同状态。 ( ) 3.TTL 与非门与CMOS 与非门的逻辑功能不一样。 ( )

4.多个三态门的输出端相连于一总线上,使用时须只让一个三态门传送信号,其他门处于高阻状态。( ) 5.计数器可作分频器。 ( ) 三.化简逻辑函数(14) 1.用公式法化简-

-

+++=A D DCE BD B A Y ,化为最简与或表达式。

2.用卡诺图化简∑∑=m d D C B A Y ),,,,()+,,,,(84210107653),,,(, 化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15)

五.触发器电路如图2(a ),(b )所示, ⑴写出触发器的次态方程;

⑵对应给定波形画出Q 端波形(设初态Q =0)(15)

六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如

图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

2.逻辑代数中逻辑变量得取值为 。 3.组合逻辑电路的输出状态只与 有关而与电路 。 4.三态门的输出有 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 。 5.触发器的基本性质有 。 6.单稳态触发器的主要应用是 。

7.设6位D/A 转换器的满度输出电压位6.3伏,则输入数字量为110111,输出模拟电压为

8.一个8K 字节的EPROM 芯片,它的地址输入端的个数是 。 四.判断题(10)

1.数字电路中,化简逻辑函数的目的是为了所设计的逻辑电路更简单,更经济,而且其功能不变。( ) 2.二进制数1001和二进制代码1001都表示十进制数。 ( ) 3.触发器的输出状态完全由输入信号决定。 ( )

4.模拟量送入数字电路前,须经A/D 转换。 ( ) 5.多谐振荡器常作为脉冲信号源使用。 ( )

三.化简逻辑函数(14)

1.用公式法化简-

-

-

+++++=C B BD ABC D BC ABD D ABC Y ,化为最简与或表达式。

2.用卡诺图化简∑∑=m

d

D C B A Y )()+(15,10,5,014,11,8,7,3,2),,,(,

化为最简与或表达式。

四.设计一个8421码的检码电路。要求当输入大于等于3、小于等于7时电路输出为1,否则电路输出为0。要求列出真值表,

写出逻辑函数式,画出逻辑图。(15)

五.触发器电路如图1(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)。(15)

六.分析图2电路实现何种逻辑功能,其中X 是控制端,对X =0和X =1分别分析,设初态为1,112==Q Q 。(要求写出电路方程,列出状态转换表或图,说明其逻辑功能,并说明电路能否自启动)(15)

七.试用8选1数据选择器和74LS161芯片设计序列信号发生器。芯片引脚图如图3所示,序列信号为11001101(左位为先)。(15)

2.在Y=AB+CD 的真值表中,Y =1的状态有 个。 3.4位二进制数码可以编成 个代码,用这些代码表示0~9十进制输的十个数码,必须去掉 代码。 4.描述触发器逻辑功能的方法有 。 5.若Q =1,J=0,K=1,则=+1n Q 。 。 6.设ROM 地址为70~A A ,输出为30~Y Y ,则ROM 的容量为

7.一个8位二进制D/A 转换器的分辨率为0.025,则输入数字量为11010011时,输出模拟电压为 。 8. 和 是衡量A/D 、D/A 转换器性能优劣的主要指标。 六.回答问题(10)

1.已知XY=XZ ,则Y=Z ,正确吗?为什么?

2.五位环形计数器的时钟频率为10KHz,其输出波形的频率是多少? 三.化简逻辑函数(14) 1.用公式法化简C B BC BC A BCD A A Y -

-

++++=____

,化为最简与或表达式。

2.用卡诺图化简∑∑=m

d

D C B A Y )

()+(11,10,9,3,2,113,8,6,4,0),,,(,化为最简与或表达式。

四.由双4选1数据选择器组成的电路如图1所示, ①写出21,Y Y 的表达式。 ②列出21,Y Y 的真值表。(15)

五.某室由3台计算机工作站,请用红、黄、绿3种指示灯设计一个监视电路,要求:3台计算机正常工作时,绿灯亮;只一台出故障时黄灯亮;有两台出故障时,红灯亮;若3台计算机同时出故障时,则

黄灯和红灯都亮。试用门电路设计。要求:列出真值表,写出逻辑函数式,画出逻辑电路图。(15)

六.触发器电路及输入波形如图2所示,要求:写出电路方程,画出21,Q Q

与Y 的对应波形。(设21,Q Q 的初态为11)(15)

七.试用中规模集成十六进制计数器74LS161芯片设计一个十三进制计数器,要求必须包括0000和1111状态,利用C 端左进位输出。芯片引脚图如图3所示。(15)

2.在()B A A Y ⊕=的结果是 。

3.D 触发器的状态方程为 ,如果用D 触发器来实现T 触发器的功能,则T 、D 间的关系为 。 4.一个64选1的数据选择器,它的选择控制端有 个。

5.6位D/A 转换器满度输出电压为10伏,输入数字为001010时对应的输出模拟电压为 V 。 6.一片64K ×8存储容量的只读存储器ROM ,有 条地址线,有 条数据线。

7. 由555定时器构成的单稳态触发器,输出脉宽≈W T

8. 和 是衡量A/D 、D/A 转换器性能优劣的主要指标。

八.回答问题(10)

1.已知XY=XZ ,则Y=Z ,正确吗?为什么? 2.已知X+Y=XY ,则X=Y ,正确吗?为什么? 三.化简逻辑函数(14)

1.用公式法化简C B AC C B A Y +++=-

-

-

,化为最简与或表达式。

2.用卡诺图化简∑∑=m d D C B A Y )()+(11,5,4,3,210,8,1,0),,,(,化为最简与或表达式。

四.分析图1所示电路,要求列出21,Y Y 的逻辑表达式和真值表,并说出电路的逻辑功能指出输入变量和输出函数的含义。(15)

五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)

六.试用D 触发器及少量门器件设计,状态转换图为①→②→③模为3的同步计数器。要求有设计过程。(15)

七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

一.选择题(共20分)

1.将十进制数(3.5)10转换成二进制数是() ①11.11 ②10.11 ③10.01 ④11.10 2.三变量函数()BC A C B A F +=,,的最小项表示中不含下列哪项()①m2 ②m5 ③m3 ④m7

3.一片64k ×8存储容量的只读存储器ROM,有()条地址线和()条数据线。①64、8②64、16③16、8④16、16

4.在ADC 工作过程中,包括保持a,采样b,编码c,量化d 四个过程,其先后顺序为()①abcd ②bcda ③cbad ④badc

5.以下各种ADC 中,转换速度最慢的是() ①并联比较型②逐次逼进型③双积分型④以上各型速度相同

6.一个时钟占空比为1:4,则一个周期内高低电平持续时间之比为()①1:3 ②1:4 ③1:5 ④1:6

7.当三态门输出高阻状态时,输出电阻为() ①无穷大 ②约100欧姆③无穷小④约10欧姆

8.通常DAC 中的输出端运算放大器作用是() ①倒相 ②放大 ③积分 ④求和

9.16个触发器构成计数器,该计数器可能的最大计数模值是() ①16 ②32 ③162 ④216 10.一个64选1的数据选择器有()个选择控制信号输入端。() ①6 ②16 ③32 ④64 二.判断题(20分)

1.两个二进制数相加,并加上来自高位的进位,称为全加,所用的电路为全加器() 2.三态门输出为高阻时,其输出线上电压为高电平() 3.前进位加法器比串行进位加法器速度慢()

4.译码器哪个输出信号有效取决于译码器的地址输入信号() 5.五进制计数器的有效状态为五个()

6.施密特触发器的特点是电路具有两个稳态且每个稳态需要相应的输入条件维持。() 7.当时序逻辑电路存在无效循环时该电路不能自启动()

8.RS 触发器、JK 触发器均具有状态翻转功能() 9.D/A 的含义是模数转换()

10.构成一个7进制计数器需要3个触发器() 三、简答题(每小题5分,共10分)

1.用基本公式和定理证明下列等式:()ABC BC A C AB B C AB ++=+。

2请写出RS 、JK 触发器的状态转移方程,并解释为什么有的触发器有约束方程。

四.用卡诺图化简以下逻辑函数(每小题5分,共10分) 1.D C A C B A D C D C A ABD ABC Y ++?+++=

2.()D C A C B A B A D C Y ?++⊕=,给定约束条件为AB +CD =0

五.一个组合电路具有3个输入端A,B,C,一个输出端Y,其输入和输出波形如图1所示,使用或非门设计电路(15分)

六.8选1数据选择器CC4512的逻辑功能如表1所示。试写出图2所示电路输出端Y 的最简与或形式的表达式。(10分)

七.如图3所示电路的计数长度N 是多少?能自启动吗?画出状态转换图。(15分)

一、数制转换(12) 1、(10010111)2=( )16=( )10 2、(8C )16=( )2=( )10 3、(127)10=( )2=( )16 4、(110101.11)8=( )16 5、(-1101B )原码=( )反码=( )补码 二、选择填空题(12) 1)、以下的说法中,——是正确的。

A )一个逻辑函数全部最小项之和恒等于0

B )一个逻辑函数全部最大项之和恒等于0

C )一个逻辑函数全部最大项之积恒等于1

D )一个逻辑函数全部最大项之积恒等于0 2)、若将一个TTL异或门(输入端为A、B)当作反相器使用,则A、B端应——连接。 A )A或B有一个接1 B )A或B有一个接0 C )A和B并联使用 D )不能实现 3)、已知R、S是或非门构成的基本RS触发器的输入端,则约束条件为——。 A )RS=0 B )R+S=1 C )RS=1 D )R+S=0 4)、用8级触发器可以记忆——种不同的状态。

A )8

B )16

C )128

D )256 5)、由3级触发器构成的环形和扭环形计数器的计数模值依次为——。 A )8和8 B )6和3 C )6和8 D )3和6 三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12)

(1)、D C A D C A C B A D C A B D A

B C Y +++++= (2)、D C B A D C B A D C A Y ++++=,给定约束条件为:0=+++++ABCD D ABC D C AB D C AB CD B A D C B A

四、证明(12)

(1)、1))(()(=+++++C B D B A C B D C C B A

(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(

五、设计一位二进制全减器逻辑电路。(D=A-B-Ci,A :被减数,B :减数,Ci :借位输入,D :差,另有Co :借位输出)(16)

六、分析上图时序电路的逻辑功能。FF1,FF2和FF3是三个主从结构的JK 触发器,下降沿动作,输入端悬空时和逻辑1状态等效。(20)

七、如图,用555定时器接成的施密特触发器电路中,试求:(16) 1)当Vcc =12V ,而且没有外接控制电压时,VT +、VT -及ΔVT 值。 2)当Vcc =9V ,外接控制电压Vco =5V 时,VT +、VT -及ΔVT 值。

1、(1101101)2=( )16=( )10

2、(3D .BE)16=( )2=( )10

3、(25.7)10=( )2=( )16

4、(010*********)8421BCD =( )8

5、(-00101B)原码=( )反码=( )补码 二、选择填空题(12)

1)、以下的说法中,——是正确的。

A)一个逻辑函数全部最小项之和恒等于0 B)一个逻辑函数全部最大项之和恒等于0 C)一个逻辑函数全部最大项之积恒等于1 D)一个逻辑函数全部最大项之积恒等于0 2)、已知R 、S 是与非门构成的基本RS 触发器的输入端,则约束条件为——。

A)R +S=1 B)R +S=0 C)RS=1 D)RS=0

3)、若JK 触发器的原状态为0,欲在CP 作用后仍保持为0状态,则激励函数JK 的值应是——。

A)J=1,K=1 B)J=0,K=0 C)J=0,K=X D)J=X,K=X 4)、同步计数器是指——的计数器。 A)由同类型的触发器构成。 B)各触发器时钟端连在一起,统一由系统时钟控制。 C)可用前级的输出做后级触发器的时钟。 D)可用后级的输出做前级触发器的时钟。 5)、同步四位二进制计数器的借位方程是B=1234Q Q Q Q ,则可知B 的CP 周期和正脉冲宽度为——。 A)16、2 B)16、1 C)8、8 D)8、4 三、用卡诺图化简法将下列逻辑函数化为最简与或形式(12) (1).D C BC C A B A Y +++=

(2).Y(A,B,C,D)=Σ(m 3,m 5,m 6,m 7,m 10),给定约束条件为:m 0+m 1+m 2+m 4+m 8=0

四、证明下列逻辑恒等式(方法不限)(12) (1)、C B AB D B D B C A +=+++))()(( (2)、D B D B C A C A D C B A ABCD D C B A D C B A +++=+++ 五、分析下图所示电路中当ABCD 单独一个改变状态时是否存在竞争冒险现象?如果存在,那么都发生在其它变量为何种取值的情况下?(16)

六、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图(20)。

七、如图所示,用CM OS 反相器组成的施密特触发器电路中,若R 1=50K Ω,R 2=100K Ω,V DD =5V ,V TH=V DD /2,试求电路的输入转换电平V T+、V T-以及回差电压ΔV T。(16)

4、(+1011B)原码=( )反码=( )补码

5、(-101010B)原码=( )反码=( )补码 二、选择填空题(10)

1)、主从JK 触发器是——。 A)在CP 上升沿触发 B)在CP 下降沿触发 C)在CP =1稳态触发 D)与CP 无关 2)、T触发器的特性方程是——。A)n n n Q T TQ Q +=+1 B)n n Q T Q =+1 C n n n Q T Q T Q +=+1 D)n n Q T Q =+1 3)、用8级触发器可以记忆——种不同的状态。 A)8 B)16 C)128 D)256 4)、存在约束条件的触发器是——。 A)基本RS 触发器 B)D 锁存器 C)JK 触发器 D)D 触发器 5)、构成模值为256的二进制计数器,需要——级触发器。 A)2 B)128 C)8 D)256 三、判断题:判断下列说法是否正确,正确的打“√”,错误的打“Χ”。(10)

1)、1001个“1”连续异或的结果是1。( ) 2)、已知逻辑A +B =A +C ,则B =C 。( )

3)、已知逻辑AB =AC ,则B =C 。( ) 4)、函数F 连续取100次对偶,F 不变。( )

5)、正“与非”门也就是负“或非”门。( )

四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10) (1)、C B AC B A Y ++=

(2)、D C A C B A B A D C Y ++⊕=)(,给定约束条件为:AB +CD =0

五、证明下列逻辑恒等式(方法不限)(15) (1)、B A B A B B A +=++

(2)、1))(()(=+++++C B D B A C B D C C B A

(3)、D B D B C A C A D C B A ABCD D C B A D C B A +++=+++

六、试画出用3线-—8线译码器74LS138和门电路产生如下多输出逻辑函数的逻辑电路图。(74LS138:输入A 2、A 1、A 0

;输出

7

Y …

0Y )(15)AC Y =1

BC C B A C B A Y ++=2C AB C B Y +=3

七、分析如下时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图。(20)

八、试叙述施密特触发器的工作特点及主要用途。(10)

4、(+00110B)原码=( )反码=( )补码

5、(-1101B)原码=( )反码=( )补码 二、选择填空题(15)

1)、同步计数器是指——的计数器。 A)由同类型的触发器构成。 B)各触发器时钟端连在一起,统一由系统时钟控制。 C)可用前级的输出做后级触发器的时钟。 D)可用后级的输出做前级触发器的时钟。

2)、已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3做进位,则其周期和正脉冲宽度是——。 A)10、1 B)10、2 C)10、4 D)10、8

3)、若四位同步二进制计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为——。 A)0111 B)0110 C)1000 D)0011

4)、若四位二进制加法计数器正常工作时,由0000状态开始计数,则经过43个输入计数脉冲后,计数器的状态应是——。 A)0011 B)1011 C)1101 D)1010

5)、在下列功能表示方法中,不适合用于时序逻辑电路功能表示方法的是——。 A)状态转换图 B)特性方程 C)卡诺图 D)数理方程

三、用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式(10) (1)、(2)、

四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10)

(1)、BD C D A B A C B A Y ++++=

(2)、Y(A,B,C)=Σ(m0,m1,m2,m4),给定约束条件为:m3+m5+m6+m7=0

五、证明下列逻辑恒等式(方法不限)(10) (1)、B A B A B B A +=++

(2)、C B AB D B D B C A +=+++))()((

六、试用四位并行加法器74LS283设计一个加/减运算电路。当控制信号M =0时它将两个输入的四位二进制数相加,而M =1时它将两个输入的四位二进制数相减。允许附加必要的门电路。(74LS283:输入变量A(A3A2A1A0)、B(B3B2B1B0)及CI,输出变量S(S3S2S1S0)及CO)(15)

七、对某同步时序电路,已知状态表如下表所示,若电路的初始状态Q1Q0=00,输入信号波形如图所示,试画出Q1、Q0的波形(设触发器响应于负跳变)(15)。 CP

八、在图所示的权电阻网络

D/A 转换器中,若取V REF =5V ,试求当输入数字量为d3d2d1d0=0101时输出电压的大小(15)。

1、(3D .BE)16=( )2=( )10

2、(17)10=( )2=( )16

3、(74.3)8=( )10

4、(+1011B)原码=( )反码=( )补码

5、(-101010B)原码=( )反码=( )补码 二、选择填空题(10)

1)、若将一个TTL异或门(输入端为A 、B)当做反相器使用,则A 、B 端应——连接。 A)A 或B 有一个接1 B)A 或B 有一个接0 C)A 和B 并联使用 D)不能实现 2)、由10级触发器构成的二进制计数器,其模值——。A)10 B)20 C)1000 D)1024

3)、已知Q3Q2Q1Q0是同步十进制计数器的触发器输出,若以Q3做进位,则其周期和正脉冲宽度是——。 A)10、1 B)10、2 C)10、4 D)10、8

4)、在下列功能表示方法中,不适合用于时序逻辑电路功能表示方法的是——。 A)状态转换图 B)特性方程 C)卡诺图 D)数理方程

5)、用反馈复位法来改变8位二进制加法计数器的模值,可以实现——模值范围的计数器。 A)1-15 B)1-16 C)1-32 D)1-256

三、用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式(10) (1)、(2)、

四、用卡诺图化简法将下列逻辑函数化为最简与或形式(10) (1)、ABC B A C B B A Y ++++=

(2)、Y(A,B,C,D)=Σ(m2,m3,m7,m8,m11,m14),给定约束条件为:m0+m5+m10+m15=0

五、证明下列逻辑恒等式(方法不限)(10) (1)、B A B A B B A +=++

(2)D C A D C B A D AC D C B D C A ⊕+=+++⊕+)(

六、分析上图所示电路中当A 、B 、C 、D 单独一个改变状态时是否存在竞争-冒险现象?如果存在,那么都发生在其它变量为何种取值的情况下?(15)

七、试分析下图所示时序电路,画出其状态表和状态图。设电路的初始状态为

0,画出在图示波形图作用下,Q 和Z 的波形图(20)。 八、比较并联比较型A/D 转换器、逐次渐近型A/D 转换器和双积分型A/D 转换器的优缺点,指出它们各适于哪些情况下采用(15)。

CP

X CP X Q K

J =1Z

《数字电路》期末模拟试题及答案

. 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1= 2Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

《数字电路》期末模拟试题及答案

- 1 - 一、填空题 1. PN 结具有单向导电性。正向偏置时,多子以扩散运动为主,形成正向电流;反向 偏置时,少子漂移运动,形成反向饱电流。 2. 双极型晶体三极管输出特性曲线的三个工作区是放大区、截止区、饱和区。 3. 已知三态与非门输出表达式C AB F ?=,则该三态门当控制信号C 为高电平时, 输出为高阻态。 4. 十进制数211转换成二进制数是(11010011)2;十六进制数是(D3)16。 5. 将若干片中规模集成电路计数器串联后,总的计数容量为每片计数容量的乘积。 6. 若用触发器组成某十一进制加法计数器,需要四个触发器,有五个无效状态。 7. 同步RS 触发器的特性方程为n 1n Q R S Q +=+;约束方程为RS=0 。 8. 下图所示电路中,Y 1 =B A Y 1=;Y 2 = ;Y 3 =AB Y 3= 二、选择题 1. 下列函数中,是最小项表达式形式的是____ c _____。 A. Y=A+BC B. Y=ABC+ACD C. C B A C B A Y +?= D. BC A C B A Y +?= 2. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为__d ___。 A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=1 3.数值[375]10与下列哪个数相等_b __。 A . [111011101]2 B. [567]8 C. [11101110]BCD D. [1F5]16 4.属于组合逻辑电路的是_____b ______ A . 触发器 B. 全加器 C. 移位寄存器 D. 计数器 5.M 进制计数器状态转换的特点是:设定初态后,每来_c __个计数脉冲CP ,计数器重 新 B 2 B V CC Y 1

数电试题库(新)

第一、二章数制转换及逻辑代数 一、完成下列数制转换 (11001)2=()10;(32)10=()2;(110101.01)2=()10 (132.6)10=()8421BCD; 二、试分别用反演规则和对偶规则写出下列逻辑函数的反函数式和对偶式。 1、Y=错误!未找到引用源。+CD 2、Y=错误!未找到引用源。C 3、Y=错误!未找到引用源。D 4、Y= A错误!未找到引用源。B 5、Y=A+错误!未找到引用源。 6、Y=ABC+错误!未找到引用源。错误!未找到引用源。 三、用公式法化简为最简与或式: 1、Y=错误!未找到引用源。C+错误!未找到引用源。A 2、Y=错误!未找到引用源。错误!未找到引用源。C+错误!未找到引用源。BC+A 错误!未找到引用源。C+ABC 3、Y=错误!未找到引用源。(A+B) 4、Y=A错误!未找到引用源。(C+D)+D+错误!未找到引用源。 5、C B C B B A B A Y+ + + = 四、证明利用公式法证明下列等式 1、错误!未找到引用源。错误!未找到引用源。+错误!未找到引用源。错误!未找到引用源。+BC+错误!未找到引用源。错误!未找到引用源。错误!未找到引用源。=错误!未找到引用源。+ BC 2、AB+BCD+错误!未找到引用源。C+错误!未找到引用源。C=AB+C 3、A错误!未找到引用源。+BD+CBE+错误!未找到引用源。A错误!未找到引用源。+D 4、AB+错误!未找到引用源。错误!未找到引用源。+ A错误!未找到引用源。+错误!未找到引用源。B=错误!未找到引用源。) 5、AB(C+D)+D+错误!未找到引用源。(A+B)(错误!未找到引用源。+错误!未找到引用源。)=A+B错误!未找到引用源。+D 五、用卡诺图化简函数为最简与-或表达式 1、Y(A,B,C,D)=错误!未找到引用源。B+错误!未找到引用源。C+错误!未找到引用源。错误!未找到引用源。+AD 2、Y(A,B,C,D)=错误!未找到引用源。错误!未找到引用源。C+AD+错误!未找到引用源。(B+C)+A错误!未找到引用源。+错误!未找到引用源。错误!未找到引用源。 3、Y(A,B,C,D)=错误!未找到引用源。 4、Y(A,B,C,D)=错误!未找到引用源。 六、选择题 1. 在N进制中,字符N的取值范围为:() A.0 ~ N B.1 ~ N C.1 ~ N -1 D.0 ~ N-1 3. 二进制数1110111.11转换成十进制数是() A.119. 125 B.119. 3 C.119 . 375 D.119.75 4、数字信号的特点是() A.在时间上和幅值上都是连续的。B.在时间上是离散的,在幅值上是连续的。 C.在时间上是连续的,在幅值上是离散的。D.在时间上和幅值上都是不连续的。 5、下列各门电路符号中,不属于基本门电路的是()

数电试题及答案

通信071?5 班 20 08?20 09 学年第二学期 《数字电子技术基础》 课试卷试卷 类型:A ■卷 单项选择题(每小题2分,共24 分) 1、 8421BCD 码01101001.01110001转换为十进制数是: A : 78.16 B : 24.25 C : 2、 最简与或式的标准是: (c ) A:表达式中乘积项最多,且每个乘积项的变量个数最多 变量个数最多 C:表达式中乘积项最少,且每个乘积项的变量个数最少 变量个数最多 3、 用逻辑函数卡诺图化简中,四个相邻项可合并为一项 A :消去1个表现形式不同的变量,保留相同变量 B:消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同 D:消去4个表现形式不同的变量,保留相同变量 4、 已知真值表如表 1所示,则其逻辑表达式为: A: A ? B ? C B: AB + BC C: AB + BC D: ABC (A+B+C ) 5、 函数 F(A , A: F(A,B,C)= B: F(A,B,C)= C: F(A,B,C)= D: F(A,B,C)= B ,C)=AB+BC+AC 的最小项表达式为: E m E m E m E m (0, (3, (0, (2, 2, 5, 2, 4, 4) 6, 3, 6, 7) 4) 7) 6、 欲将一个移位寄存器中的二进制数乘以( A: 32 B : 10 7、 已知74LS138译码器的输入三个使能端( E 1=1, 是:(C ) A :::: (c 69.71 ,它能: 变量 32) 10需要 n 1 n = Q ,JK 触发器的J 、K 取值应是: B: J=0, K=1 (B ) B :集电极开路门 D : 54.56 B :表达式中乘积项最少,且每个乘积项的 D:表达式中乘积项最多,且每个乘积项的 (B ) (B ) ( C : _ E 2A =E 2B = 0 ) )个移位脉冲。 D : 6 _ _ A 2A 1A O =011,则输岀 丫厂?丫0 时,地址码 8、 要实现Q =Q A: J=0, K=0 9、 能够实现线与功能的是: A: TTL 与非门 10、 个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 输岀。 A : 8ms B : 4ms 11、 表2所列真值表的逻辑功能所表示的逻辑器件是: A B C D (D ) C: J=1, K=0 D : J=1, K=1 C :三态逻辑门 1kHz ,经过 D : CMOS 逻辑门 B )可转换为4位并行数据 译码器 选择器 优先 编码器 比 较器 输入 I 7 I 6 I 5 I 4 I 3 I 2 I 1 12、 A: B: C: D: 图1所示为2个4位二进制数相加的串 11000 11001 10111 10101 接全力X 器逻辑电路图X 运算后 的 0 0 0 0 0 0 0 1 0 0 0 0 0 X 1 0 0 图 31 0 0 (A )

数字电子技术基础期末考试试卷及答案

数字电子技术基础期末考试试卷及答案 Document serial number【KKGB-LBS98YT-BS8CB-BSUT-BST108】

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为 12 条、数据线为 8 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是( D)。 A、或非门 B、与非门 C、异或门 D、OC门

3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>Ω) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为( C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。

数电期末模拟题及答案

《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( ) A 、F=∑m(1,3,4,7,12) B 、F=∑m(0,4,7,12) C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。 A 、寄存器 B 、ROM C 、加法器 D 、编码器 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。 A 、 16 B 、2 C 、4 D 、8 6.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( ) 。 A 、 B 、 C 、 D 、 7.函数F=A C+AB+B C ,无冒险的组合为( )。 A 、 B=C=1 B 、 A=0,B=0 C 、 A=1,C=0 D 、 B=C=O 8.存储器RAM 在运行时具有( )。 A 、读功能 B 、写功能 C 、读/写功能 D 、 无读/写功能 9.触发器的状态转换图如下,则它是: ( ) A 、T 触发器 B 、RS 触发器 C 、JK 触发器 D 、D 触发器 10.将三角波变换为矩形波,需选用 ( ) A 、多谐振荡器 B 、施密特触发器 C 、双稳态触发器 D 、单稳态触发器 二、判断题(1×10分) ( )1、在二进制与十六进制的转换中,有下列关系: (1001110111110001)B =(9DF1)H ( )2、8421码和8421BCD 码都是四位二进制代码。 ( )3、二进制数1001和二进制代码1001都表示十进制数9。 ( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。 ( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2 ( )6、CMOS 门电路中输入端悬空作逻辑0使用。 ( )7、数字电路中最基本的运算电路是加法器。 ( )8、要改变触发器的状态,必须有CP 脉冲的配合。

(完整版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基 础》 课试卷 试卷类型: A 卷 一、 单项选择题(每小题2分,共24分) 1、8421BCD 码01101001.01110001转换为十进制数是:( ) A :78.16 B :24.25 C :69.71 D :54.56 2、最简与或式的标准是:( ) A :表达式中乘积项最多,且每个乘积项的变量个数最多 B :表达式中乘积项最少,且每个乘积项的变量个数最多 C :表达式中乘积项最少,且每个乘积项的变量个数最少 D :表达式中乘积项最多,且每个乘积项的变量个数最多 3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同变量 表1 D :消去4个表现形式不同的变量,保留相同变量 4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕C B :AB + BC C :AB + BC D :ABC (A+B+C ) 5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7) C :F(A,B,C)=∑m (0,2,3,4) D :F(A,B,C)=∑m (2,4,6,7) 6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。 A :32 B : 10 C :5 D : 6 7、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( ) A :11111101 B :10111111 C :11110111 D :11111111 8、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1

数字电子技术试卷试题答案汇总(完整版)

数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础试卷试题答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是 , , 。 2、逻辑代数中三个基本运算规 则 , , 。 3、逻辑函数的化简有 , 两种方法。 4、A+B+C= 。 5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与 非门 ,输出 。 6、组合逻辑电路没有 功能。 7、竞争冒险的判断方法 , 。 8、触发器它有 稳态。主从RS 触发器的特性方 程 , 主从JK 触发器的特性方程 ,D 触发器的特性方 程 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是 ( ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲 同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制 8、下列说法是正确的是 ( )

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为()、 ()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM 中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1:

最新数电试题库试卷1

1.将二进制数化为等值的十进制和十六进制: (1100101)2=( 101 )10 =( 65 )16 2.写出下列二进制数的原码和补码: (-1011)2=( 11011 )原=( 10101 )补 Y的电平依次为3.输出低电平有效的3线– 8线译码器的输入为110时,其8个输出端0 7~Y 10111111 。 *; 4.写出J、K触发器的特性方程:Q Q+ = Q K J 5. TTL集电极开路门必须外接__上拉电阻______才能正常工作。 1.余3码10001000对应的8421码为(A )。 A.01010101 B.10000101 C.10111011 D.11101011 2.使逻辑函数) B A B =为0的逻辑变量组合为( D ) C + + F+ (C A ' ' )( ' ' )( A. ABC=000 B. ABC=010 C. ABC=011 D. ABC=110 3.标准或-与式是由( C )构成的逻辑表达式。 A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 4. 由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为(B)。 A. R+S=0B. RS=0C. R+S=1D.RS=1 5.一个8选一数据选择器的地址输入端有(C )个。 A.1 B.2 C.3 D.8 6.RAM的地址线为16条,字长为32,则此RAM的容量为( D )。 A.16×32 位 B. 16K×32位 C. 32K×32位 D.64K×32位 7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。 A.JK=00 B. JK=01 C. JK=10 D. JK=11 8. 用8个触发器可以记忆( D )种不同状态. A.8 B.16 C.128 D.256 9. 多谐振荡器可以产生下列哪种波形( B ) A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 10.输出在每个时钟周期翻转一次的触发器是( A )。

数字电子技术试题(含答案)

系:_____________ 专业:_______________ 班级:_________ 准考证号: 姓名:_____________ 期 末 考 试 试 题 (卷) 密 封 线 密 封 线 以 内 不 准 作 任 何 标 记 密 封 线

8、要使JK 触发器处于计数状态,则必须使( ) A.J=K=1 B.J=K=0 C.J=0,K=1 D.J=1,K=0 9、下列触发器中没有计数功能的是( ) A.RS 触发器 B.T 触发器 C.JK 触发器 D.T ˊ触发器 10、组合电路中的冒险,偏“0”冒险Y = ( ) 二、填空题:(请在答题纸答题)(每空2分,共30分) 1、逻辑函数的表示方法有___________、___________、___________、___________、___________五种形式。 2、组合电路中的冒险,偏“1”冒险Y = ___________,偏“0”冒险Y = ___________。 3、不仅考虑两个____________相加,而且还考虑来自__________相加的运算电路,称为全加器。 4、一个4选1的数据选择器,应具有_____个地址输入端______个数据输入端。 5、时序逻辑电路的输出不仅和_________有关,而且还与_____________有关。 6、计数器按CP 脉冲的输入方式可分为___________和___________。 三、化简题(请在答题纸答题)(每小题5分,共10分) 1、用公式证明等式,()()AB AB A B A B +=++ 2、用卡诺图化简函数为最简单的与或式(画图)。 (0,1,3,4,5,7,)Y m =∑ 四、根据已知条件,画出输出波形(请在答题纸答题)(每题10分,共20分) 1、已知逻辑门与输入波形,作出Y 的波形 Y A

数电期末试卷

天津理工大学考试试卷 2013~2014学年度第一学期 《高频电子线路》 期末考试 答案 课程代码: 0562010 试卷编号: 5-A 命题日期: 2013 年 11 月 5 日 答题时限: 120 分钟 考试形式:闭卷笔试 得分统计表: 大题号 总分 一 二 三 四 五 一、单项选择题(从4个备选答案中选择最适合的一项,每小题1分,共10分) 得分 1. 下图所示抽头式并联谐振回路中,接入系数为p ,则把电容C1折合到LC 回路两端后的值为 A 。 A 12C p B 11 2C p C 1pC D 11C p 2. 某丙类高频功率放大器原工作于在欠压状态,现欲调整使它工作在临界状态,可采用办法 B 。 A CC V 增加、 bm V 减小、 p R 减小

B C C V 减小、bm V 增加、p R 增加 C CC V 减小、 bm V 减小、p R 减小 D CC V 增加、 bm V 增加、 p R 增加 3. 给一个振荡器附加AFC 系统,是为了 D 。 A 尽量保持输出电平恒定; B 使振荡器的输出与参考信号完全同步(同频同相); C 使振荡器输出的频率与参考信号频率相等,但初相位相对于参考信号初相位有一定的剩余误差; D 使振荡频率比不加时稳定。 4. 为了保证调幅波的包络能够较好地反映调制信号, C 。 A 集电极被调功率放大器和基极被调功率放大器都应工作在欠压状态 B 它们都应工作在过压状态 C 集电极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 D 基极被调功率放大器应工作在过压状态,另一个则应工作在欠压状态 5. 下面属于非线性元件特性的是 C 。 A 只有直流电阻,且阻值随静态工作点的改变而改变 B 只有动态电阻,且阻值随静态工作点的改变而改变 C 具有频率变换的作用 D 满足叠加原理 6. 某一调谐放大器,假设输入信号的频率为2MHz 、5MHz 、10MHz ,12MHz ,当谐振回路的谐振频率为10MHz 时,频率为 C 的信号在输出信号中最强。 A 2MHz B 5MHz C 10MHz D 12MHz 7. 若调制信号的频率范围为n F F -1时,用来进行标准调幅,则形成已调波的带宽为 A 。 A n F 2 B ()12F F n - C 12F D ()n f F m 12+ 8. 多级单调谐回路谐振放大器与单级单调谐回路放大器比较,叙述正确的是 C 。

数字电子技术期末考试试题含答案

《数字电子技术》考试试卷(第一套) 课程号2904025035 考试时间100分钟 适用专业年级(方向):应用物理、电信科技2010级 考试方式及要求:闭卷笔试 (注:集成电路CD4532、74HC138、74HC151的功能见附表) 一、填空题(共28分) 1、(2 分)(5E.8)H =(94.5 )D=( 10010100.0101 )8421BCD。 2、(2 分)逻辑函数L =亠-:「-:+ A+ B+ C +D = ( 1 )。 3、(2 分)由传输门构成的电路如下图所示,当A=0时,输出L= B 4、(2分)三态门可能输出的三种状态是低电平、高电平和高阻态_。

西南石油大学试卷第2页共13页5、(3分)A/D转换器一般要经过_采样_、保持、量化和_编码—这4 个步骤,A/D转换器的转换速度主要取决于转换类型。对双积分型A/D 1 i 转换器、并行比较型A/D转换器和逐次比较型A/D转换器的相对速度进| 行比较,转换速度最快的是―并行比较型A/D转换器__。I 6、(2分)集成优先编码器CD4532 (功能表见后)正常接电源和地,且| 待编码信号输入端I o =I2 = I6 = I7 = 1,输入使能端EI = 1,其余输入端为0,其输出丫2丫1丫0为111 。I 7、(3分)集成数据选择器74HC151构成的电路如下图所示,则其输I 出I ___ I Y= A B C ABC ABC。(注:不需化简) 丫 1 0 T E 丫 A —S2 74HC151 B —S1 S0 D 0 D1 D2 D 3 D4 D5 D6 D7 0 — JLU 1 ------i J ------- ?--------------------- 8、(3分)某PLA电路如下图所示,其输出逻辑函数表达式X= | ABC AB C ABC 。 ABC X Y 9、(2分)某单极性输出的8位D/A转换器正常工作,当输入数字量为

北京理工大学数电期末试卷(含答案)

课程编号:ELC06011 北京理工大学2010-2011学年第二学期 2009级数字电子技术基础B 期末试题A 卷 注:试题答案必须书写在答题纸上,在试题和草稿纸上答题无效。 班级 学号 姓名 成绩 一、(20分)填空 1.在如下门电路中,哪些输出端能够直接互连 bcde 。若输出端不能互连,为什么? 输出都呈现低阻抗,如果相连,如果一个门工作在高电平, 一个门工作在低电平,会使两个门内部形成过电流而损坏器件67 a ) 普通TTL 门电路;b )普通CMOS 门电路;c )OC 门;d )三态输出门; e )OD 门。 2.一个4位D/A 转换器的分辨率为 1/15 1/(2^n-1) ,若参考电压V REF = 6V ,当输入码为0110时,输出电压为 6/16*(8*0+4*1+2*1+1*0)=2 V 。 3.存储容量为2K ×8位的随机存储器,地址线为 11(2的几次方就是十几根) 根,数据线为 8 根;若用1K ×4位的RAM 来实现上述存储容量,需要 4 片。 4.A/D 转换器一般需要经过采样、保持、 量化 、 编码 4个过程。 5.单稳态触发器输出脉冲的频率取决于 ,输出脉冲的宽度取决于 。 6.施密特触发器有 2 个稳定状态,单稳态触发器有 1 个稳定状态,多谐振荡器 0 个稳定状态。 7.ROM 设计的组合逻辑电路如图T1所示,写出逻辑函数0Y 和1Y 的表达式。 0Y = ∑(m1,m2,m6) ,1Y = ∑(m0,m1,m5) 。

A B 0Y 1 Y C 图T1 二、(10分) 将下列各式化简为最简与或式,方法不限。 1.CD D AC ABC C A F 1+++ = 2.CD B BCD A C B A D C AB F 2+++=,约束条件: 答案略 三、(10分) 已知图T3中(a ) (b )(c )为TTL 门电路,(d )(e )为CMOS 门电路,分别写出各电路的输出状态(0或1或高阻)或输出表达式。 V 1 Y A B C D 2 V 3 Y V 0 (a ) 高电平 VL 代表低电平(b )cmos ,ABCD (c )高阻 4 Y A B 1 5 Y IH V (d ) CMOS 高阻 (e )高电平 图T3 四、(10分)

数字电子技术试题库

数字电子技术 一、请对下列函数化简 1、1 F =AC+AB+BC+ACD 解: 1 F =AC+AB+BC+ACD F1=AC(1+D)+AB+BC =AC+AB+BC =A(B+C)+BC =A(B+C)+B+C 由A+AB=A+B 得出 1F =A+B+C=A+BC 2、 3、1F AB AC BC BCD BCE BCF =+++++ 解: 1F AB AC BC BCD BCE BCF =+++++ C A C B AB B C A C B A C B C B A AB ABC AB BC A ABC C B C B A C B A AB A A BC C B C C B A AB BC C B B A F ++=+++++=+++++=+++++=+++=)()()()()(1

1F AB A BC BCD BCE BCF =+?+++ AB C BD BE =+++ 4. 2F AB AC CD BCD BCE BCG BCF =++++++ 解: 2F AB AC CD BCD BCE BCG BCF =++++++ 2F AB AC CD BC BD BCE =+++++ AB AC CD BD BCE =++++ AC CD AD AB BD BCE =+++++ AC CD AD AD B BCE =+++?+ AC CD AD B BCE =++++ AC CD B CE =+++ 5、4(,,,)F A B C D AB AC ABD A CD CD =++++ 解: 4(,,,)F A B C D AB AC ABD A CD CD =++++

数电试题

1. (30.25) 10 = ( )2 = ( )16 2. 三态门输出的三种状态分别为:、和。 3 . 主从型JK触发器的特性方程Q^(N+1)= 。 4 . 用4个触发器可以存储位二进制数。13、正逻辑的与门是负逻辑的;正逻辑或门是负逻辑的。 14、正逻辑的或非门是负逻辑的;正逻辑的与非门是负逻辑的。 15、在TTL三态门、OC门、与非门|异或门和或非门电路中,能实现“线与”逻辑功能的门为,能实现总线系统的门为。 16、TTL与非门的关门电平为0.7V,开门电平为1.9V,当其输入低电平为0.4V,高电平为3.2V时,其低电平输入噪声容限V NL为,输入高电平噪声容限为。 17.任意两个最小项之积恒为,全体最小项之和恒为。 18、逻辑函数F的卡诺图若全为1格,对应F= 。 19、通常逻辑函数的表示方法有、、和四种。 20、组合逻辑电路是指任何时刻电路的输出仅由当时的决定。 21、将本位的两个数和来自低位的进位数三者相加,这种加法运算称为。 22、在一系列异或逻辑运算中,当输入码中的1的个数为数个时,其输出为1。 23、一个二进制编码器若需要对12个输入信号进行编码,则要采用位二进制代码。 24、三变量输入译码器,其译码输出信号最多应有个。 25、用二进制表示有关对象(信号)的过程叫。一位二进制代码可以表示 信号。 26、若用一个四——十六线的译码器(高电平输出有效)实现函数F(A,B,C,D)=∑m(3,5,7,9,11,13)的表达式是F(A,B,C,D)= .。 57、一个二——十进制译码器规定为输出低有效,则当输入8421BCD码为0110时,其输出Y9 Y8 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0= 。 58、列出半加器的真值表: 59全加器与半器的区别。 60、固定ROM主要由地址译码器、和输出电路三部分组成。 62、按照电路组成和逻辑功能的不同,数字逻辑电路可分为: 65、一片4K?8的ROM的存贮器有个字,字长为位,有个片选端和根地址线。66、由与非门构成的基本RS触发器约束条件是。 69、主从RS触发器从根本上解决了基本RS触发器的 问题。 70、边沿JK触发器解决了主从JK触发器的 问题。 71、根据在CP控制下,逻辑功能的不同,常把时钟触发器分为五种类型。 72、JK触发器的特性方程为。 78、所谓时序电路是指电路的输出不仅与当时的 有关,而且与电路的有关。 79、在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用。 80、三级触发器若构成环型计数器,其模值为,若构成扭环型计数器,则其模值为。 81、由四个触发器构成的寄存器可以存入位 二进制代码。 89、由四个触发器构成计数器,它的计数状态最多为 个。 90、一个4K?8的RAM,有个8位字长的存储器,有根地址线和根数据线。 91、若需要将缓慢变化的三角波信号转换成矩形波,则采用电路。 92、对于微分型单稳态电路,正常工作时其输入脉冲宽度应输出脉冲宽度。 95、单稳态触发器有一个态和一个态。 96、石英晶体多谐振荡器的振频率仅决定于晶体本身的,而与电路中的 数值无关。 97、欲把输入的正弦波信号转换成同频的矩形波信号,可采用电路。 98、常用脉冲整形电路有和 两种。 99、施密特触发器有个稳定状态,多谐振荡 器有个稳定状态。 5.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 6.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC

数字电路期末试题及答案(绝密)

《数字电子技术基础》期终考试试题(110分钟)一、填空题:(每空1分,共15分) 1.逻辑函数Y A B C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

相关主题
文本预览
相关文档 最新文档