N个触发器可以构成能寄存()位二进制数码的寄存器
- 格式:doc
- 大小:399.50 KB
- 文档页数:5
For personal use only in study and research; not for commercialuse《数字逻辑》习题案例(计算机科学与技术专业、信息安全专业)2004年7月计算机与信息学院、计算机系统结构教研室一、选择题1.十进制数33的余3码为 。
A. 00110110B. 110110C. 01100110D. 1001002.二进制小数-0.0110的补码表示为 。
A .0.1010B .1.1001C .1.0110D .1.10103.两输入与非门输出为0时,输入应满足 。
A .两个同时为1B .两个同时为0C .两个互为相反D .两个中至少有一个为04.某4变量卡诺图中有9个“0”方格7个“1”方格,则相应的标准与或表达式中共有多少个与项 ?A . 9B .7C .16D .不能确定5. 下列逻辑函数中,与A F =相等的是 。
)(A 11⊕=A F )(B A F =2⊙1 )(C 13⋅=A F )(D 04+=A F6. 设计一个6进制的同步计数器,需要 个触发器。
)(A 3 )(B 4 )(C 5 )(D 67. 下列电路中,属于时序逻辑电路的是 。
)(A 编码器 )(B 半加器 )(C 寄存器 )(D 译码器8. 列电路中,实现逻辑功能n n Q Q =+1的是 。
)(A )(B)(C (D) 9. 的输出端可直接相连,实现线与逻辑功能。
)(A 与非门 )(B 一般TTL 门)(C 集电极开路OC 门 )(D 一般CMOS 门 10.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码11.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码12.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 1613.十进制数25用8421BCD码表示为。
数字逻辑知到章节测试答案智慧树2023年最新江西理工大学第一章测试1.四位二进制数的最大数是()。
参考答案:11112.将数1101.11B转换为十六进制数为()。
参考答案:D.CH3.十数制数2006.375转换为二进制数是()。
参考答案:11111010110.0114.将十进制数130转换为对应的八进制数()。
参考答案:2025.四位二进制数0111加上0011等于1010。
()参考答案:对6.16进制数2B等于10进制数()。
参考答案:437.16进制数3.2等于2进制数()。
参考答案:11.0018.十进制数9比十六进制数9小。
()参考答案:错9.与八进制数(47.3)8等值的数为()参考答案:(100111.011)2;(27.6)1610.有符号数10100101的补码是()。
参考答案:1101101111.[X]补+[Y]补=()。
参考答案:[X+Y]补12.十进制数7的余3码是()。
参考答案:101013.以下代码中为无权码的为()。
参考答案:余三码;格雷码14.格雷码具有任何相邻码只有一位码元不同的特性。
()参考答案:对第二章测试1.逻辑函数的表示方法中具有唯一性的是()。
参考答案:卡诺图;真值表2.在何种输入情况下,“与非”运算的结果是逻辑0。
()参考答案:全部输入是13.逻辑变量的取值1和0可以表示()。
参考答案:电位的高、低;真与假;开关的闭合、断开;电流的有、无4.A’+B’等于()。
参考答案:(AB)’5.以下表达式中符合逻辑运算法则的是()。
参考答案:A+1=16.逻辑函数两次求反则还原,逻辑函数的对偶式再作对偶变换也还原为它本身。
()参考答案:对7.求Y=A(B+C)+CD的对偶式是()。
参考答案:(A+BC)(C+D)8.已知逻辑函数Y的波形图如下图,该逻辑函数式是Y=()。
参考答案:A’BC+AB’C+ABC’9.任意函数的全体最大项之积为1。
()参考答案:错10.下列哪些项属于函数Y(A、B、C、D)=(A’B+C)’D+AB’C’的最小项()。
数字电子技术期末试题库一、选择题:A组:1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的A、00100B、10100C、11011D、111102、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和C、逻辑函数的最简或与式D、逻辑函数的最大项之和3、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器4、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器5、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许7、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器8、速度最快的A/D转换器是(A)电路A、并行比较型B、串行比较型C、并-串行比较型D、逐次比较型9、某触发器的状态转换图如图所示,该触发器应是( C )A. J-K触发器B. R-S触发器C. D触发器D. T触发器10.(电子专业作)对于VHDL以下几种说法错误的是(A )A VHDL程序中是区分大小写的。
B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚D 结构体是描述元件内部的结构和逻辑功能B组:1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A )A.二进制B.八进制C. 十进制D.十六进制2、十进制数6在8421BCD码中表示为-------------------------------------------------( B )A.0101B.0110C. 0111D. 10003、在图1所示电路中,使__AY 的电路是---------------------------------------------( A )A. ○1B. ○2C. ○3D. ○44、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D )A. 单稳态触发器B. 施密特触发器C. D触发器D. 多谐振荡器5、多谐振荡器有-------------------------------------------------------------------------------( C )A. 两个稳态B. 一个稳态C. 没有稳态D. 不能确定6、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是-------( D )A. 与门B. 与非门C. 或非门D. 异或门7、下列电路中属于时序逻辑电路的是------------------------------------------------------( B )A. 编码器B. 计数器C. 译码器D. 数据选择器8、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A )A. 延迟B. 超前C. 突变D. 放大9、下列哪种触发器可以方便地将所加数据存入触发器,适用于数据存储类型的时序电路--------------------------------------------------------------------------------( C )A. RS触发器B. JK触发器C. D触发器D. T触发器10、电路和波形如下图,正确输出的波形是-----------------------------------------------( A )A. ○1B. ○2C. ○3D. ○4C组:1.十进制数25用8421BCD码表示为 A 。
一、选择题:1、在下列逻辑电路中,不是组合逻辑电路的是(D)A、译码器B、编码器C、全加器D、寄存器2、下列触发器中没有约束条件的是(D)A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器3、555定时器不可以组成D。
A.多谐振荡器B.单稳态触发器C.施密特触发器D.J K触发器4、编码器(A)优先编码功能,因而(C)多个输入端同时为1。
A、有B、无C、允许D、不允许5、(D)触发器可以构成移位寄存器。
A、基本RS触发器B、主从RS触发器C、同步RS触发器D、边沿D触发器6、某触发器的状态转换图如图所示,该触发器应是( C )A。
J-K触发器B。
R—S触发器C。
D触发器D. T触发器7、十进制数6在8421BCD码中表示为——--——-———--—--—--———--——---—-—-——-—--——-——-——---( B )A。
0101 B。
0110 C。
0111 D. 10008、在图所示电路中,使__AY 的电路是--————--——-—-—----——-----————————-—-—--—-——--( A )A. 错误!B. 错误!C。
错误! D. 错误!9、接通电源电压就能输出矩形脉冲的电路是--------——-——-—-———-——--—-—-——-———--—-———-( D )A. 单稳态触发器B。
施密特触发器 C. D触发器 D. 多谐振荡器10、多谐振荡器有-———-———----————-——-—-———-——------—------—-—-—-—---——--—--—-—-—--———--——---—-—-( C )A. 两个稳态B. 一个稳态C。
没有稳态 D. 不能确定11、已知输入A、B和输出Y的波形如下图所示,则对应的逻辑门电路是---—-—-( D )A。
与门B。
与非门 C. 或非门D。
异或门12、下列电路中属于时序逻辑电路的是-—--—-—-————-—-———-———--——------——----—-——-—-——-------( B )A 。
数字逻辑期末复习题⼀、选择题(每⼩题2分,共20分)1.⼋进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C BC A AB F ++=,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F +=C .C A AB F +=D .C B AB F +=3. 数字系统中,采⽤____C____可以将减法运算转化为加法运算。
A .原码B .ASCII 码C .补码D . BCD 码4.对于如图所⽰波形,其反映的逻辑关系是___B_____。
A .与关系B .异或关系C .同或关系D .⽆法判断 5.连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。
A . D C B A F +++= B . D C B A F +++=C .D C B A F = D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为⾼阻态的逻8. 如图所⽰电路,若输⼊CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。
A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。
A .计数器B .译码器C .加法器D .多路选择器 10.下图是共阴极七段LED 数码管显⽰译码器框图,若要显⽰字符“5”,则译码器输出a ~g 应为____C______。
A . 0100100B .1100011C . 1011011D .0011011⼆、填空题(每⼩题2分,共20分)11.TTL 电路的电源是__5__V ,⾼电平1对应的电压范围是__2.4-5____V 。
1、已知Y=A (B+C )+CD ,则= 。
2、已知,则Y ’= 。
3、三态门的三个状态分别是逻辑1态、逻辑0态和 。
4、若电源电压为V DD ,则COMS 反相器的阈值电压为 。
5、矩形脉冲的脉冲宽度与脉冲周期的比值,即q=t w /T 称为 ,它也可以认为是一个周期内 电平持续的时间。
6、全体最小项之和为 ,任意两个最小项的乘积为 。
7、请写出摩根定理的表达式: 。
8、TTL 反相器的输入端悬空相当于 (A 逻辑高电平、B 逻辑低电平)。
9、环型振荡器是利用延迟 反馈产生振荡的,它是将 个反相器首尾相接而构成的。
10、在设计任意进制计数器时,实现跳跃的方法有 和 两种。
11、全体最大项之积为 ,任意两个最大项之和为 。
12、=⊕1A 。
13.n 个变量有 个最小项。
14.当T 触发器的控制端接至固定的高电平时(即T 恒等于1),则特性方程为=+1n Q 。
有时也将这种接法的触发器叫做 触发器。
15.写出主从JK 触发器的特性方程 。
16.写出T 触发器的特性方程 。
17.写出D 触发器的特性方程 。
18.一个五位二进制加法计数器,由00000状态开始,问经过169个输入脉冲后,此计数器的状态为 。
19.某寄存器由D 触发器构成,有4位代码要存储,此寄存器必须有 个触20.描述同步时序电路有三组方程,指的是、和。
21.施密特触发器具有两个重要特点:一是施密特触发器属于触发,对于缓慢变化的信号同样适用,因此是一种优良的波形整形电路;二是具有特性,提高了它的抗干扰能力。
22.单稳态触发器有稳态和暂稳态两个不同的工作状态,暂稳态维持时间的长短取决于,与触发脉冲的宽度和幅值。
23.石英晶体多谐振荡器的振荡频率取决于石英晶体的频率,与外接电阻和电容。
24.压控振荡器是一种频率可控的振荡器,它的振荡频率随输入的变化而变化。
25.有同步RS触发器、维持阻塞D触发器、主从JK触发器,其中抗干扰能力最强的是,具有约束条件的是,具有空翻现象的是。
数字电子技术杨聪锟课后答案一、选择题(每题2分,共40分)1、以下代码中为无权码的为()。
[单选题] *A、8421BCD码B、5421BCD码C、格雷码(正确答案)2、一位十六进制数可以用()位二进制数来表示。
[单选题] *A、1B、2C、4(正确答案)3、八进制计数器的数码有()。
[单选题] *A、0-1B、0-7(正确答案)C、0-94、以下表达式中符合逻辑运算法则的是()。
[单选题] *A. C·C=C2B. 1+1=10C. A+1=1(正确答案)5、逻辑变量的取值1和0不可以表示:()。
[单选题] *A、开关的闭合、断开B、电位的高、低C、电流的大、小(正确答案)6、在()输入情况下,“与非”运算的结果是逻辑0。
[单选题] *A、全部输入是0B、任一输入是0C、全部输入是1(正确答案)7、逻辑函数的表示方法中具有唯一性的是()。
[单选题] *A、真值表(正确答案)B、表达式C、逻辑图8、N个触发器可以构成能寄存()位二进制数码的寄存器。
[单选题] *A、N-1B、N(正确答案)C、N+19、函数F(A,B,C)=AB+BC+AC的最小项表达式为()。
[单选题] *A、F(A,B,C)=∑m(0,2,4)B、(A,B,C)=∑m(3,5,6,7)(正确答案)C、F(A,B,C)=∑m(2,4,6,7)10、在下列触发器中,有约束条件的是()。
[单选题] *A.主从JK 触发器B.主从D 触发器C.同步RS 触发器(正确答案)11、一个触发器可记录一位二进制代码,它有()个稳态。
[单选题] *A、1B、2(正确答案)C、412、一个8选一数据选择器的数据输入端有()个。
[单选题] *A、1B、4C、8(正确答案)13、以下各电路中,()可以产生脉冲定时。
[单选题] *A、多谐振荡器B、单稳态触发器(正确答案)C、施密特触发器14、下列逻辑电路中为时序逻辑电路的是()。
《数字电路》练习题一、填空题1.数字电路按照是否有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。
2.逻辑函数有四种表示方法,它们分别是真值表、逻辑表达式、逻辑图和卡诺图。
3.时序逻辑电路在某一时刻的输出状态不仅取决于当时的输入信号,还与电路原来的状态有关。
4.三态门的三种状态是指输出的低电平状态、高电平状态、高阻状态。
5.(10110010.1011)2=(262.54 )8=(B2.B )16。
6.,Y= A 。
7.根据__反演_____律可得AB=A+B。
8.数据选择器和数据分配器的功能正好相反,互为逆过程。
9.JK触发器的输入J=K 时就转换为T触发器。
10.根据逻辑代数中的代入规则,在任何逻辑等式两边所有出现某一变量的地方都代之以__一个逻辑函数,等式仍然成立。
11.优先编码器具有对优先级高的信号进行优先编码的特性。
12.基本逻辑运算有__与__、或、非3种。
13.描述逻辑函数各个变量取值组合和函数值对应关系的表格叫真值表。
14.函数Y=AB+AC有3个输入变量,则Y的最小项表达式为________。
15.能够将1个输入数据,根据需要传送到m个输出端的任何一个输出端的电路叫_数据分配器___。
16.对于T触发器,当T=__0___时,触发器处于保持状态。
17.(48.5)10=(_1001000.0101__)8421BCD。
18.OC门称为集电极开路门,多个OC门输出端并联到一起可实现线与功能。
19.对共阳接法的发光二极管数码显示器,应采用___低____电平驱动的七段显示译码器。
20.同步时序电路具有同一个时钟CP控制。
21.N个触发器可以构成能寄存___N____位二进制数码的寄存器。
22.JK触发器的特性方程为:。
23.组合逻辑电路的输出仅仅只与该时刻的输入有关,而与电路原先状态无关。
24.一个四选一数据选择器,其地址选择信号有2 个。
25.将2014个“1”异或起来得到的结果是0 。
《数字逻辑与数字电路》习题案例(计算机科学与技术专业)2011年7月计算机与信息学院计算机科学技术系一、选择题1.十进制数33的余3码为 。
A. B. C. D.2.二进制小数-0.0110的补码表示为 。
A .0.1010B .1.1001C .1.0110D .1.10103.两输入与非门输出为0时,输入应满足 。
A .两个同时为1B .两个同时为0C .两个互为相反D .两个中至少有一个为04.某4变量卡诺图中有9个“0”方格7个“1”方格,则相应的标准与或表达式中共有多少个与项 ?A . 9B .7C .16D .不能确定5. 下列逻辑函数中,与A F =相等的是 。
)(A 11⊕=A F )(B A F =2⊙1 )(C 13⋅=A F )(D 04+=A F6. 设计一个6进制的同步计数器,需要 个触发器。
)(A 3 )(B 4 )(C 5 )(D 67. 下列电路中,属于时序逻辑电路的是 。
)(A 编码器 )(B 半加器 )(C 寄存器 )(D 译码器8. 列电路中,实现逻辑功能n n Q Q =+1的是 。
)(A )(B9. 的输出端可直接相连,实现线与逻辑功能。
)(A 与非门 )(B 一般TTL 门)(C 集电极开路OC 门 )(D 一般CMOS 门10.以下代码中为无权码的为 。
A . 8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码11.以下代码中为恒权码的为 。
A .8421BCD 码B . 5421BCD 码C . 余三码D . 格雷码12.一位十六进制数可以用 位二进制数来表示。
A . 1B . 2C . 4D . 16CP QCP QCPQ 0 CP13.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.D.1010114.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)1015.与十进制数(53.5)10等值的数或代码为。
习题十
一、选择题
1. N 个触发器可以构成能寄存( )位二进制数码的寄存器。
A.N -1 B.N C.N +1 D.2N
2.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。
A.3
B.4
C.5
D.10
3.8位移位寄存器,串行输入时经( )个脉冲后,8位数码全部移入寄存器中。
A.1
B.2
C.4
D.8
4.某移位寄存器的时钟脉冲频率为100K H Z ,欲将存放在该寄存器中的
数左移8位,完成该操作需要( )时间。
A.10μS B.80μS C.100μS D.800m s
5.要产生10个顺序脉冲,若用四位双向移位寄存器CT74LS194来实现,需要( )片。
A.3 B.4 C.5 D.10
6.一个容量为 416⨯K 的RAM ,则共有( )个存储单元,( )根地址线,( )根数据线。
A 60000 , 14 , 2
B 65536 , 16 , 4
C 56521 , 16 , 6
D 45862 , 8 , 8
7.一个容量为8192的ROM ,他的每个字是4位。
则有( ) 字,地址码有( )位。
A 1024,14 B 2048,11 C 1000,20 D 2000,8
8.若存储芯片的容量为8128⨯K 位,则访问该芯片要( )位地址线。
设该芯片再存储器中的首地址为A0000H 时,末地址是( ) 。
A 16 ,C0000 B 17,BFFFF C 18 ,C0001 D 20 ,D3210
二、判断题
1:ROM 和RAM 是结构相同但性能不同的存储器。
( ) 2:存储器就是容量特别大的寄存器。
( )
3.对于随机存储器,如果字数够用而位数不够用,可采用位扩展法。
( )
4.需要用6片4K ×4位的RAM 才能将其容量扩展成8K ×8位。
( )
5.一个容量为8192的ROM ,他的每个字是4位。
则有11字,地址码有2048 位。
( )
6.根据用途不同,存储器分为两大类,一类是只读存储器 ROM ,另一类称为随机存储器RAM 。
( )
7.随机存取存储器按结构分可分为静态RAM 和动态RAM 。
三、填空题
1、一个容量为 416⨯K 的RAM ,则共有( )个存储单元,( )根地址线, ( ) 根数据线。
2:对于随机存储器,如果字数够用而位数不够用,可采用( )。
3:随机存取存储器按结构分可分为 ( ) 和 ( )。
4:需要用( )片4K ×4位的RAM 才能将其容量扩展成8K ×8位。
5:随机存取存储器简称 ( ) ,它主要由 ( ) 、地址译码器和 ( ) 组成。
6:根据用途不同,存储器分为两大类,一类是( ),另一类称为 ( ) 。
7:若存储芯片的容量为8128⨯K 位,则访问该芯片要 (17) 位地址线。
设该芯片再存储器中的首地址为A0000H 时,末地址是 ( ) 。
8:一个容量为8192的ROM ,他的每个字是4位。
则有 ( ) 字,地址码有 ( ) 位。
9:对于随机存储器,如果位数够用而字数不够用,可采用( )。
四、分析题
1:分析如图P10-1电路,说明功能。
图P10-1
74LS194功能表
2:分析如图P10-2 7329电路,说明功能。
图P10-2 74LS194功能表
3:试画出用4K×4位的RAM芯片扩展成8K×8位RAM的逻辑图。
图P10-3
4:如图P10-4所示,试画出用4K×4位的RAM芯片扩展成8K×4位的RAM存储器的逻辑图。
图P10-4
5:如图P10-5所示,试画出用4K×4位的RAM芯片扩展成4K×8位的RAM存储器的逻辑图。
图P10-5
6:一ROM点阵如图P10-6所示,试写出其中组合逻辑函数Y1、Y2、Y3、Y4的表达式。
图P10-6
6:如图P10-7所示,试画出用1片2线-4线译码器和4片256×8位的RAM扩展成1024
×8位RAM的逻辑图。
图P10-7。