2015-2016年(2)《数字逻辑设计与应用》期末试卷A卷参考评分标准
- 格式:doc
- 大小:381.00 KB
- 文档页数:6
南京信息工程大学试卷(A 卷)2015-2016 年 第 1 学期 数字电子技术基础 课程 期末 试卷答案、评分标准题目部分,(卷面共有 38 题,100 分,各大题标有题量和总分) 一、单项选择题(10 小题,每小题 1 分,共 10 分)1.B 6.C2.D 3.D 4.A 5.D 7.A 8.A 9.B 10.D二、判断题(10 小题,每小题 1 分,共 10 分)1.√ 2.√ 3.√ 4.× 5.× 6.√ 7.√ 8.× 9.× 10.√三、填空题(10 小题,每小题 2 分,共 20 分)1.42.全加器 3.0 4. A B 5.采样、量化 6.饱和 7.-3.75V 8. ROM\只读存储器 9. 并联比较型 10. A B C D四、分析与设计题(8 小题,共 60 分)1.(5 分),每个步骤 1 分 F AB AC BC BCD BCE BCF AB ABC BCD BCE BCF AB C BCD BCE BCF AB C BCD BCE AB C C(BD BE) AB C BD BE 2.(5 分),注:本题的约束项圈法有两种。
F D BC BCF D BC BC另一答案为 ABC ACD ABD 0ABD ACD ABC 0正确画出卡诺图(1 分)正确化简(2 分)正确写出化简后的函数(2 分)试卷答案 第 1 页 (共 4 页)3. (8 分) D0 1、 D1 B C 、 D2 C 、 D3 0 2 分 Y AB D0 AB D1 AB D2 ABD3 2 分 AB1 ABB C ABC AB 0 1 分 AC BC 3 分4.(5 分)初始状态为 0 ,每个下降沿各 1 分5.(5 分)M=1 时为六进制计数器(2 分 ) 状态转换图 Q3Q2Q1Q0:(1001 时 同 步 置 数 有 效 , 置 数 0100)(3 分 ) 0100— 0101— 0110— 0111— 1000— 1001— 01006.(8 分)解:(1)555 定时器构成的是施密特触发器,(2 分);回差电压是 2V, (2 分) (2)uo 的波形如图所示。
北京邮电大学2008——2009学年第一学期《数字逻辑与数字系统》期末考试试题(A )考试注意事项一、学生参加考试须带学生证或学院证明,未带者不准进入考场。
学生必须按照监考教师指定座位就坐。
二、书本、参考资料、书包等物品一律放到考场指定位置。
三、学生不得另行携带、使用稿纸,要遵守《北京邮电大学考场规则》,有考场违纪或作弊行为者,按相应规定严肃处理。
四、学生必须将答题内容做在试题答卷上,做在草稿纸上一律无效。
五、学生的姓名、班级、学号、班内序号等信息由教材中心统一印制。
考试 课程 数字逻辑与数字系统 考试时间 2009年1月13日 题号 一 二 三 四 五 六 七 八 总分满分 10 20 10 10 10 12 14 14 得分 阅卷 教师一、选择题(每小题1分,共10分。
)1. )D C B (B )B A (A F ++++==( )A .B B . A+BC . 1D .AB2.同步时序电路和异步时序电路比较,其差异在于后者( ) A . 没有稳定状态 B . 没有统一的时钟脉冲控制 C . 输入数据是异步的 D . 输出数据是异步的 3.(10000011)8421BCD 的二进制码为( )。
A .( 10000011)2B .(10100100)2C . (1010011)2D . (11001011)24. 74LS85为四位二进制数据比较器。
如果只进行4位数据比较,那么三个级联输入端a<b 、a>b 、a=b 应为( )。
A . a<b 接地,a>b 接地,a=b 接地B . a<b 接高电平,a>b 接高电平,a=b 接高电平C . a<b 接高电平,a>b 接高电平,a=b 接地5. N 个触发器可以构成能寄存( )位二进制数码的寄存器。
A. NB. 2NC. 2ND. N 26.时序电路中对于自启动能力的描述是( )。
A . 无效状态自动进入有效循环,称为具有自启动能力。
数字逻辑试卷及答案0(共5页)--本页仅作为文档封面,使用时请直接删除即可----内页可以根据需求调整合适字体及大小--《数字电路与逻辑设计》模拟试卷1试题卷注意:1.试卷保密,考生不得将试卷带出考场或撕页,否则成绩作废。
请监考老师负责监督。
2.请各位考生注意考试纪律,考试作弊全部成绩以零分计算。
3.本试卷满分100分,答题时间为90分钟。
4.本试卷分为试题卷和答题卷,所有答案必须答在答题卷上,答在试题卷上不给分。
一、单项选择题(本大题共10小题,每小题2分,共20分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
1. 下列四个数中,最大的数是 。
[A] (AF)16 [B] (0010)8421BCD[C] ()2 [D] (198)104. 对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为 。
[A] 2 [B] 8 [C] 16 [[A] OC 门[B] PMOS [C] NMOS [D] CMOS[A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X5. 以下各电路中,可以产生脉冲定时。
[A] 多谐振荡器[B] 单稳态触发器[C] 施密特触发器[D] 石英晶体多谐振荡器[A] 变量译码器[B] 加法器[C] 数码寄存器[D] 数据选择器7. 同步时序电路和异步时序电路比较,其差异在于后者。
[A] 没有触发器[B] 没有统一的时钟脉冲控制[C] 没有稳定状态[D] 输出只与内部状态有关[A] 触发器[B] 晶体管[C] MOS管[D] 电容9. 当用异步I/O输出结构的PAL设计逻辑电路时,它们相当于。
[A] 组合逻辑电路[B] 时序逻辑电路[C] 存储器[D] 数模转换器[A] 2[B] 4[C] 8[D] 32二、多项选择题(本大题共5小题,每小题3分,共15分)在每小题列出的四个选项中有二至四个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。
电子科技大学“计算机科学与技术”《数字逻辑设计及应用》23秋期末试题库含答案第1卷一.综合考核(共20题)1.若A+B=A+C,则一定是B=C。
()A.错误B.正确2.CMOS电路的电源电压只能使用+5V。
()A.错误B.正确3.电平异步时序逻辑电路不允许两个或两个以上输入信号()A、同时为0B、同时为1C、同时改变D、同时出现4.逻辑式A(A+B)(A+B+C)(A+B+C+D)=()A、AB、A+BC、A+B+CD、A+D5.若AB+AC=1,则一定是A=1。
()A.错误B.正确6.下列哪个不是基本的逻辑关系()。
A、与B、或C、非D、与非7.逻辑代数的三种基本运算是()A、与B、或C、非D、相除8.9.10.移位寄存器可以用作数据的串/并变换。
()A、错误B、正确11.欲将JK触发器作成翻转触发器,最简单的方法是令J=1,K=1。
()A.错误B.正确12.扭环形计数器都是不能自启动的。
()A、错误B、正确13.施密特触发器可以用来鉴别脉冲幅度。
()A、错误B、正确14.若A+B=A+C,则一定是B=C。
()A、错误B、正确15.下列说法中,()不是逻辑函数的表示方法。
A、真值表和逻辑表达式B、卡诺图和逻辑图C、波形图和状态图D、逻辑图16.电平异步时序逻辑电路中各反馈回路之间的竞争是由于状态编码引起的。
() T、对F、错17.18.逻辑代数的三种基本运算是()。
A.与B.或C.非D.相除19.下列电路中,是时序电路的是()。
A.二进制译码器B.移位寄存器C.数值比较器D.编码器20.移位寄存器可以用作数据的串/并变换。
()A.错误B.正确第1卷参考答案一.综合考核1.参考答案:A2.参考答案:A3.参考答案:C4.参考答案:A5.参考答案:B6.参考答案:D7.参考答案:ABC10.参考答案:B11.参考答案:B12.参考答案:A13.参考答案:B14.参考答案:A15.参考答案:C16.参考答案:F18.参考答案:ABC19.参考答案:B20.参考答案:B。
计算机学院 第二学期《数字逻辑》 期未考试试卷 A 卷学号 班级 姓名 成绩一、填空(每空1分,共14分)1、(21.5)10=( )2=( )8=( )162、若0.1101x =-,则[]x 补=( )3、十进制数809对应的8421BCD 码是( )4、若采用奇校验,当信息位为10011时,校验位应是( )5、数字逻辑电路分为( )和( )两大类6、电平异步时序逻辑电路的描述工具有( )、( )、( )7、函数()()F A B C D =+⋅+的反函数是( )8、与非门扇出系数N O 的含义是( )9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是( )二、选择题(每空2分,共16分)从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内1、数字系统采用( )可以将减法运算转化为加法运算A .原码B .余3码C .Gray 码D .补码2、欲使J-K 触发器在CP 脉冲作用下的次态与现态相反,JK 的取值应为( ) A .00 B .01 C .10 D .113、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进行比简,若有(A ,B ),(D 、E )等效,则最简状态表中只有( )个状态A .2B .4C .5D .6 4、下列集成电路芯片中,( )属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三一八译码器74138 D .集成定时器5G555 5、设计一个20进制同步计数器,至少需要( )个触发器 A .4 B .5 C .6 D .20 6、用5G555构成的多谐振荡器有( )A .两个稳态B .两个暂稳态C .一个稳态,一个暂稳态D .既没有稳态,也没有暂稳态 7、可编程逻辑阵列PLA 的与、或陈列是( )A .与阵列可编程、或阵列可编程B .与阵列不可编程、或阵列可编程C .与阵列可编程、或阵列不可编程D .与阵列不可编程、或阵列不可编程 8、最大项和最小项的关系是( )A .i i m M =B .i i m M =C .1i i m M ⋅=D .无关系 三、逻辑函数化简(6分)把(,,,)(0,1,5,14,15)(4,7,10,11,12)F A B C D m d =∑+∑化成最简与—或式 四、分析题(每小题12分,共24分)1、分析图1所示组合逻辑电路① 写出输出函数表达式 ② 列出真值表 ③ 说明电路功能2、分析图2所示脉冲异步时序逻辑电路① 写出输出函数和激励函数表达式 ② 列出次态真值表,作出状态表和状态图 ③ 说明电路功能④ 设初态2100y y =,作出x 输入4个异步脉冲后的状态y 2y 1和输出z 的波形图。
一、选择题1.八进制(273)8中,它的第三位数2 的位权为___ ___。
A.(128)10B.(64)10C.(256)10 D.(8)102. 已知逻辑表达式,与它功能相等的函数表达式_________。
A.B.C.D.3. 相邻两组编码只有一位不同的编码是A.8421BCD码 B. 5421BCD码 C. 余3码 D.循环码4.对于如图所示波形,其反映的逻辑关系是_______。
A.与关系B.异或关系C.同或关系D.无法判断5.连续异或2012个1的结果是_________。
A.0B.1 C.不确定D.逻辑概念错误6. 与逻辑函数功能相等的表达式为________。
A.B.C.DCBAF=D.DCBAF++=7.下列所给三态门中,能实现C=0时,F=AB;C=1时,F为高阻态的逻辑功能的是__________。
CBCAABF++=ABF=CABF+=CAABF+=CBABF+=DCBAF+++=DCBAF+++=DCBAF+++=8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为__________。
A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是__________。
A . 计数器B . 译码器C . 加法器D .多路选择器10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为__________。
A . 0100100B .1100011C . 1011011D .0011011装订线内二、填空题11.一个4位移位寄存器,现态为0111,经右移1位后其次态为()或()12.N个输入端的二进制译码器,共有()个输出端。
对于每一组输入代码,有()个输出端是有效电平。
13.给36个字符编码,至少需要()位二进制数。
14.存储12位二进制信息需要()个触发器。
15.边沿触发器可分为()、()、()等类型。
一、选择题(每小题2分,共20分)1. 八进制(273)8中,它的第三位数2 的位权为___B___。
A .(128)10B .(64)10C .(256)10D .(8)102. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。
A .AB F = B .C AB F += C .C A AB F +=D . C B AB F +=3. 数字系统中,采用____C____可以将减法运算转化为加法运算。
A . 原码B .ASCII 码C . 补码D . BCD 码4.对于如图所示波形,其反映的逻辑关系是___B_____。
A .与关系B . 异或关系C .同或关系D .无法判断 5. 连续异或1985个1的结果是____B_____。
A .0B .1C .不确定D .逻辑概念错误6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。
A . D C B A F +++= B . D C B A F +++=C .D C B A F = D .D C B A F ++=7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。
B A F& ∇FB A &∇8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。
A . 500KHzB .200KHzC . 100KHzD .50KHz9.下列器件中,属于时序部件的是_____A_____。
A . 计数器B . 译码器C . 加法器D .多路选择器 10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。
A . 0100100B .1100011C . 1011011D .0011011二、填空题(每小题2分,共20分)11.TTL 电路的电源是__5__V ,高电平1对应的电压范围是__2.4-5____V 。
上海海洋大学试卷(本答卷不准使用计算器)诚信考试承诺书本人郑重承诺:我已阅读且透彻理解了“上海海洋大学学生考场规则”和“上海海洋大学学生违反校纪校规处理规定”,承诺在考试中自觉遵守,如有违反,按有关条款接受处理。
承诺人签名: 日 期:考生姓名: 学号: 专业班名:一、选择题(2143'=⨯')1.当0→x 时,函数()csc cot f x x x =-是x 的( )无穷小 A .高阶 B. 低阶 C. 同阶但非等价 D. 等价2.设()2arcsin(1)x f x x x-=-,则下列说法中错误的是( ) A .0=x ,1=x 都是()x f 的间断点. B .1x =是()x f 的第二类间断点.C . 0x =是()x f 的第二类间断点.D .1=x 是()x f 的第一类可去间断点. 3.设函数)(x f 在),(∞+-∞内连续,其导数的图形如图所示,则)(x f 有( )A .一个极小值点和两个极大值点B .两个极小值点和一个极大值点C .两个极小值点和两个极大值点D .三个极小值点和一个极大值点4.若()xf x e-=,则(ln )f x dx x=⎰( ) 11..ln ..ln A c B x cC cD x cxx++-+-+二、填空题(3618''⨯=)1.微分方程2x y y x =-'在初始条件(1)0y =下的特解为 2.若)(x f 在],[b a 上连续,在),(b a 内可导,则至少存在一点),(b a ∈ξ,使得 =-)()(a f b f e e成立3.若xe 是)(xf 的原函数,则(ln )xf x dx ⎰=4.2212_______x x dx --=⎰5.函数220(1)x t y t e dt =-⎰的极大值点为6.401xdxx +∞=+⎰三、计算题(必须有解题过程,否则不给分) (本大题共60分):1. ()4x x 012tan x x cosx lim 3 ln 13x →++ (5分) 2. 220ln(1) lim arcsin x x t dtx x-→+⎰(5分)3. 1lim(1)tan2x xx π→- (5分) 4.22011lim()sin x x x →- (5分)5.设函数()1sin ,0,0x x f x xx αβ⎧≠⎪=⎨⎪=⎩,问,αβ分别取何值,有: (1)函数()f x 在0x =处连续;(3分) (2)函数()f x 在0x =处可导;(3分)(3)函数()f x 在0x =处导函数连续。
上海海洋大学试卷(本答卷不准使用计算器)学年学期20 15 ~ 20 16 学年第一学期考核方式闭卷课程名称高等数学A(上)A/B卷( A )卷课程号学分 5 学时80题号一二三四五六七八九十总分分数阅卷人诚信考试承诺书本人郑重承诺:我已阅读且透彻理解了“上海海洋大学学生考场规则”和“上海海洋大学学生违反校纪校规处理规定”,承诺在考试中自觉遵守,如有违反,按有关条款接受处理。
承诺人签名:日期:考生姓名:学号:专业班名:一、选择题()1.当时,函数是的()无穷小A.高阶 B. 低阶 C. 同阶但非等价 D. 等价2.设,则下列说法中错误的是()A.,都是的间断点. B.是的第二类间断点.C.是的第二类间断点.D.是的第一类可去间断点.3.设函数在内连续,其导数的图形如图所示,则有( )A.一个极小值点和两个极大值点B.两个极小值点和一个极大值点C.两个极小值点和两个极大值点D.三个极小值点和一个极大值点0 yx1 / 54.若,则()二、填空题()1.微分方程在初始条件下的特解为2.若在上连续,在内可导,则至少存在一点, 使得成立3.若是的原函数,则=4.5.函数的极大值点为6.三、计算题(必须有解题过程,否则不给分)(本大题共60分):1. (5分)2. (5分)3.(5分)4.(5分)2 / 55.设函数,问分别取何值,有:(1)函数在处连续;(3分)(2)函数在处可导;(3分)(3)函数在处导函数连续。
(4分);(8分)6.设,求,7. 设的一个原函数为,求(8分)3 / 58. 已知, 求在内的表达.(8分)9.(6分)四、(7分)求由抛物线和所围图形的面积4 / 5五.(3分)若在上连续,在上可导,,证明:必使得:。
5 / 5。
《数字逻辑》题库及答案一、单项选择题1 .八进制数(573.4)的十六进制数是 _______ 。
8A. (17C .4)B. (16B .4)C. (17B .8)D. (17b .5)161616162 .用0,1两个符号对100个信息进行编码,则至少需要 。
A. 8位B. 7位C. 9位D. 6位3 .逻辑函数 F = AB + AB + BDEG + BA. F = BB. F = BC. F = 0 D, F = 1 4 .逻辑函数F (ABC ) = A ®C 的最小项标准式为。
A. F =Z (0,1,3,4,5)B, F = AC + AC5 .已知逻辑函数F =Z (0,1,3,4,5),则F 的最简反函数为A. F = AB + BCB, F = B + AC C. F = B + ACD, F = AB + BiC6 .在下列名组变量取值中,使函数F (ABCD ) = Z(0,1,3,4,6,12)的值为1的是A.1 1 0 1B.1 0 0 1C.0 1 0 1D. 1 1 0 07 .逻辑函数F = ABD + ACD + ABD + CD 的最简或非式是A. A + C + A + D B, A + C + A + D C. AC + ADD, A + C + A + D8.函数J F = Z (022,8,10,11,13,15)的最简与非式为 _________(ABD + BCD = 0(约束条件)A . AB - AD - BD B . BD - ADC . AD - BD、请根据真值表写出其最小项表达式1.C. F = m + m + m +mD. F = Z (0,1,6,7)2.三、用与非门实现L = A㊉ B = AB + AB四、用或非门实现L = A㊉ B = AB + AB五、逻辑电路如图所示,请分析出该电路的最简与或表达式,并画出其真值表。
第 1 页 学 院 姓 名 学 号 任课教师 考场教室 座位号 ……………………密…………封……………线……………以……………内……………答…………题……………无……………效…………
……………… 电子科技大学2015-2016 学年第 二 学期期 末 考试 A 卷 考试科目: 数字逻辑设计及应用 考试形式: 闭卷 考试日期: 2016 年 6 月 29 日 成绩构成比例:平时 30/20 %, 期中 30/20 %, 小班研讨 20 %, 期末 40 % 本试卷由 V 部分构成,共 5 页。考试时长: 120 分钟 注: 题号 I II III IV V 合计 得分
I. Please fill out the correct answers in the brackets “( )” . ( 4’ X 10 = 40’ ) 1. If a T flip flop with an enable input EN is constructed by a D flip flop, then the input D=( EN⊕Q ). 2. If the minimal output voltage increment of an 8-bit DAC is 0.02V, then the output voltage is ( 77*0.02 或 1.54 ) V, when the input is 01001101. 3. A 16Kx8 ROM, which can implement a combinational circuit with ( 14 ) inputs and ( 8 ) outputs at most, can be built by ( 4 ) 8Kx4 ROMs . 4. To design a "1101001110" serial sequence generator, ( 4 ) flip flops are need at least. 5. A 4-bit linear feedback shift-register (LFSR) counter with no modification can have ( 15 ) valid states. 6. To build a modulo -256 counter, it requires at least ( 8 ) flip flops. 7. A ( mealy ) state machine is a sequential circuit whose output depends on the state and inputs. 8. There are ( 2n-2n ) invalid states for an n-bit Johnson counter.
每个空格4分,错一个,扣4分。
I I. Choose the correct answer and fill the item number in the brackets. (3’ X 5=15’ ) 1. According to the circuit as shown in Fig.1, the output F is ( a )
a. (1,2,3,6,8,11,14)ABCD b. (1,2,4,6,8,11,14)ABCD
得 分 得 分 第 2 页 学 院 姓 名 学 号 任课教师 考
场教室
座位号
……………………密…………封……………线……………以……………内……………答…………题……………无……………效…………
……………… c. (1,2,3,7,8,11,14)ABCD d. (1,2,3,6,8,12,14)ABCD
Fig.1 2. If a modulus-4 counter is got from the circuit as shown in Fig.2, then the inputs M and N should be ( c ) a. 00 b. 01 c. 10 d. 11
Fig.2 3. Which of the following device is a combinational circuit? ( a ) a. parity circuit b. shift register c. counter d. flip flop 4. When a modulus-60 up/down counter is designed, it requires at least ( b ) flip-flops.
a. 5 b. 6 c. 11 d. 12 5. For the initial state Q1Q2=00 as shown in Fig.3, the periodic sequence of the output F is ( d ) a. 0001 b. 0110 c. 0101 d. 0011
Fig.3 每个小题3分,错一个,扣3分。 第 3 页 学 院
姓 名 学 号 任课教师 考场教室 座位号 ……………………密…………封……………线……………以……………内……………答…………题……………无……………效…………
……………… III. A combinational circuit is shown as below, which contains a 74x85 comparator and a 74x283
adder. [13’] 1.Write out the logic expression of ALTBOUT, AEQBOUT and AGTBOUT.[6’] 2. List out the truth table for the circuit.[5’] 3. Indicate the logic function of the circuit.[2’]
参考评分标准: 1. 逻辑表达式正确6分,每一个2分。 ALTBOUT=X3/, AEQBOUT=X3X2/X1/X0/, AGTBOUT=X3(X2+X1+X0) 2. 真值表正确5分,错一个扣0.5分。
2.电路功能描述正确2分:余3码转换为2421码。
得 分 第 4 页 学 院 姓 名 学 号
任课教师 考场教室 座位号
……………………密…………封……………线……………以……………内……………答…………题……………无……………效…………
……………… IV. Analyze the sequential-circuit as shown below. [22’]
1.Write out the excitation equations, transition equations and output equation. [8’] 2.List out transition/output table. [8’] 3.Assume the initial state Q2Q1=00, complete the timing diagram for Q1 ,Q2 and Z. [6’]
参考评分标准: 1.激励方程: D=X(1分),J2= X+Q1,K2=Q1/ ,(2分,错一处扣1分,扣完2分止) 转移方程:Q1 *= D=X(1分),Q2 *= J2Q2/+K2/Q2=XQ2/+Q1(2分,错一处扣1分,扣完2分止) 输出方程:Z= X⊕Q2(2分,错一处扣1分,扣完2分止) 2.转移/输出表新状态和输出每个空0.5分,共8分。错一个扣0.5分,扣完8分止。 3.每个波形2分,共6分。上升沿错误,整体扣1分;每个波形的翻转沿错误,扣0.5分,扣完该波形的得分为止。
得 分