同步加法计数器CD4518

  • 格式:doc
  • 大小:458.00 KB
  • 文档页数:5

下载文档原格式

  / 6
  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。

同步加法计数器CD4518,CD4520中文资料

二、十进制同步加法计数器CD4518,CD4520中文资料

CD4518/CC4518是二、十进制(8421编码)同步加计数器,内含两个单元的加计数器,其功能表如真值表所示。每单个单元有两个时钟输入端CLK和EN,可用时钟脉冲的上升沿或下降沿触发。由表可知,若用ENABLE信号下降沿触发,触发信号由EN端输入,CLK端置“0”;若用CLK信号上升沿触发,触发信号由CL℃K端输入,ENABLE端置“1”。RESET端是清零端,RESET端置“1”时,计数器各端输出端Q1~Q4均为“0”,只有RESET端置“0”时,CD4518才开始计数。

CD4518采用并行进位方式,只要输入一个时钟脉冲,计数单元Q1翻转一次;当Q1为1,Q4为0时,每输入一个时钟脉冲,计数单元Q2翻转一次;当Q1=Q2=1时,每输入一个时钟脉冲Q3翻转一次;当Q1=Q2=Q3=1或Q1=Q4=1时,每输入一个时钟脉冲Q4翻转一次。这样从初始状态(“0”态)开始计数,每输入10个时钟脉冲,计数单元便自动恢复到“0”态。若将第一个加计数器的输出端Q4A 作为第二个加计数器的输入端ENB的时钟脉冲信号,便可组成两位8421编码计数器,依次下去可以进行多位串行计数。

CD4520/CC4520为二进制加计数器,由两个相同的内同步4级计数器构成。计数器级为D型触发器,具有内部可交换CP和EN线,用于在时钟上升沿或下降沿加计数。在单个单元运算中,EN输入保持高电平,且在CP上升沿进位。CR线为高电平时,计数器清零。计数器在脉动模式可级联,通过将Q3连接至下—计数器的EN输入端可实现级联,同时后者的CP输入保持低电平。

引脚功能:引脚符号功能

1 9CLOCK时钟输入端

7 15RESET消除端

2 10ENABLE计数允许控制端

3 4 5 6Q1A-Q4A计数输出端

11 12 13 14Q1B-Q4B计数输出端

8 VSS地

16VDD电源正

CD4518 引脚图

功能图

CD4518逻辑图

CD4520逻辑图

真值表功能:

CL℃KENABLERESETACTION

上升沿10加计数

0下降沿0加计数

下降沿X0不变

X上升沿0不变

上升沿00不变

1下降沿0不变

XX1Q0~Q4=0

CD4518 CD4520时序图

极限参数:DC Supply V oltage Range, (VDD)-0.5V to +20V

(V oltage Referenced to VSS Terminals)

Input V oltage Range, All Inputs输入电压范围,所有投入-0.5V to VDD +0.5V DC Input Current, Any One Input直流输入电流±10mA

Operating Temperature Range 工作温度范围-55℃to +125℃

Storage Temperature Range (TSTG)储存温度范围-65℃to +150℃

典型应用电路:

串联4个计数器上升沿边缘触发

CD4020,CD4012,CD4071组成的同步串联二进制计数器负边缘触发器电路

同步串联二进制计数器负边缘触发器电路