计算机组成原理期末考试试卷及答案
- 格式:doc
- 大小:45.00 KB
- 文档页数:6
计算机组成原理期末考试题及答案计算机组成原理期末考试题及答案1、8位定点原码整数10100011B的真值为(B)。
A、+0100011BB、-0100011BC、+1011101BD、-1011101B2、若某数x的真值为-0.1010,在计算机中该数表⽰为1.0110,则该数所⽤的编码为(B)。
A、原码B、补码C、反码D、移码3、若x补=0.1101010,则x原=(D)。
A、1.0010101B、1.0010110C、0.0010110D、0.11010104、若采⽤双符号位,则发⽣正溢的特征是:双符号位为(B)。
A、00B、01C、10D、115、原码乘法是(A)。
A、先取操作数绝对值相乘,符号位单独处理;B、⽤原码表⽰操作数,然后直接相乘;C、被乘数⽤原码表⽰,乘数取绝对值,然后相乘;D、乘数⽤原码表⽰,被乘数取绝对值,然后相乘6、在微程序控制器中,机器指令与微指令的关系是(B)。
A、每条机器指令由⼀条微指令来执⾏;B、每条机器指令由⼀段⽤微指令编程的微程序来解释执⾏;C、⼀段机器指令组成的程序可由⼀条微指令来执⾏;D、⼀条微指令由若⼲条机器指令组成;7、若存储周期250ns,每次读出16位,则该存储器的数据传送率为(C)。
A、4×106字节/秒B、4M字节/秒C、8×106字节/秒D、8M字节/秒8、挂接在总线上的多个部件(B)。
A、只能分时向总线发送数据,并只能分时从总线接收数据;B、只能分时向总线发送数据,但可同时从总线接收数据;C、可同时向总线发送数据,并同时从总线接收数据;D、可同时向总线发送数据,但只能分时从总线接收数据;9、主存储器和CPU之间增加⾼速缓冲存储器的⽬的是(A)。
A、解决CPU和主存之间的速度匹配问题B、扩⼤主存储器的容量C、扩⼤CPU中通⽤寄存器的数量D、既扩⼤主存容量⼜扩⼤CPU通⽤寄存器数量10.单地址指令中为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个数常采⽤(C)。
一.计算机组成原理期末考试试卷及答案二.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分)1.假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。
A. B. C. D。
2.在定点二进制运算器中,减法运算一般通过______ 来实现。
3. A.补码运算的二进制加法器 B. 补码运算的二进制减法器4.C. 补码运算的十进制加法器 D. 原码运算的二进制减法器5.下列关于虚拟存储器的说法,正确的是_B___。
A.提高了主存储器的存取速度B.扩大了主存储器的存储空间,并能进行自动管理和调度C. 提高了外存储器的存取速度D. 程序执行时,利用硬件完成地址映射6.下列说法正确的是__B__。
A. 存储周期就是存储器读出或写入的时间B. 双端口存储器采用了两套相互独立的读写电路,实现并行存取C. 双端口存储器在左右端口地址码不同时会发生读/写冲突D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式7.单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。
A. 堆栈B. 立即C.隐含D. 间接8.指令系统中采用不同寻址方式的目的主要是___D___ 。
9.A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度10.C.可以直接访问外存 D。
缩短指令长度,扩大寻址空间,提高编程灵活性11.下列说法中,不符合RISC指令系统特点的是__B__。
A.指令长度固定,指令种类少B.寻址方式种类尽量少,指令功能尽可能强C. 增加寄存器的数目,以尽量减少访存的次数D. 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令 12. 指令周期是指___C___。
13. A .CPU 从主存取出一条指令的时间 B .CPU 执行一条指令的时间 14. C .CPU 从主存取出一条指令加上执行这条指令的时间 D .时钟周期时间 15.假设微操作控制信号用n C 表示,指令操作码译码输出用m I 表示,节拍电位信号用k M 表示,节拍脉冲信号用i T 表示,状态反馈信息用i B 表示,则硬布线控制器的控制信号n C 可描述为__D__。
A .程序查询方式;B .中断方式;C . DMA 方式;D .通道。
6.在整数定点机中,下述第 A .原码和反码不能表示 B .三种机器数均可表示C ・三种机器数均可表示D .三种机器数均不可表示 _b ___ 种说法是正确的。
-1,补码可以表示 -1; -1 ;-1,且三种机器数的表示范围相同;-1。
7.变址寻址方式中,操作数的有效地址是___cA .基址寄存器内容加上形式地址(位移量);B .程序计数器内容加上形式地址;C .变址寄存器内容加上形式地址;D .以上都不对。
8.向量中断是 ___c___ 。
A •外设提出中断; 计算机组成原理试卷 一、选择题(共 20分,每题 1 分) 零地址运算指令在指令格式中不给出操作数地址,它的操作数来自 __c A •立即数和栈顶;B •暂存器;C .栈顶和次栈顶;D •累加器。
2. ____ c _可区分存储单元中存放的是指令还是数据。
A •存储器; B •运算器; C 控制器;O aD .用户。
3 •所谓三总线结构的计算机是指 A •地址线、数据当用一个 种最好。
线和控制线三组传输线。
b _____ 。
16 位的二进制数表示浮点数时,下列方案中第 DMA 总线三组传输线; B • I/O 总线、主存总统和 C .I/O 总线、主存总线和系统总线三组传输线; D •设备总线、主存总线和控制总线三组传输线・。
4.某计算机字长是 32 位,它的存储容量是 256KB ,按字编址,它的寻址范围是 b__。
A . 128K ; B .64K ; C . 64KB ; D . 128KB 。
分析: (256*8)bit/32bit=645.主机与设备传送数据时,采用 __a ___ ,主机与设备是串行工作的。
B •由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D .以上都不对。
9•一个节拍信号的宽度是指__c__。
1.交叉存储器实质上是一种_模块式_存储器;它能_并行_执行_多个_独立的读写操作;流水方式执行多个独立的读写操作..2.32位浮点数格式中;符号位为1位;阶以码为8位;尾数为23位..则它所能表示的最大规格表示范围规格化近零数非规格化近零数3.IEEE754标准规定的64位浮点数格式中;一个浮点数由符号位S 1位、阶码E 11位、尾数M 52位三个域组成..其中阶码E的值等于指数的真值e加上一个固定偏移值+127..则它能表示的最大规格化正数为4.一组相联映射的Cache;有128块;每组4块;主存共有16384块;每块64个字;则主存地址共20位;其中主存字块标记应为9位;组地址应为5位;Cache地址共13位..5.CPU存取出一条指令并执行该指令的时间叫指令周期;它通常包含若干个CPU周期;而后者又包含若干个时钟周期..3.十进制数在计算机内有两种表示形式:字符串形式和压缩的十进制数串形式..前者主要用在非数值计算的应用领域;后者用于直接完成十进制数的算术运算..4.一个较完善的指令系统;应当有数据处理、数据存储、数据传送、程序控制四大类指令..5.机器指令对四种类型的数据进行操作..这四种数据类型包括地址数值字符逻辑型数据..6.CPU中保存当前正在执行的指令的寄存器是指令寄存器;指示下一条指令地址的寄存器是程序寄存器;保存算术逻辑运算结果的寄存器是数据缓冲寄冲器和状态寄存器 ..12.挂接在总线上的多个部件只能分时向总线发送数据;但可同时从总线接收数据;..13.在冯诺依曼体制中;计算机硬件系统是由输入设备、输出设备、控制器、存储器和运算器等五大部件组成..14.补码加减所依据的基本关系是X+Y补=X补+Y补和X-Y补=X补+-Y补..15.按照微命令的形成方式;可将控制器分为组合逻辑控制器和微程序控制器两种基本类型..16.CPU对信息传送的控制方式主要分为直接程序传送方式、程序中断传送方式、DMA传送方式等3种..18.半导体存储器分为静态存储器和动态存储器两种;前者依靠双稳触发器的两个稳定状态保存信息;后者依靠电容上的存储电荷暂存信息.. Cache和主存地址的映射方式有直接映射、全相连映射、组相连三种..19.Cache常用的替换算法大致有最不经常使用LFU算法、近期最少使用LRU、随即替换..20.动态存储器有三种典型的刷新方式;即集中刷新方式、分散刷新方式、异步刷新方式..21.信息只用一条传输线 ;且采用脉冲传输的方式称为_串行传输_..22.在指令的地址字段中;直接指出操作数本身的寻址方式;称为_立即寻址_..23.CPU响应中断的时间是_一条指令结束_.. 中断向量地址是:中断服务例行程序入口地址的指示器24.PCI总线的基本传输机制是_猝发式传输__..25.中断向量地址是__中断服务子程序入口地址_..26.系统总线按传输信息的不同分为地址总线、数据、地址控制三大类..27.完整的指令周期包括取指、间址、执行、中断四个子周期;影响指令流水线性能的三种相关分别是结构、数据、控制相关..28.计算机系统是一个有硬件、软件组成的多级层次结构;它通常由微程序设计级、一般机器级、操作系统级、汇编语言级、高级语言级组成;每一级上都能进行程序设计;且得到下面各级的支持..29.对存储器的要求是容量大、速度快、成本低..为了解决这三方面的矛盾;计算机采用多级存储体系结构;即cache、主存和外存..CPU能直接访问内存cache、主存;但不能直接访问外存..主存储器的技术指标有存储容量、存取时间、存储周期、存储器带宽.. 磁表面存储器主要技术指标有_存储密度、存储容量、平均存取时间_和数据传输率..30.若浮点数用补码表示;则判断运算结果是否为规格化数的方法是_数符与尾数小数点后第一位数字相异为规格化数..31.流水CPU 是由一系列叫做“段”的处理线路所组成;和具有m个并行部件的CPU相比;一个 m段流水CPU_具备同等水平的吞吐能力.. DMA 控制器按其_组成_结构;分为_选择_型和_多路_型两种..32.为了运算器的_高速性_;采用了_先行_进位;_阵列_乘除法和流水线等并行措施..33. 相联存储器不按地址而是按内容访问的存储器;在cache中用来存放行地址表;在虚拟存储器中用来存放页表和段表..34.硬布线控制器的设计方法是:先画出指令周期流程图;再利用布尔代数写出综合逻辑表达式;然后用门电路、触发器或可编程逻辑等器件实现..1.CPU中有哪几类主要寄存器;用一句话回答其功能..答:A.数据缓冲寄存器DR B.指令寄存器IR C.程序计算器PC D.数据地址寄存器AR E.通用寄存器R0~R3 F.状态字寄存器PSW功能:执行指令、操作、时间的控制以及数据加工..2.指令和数据都用二进制代码存放在内存中;从时空观角度回答CPU如何区分读出的代码是指令还是数据..答:计算机可以从时间和空间两方面来区分指令和数据;在时间上;取指周期从内存中取出的是指令;而执行周期从内存取出或往内存中写入的是数据;在空间上;从内存中取出指令送控制器;而执行周期从内存从取的数据送运算器、往内存写入的数据也是来自于运算器..3.PCI总线中三种桥的名称是什么简述其功能..答:PCI总线上有HOST桥、PCI/LAGACY总线桥、PCI/PCI桥..桥在PCI总线体系结构中起着重要作用;它连接两条总线;使彼此间相互通信..桥是一个总线转换部件;可以把一条总线的地址空间映射到另一条总线的地址空间上..从而使系统中任意一个总线主设备都能看到同样的一份地址表..桥可以实现总线间的猝发式传送;可使所有的存取都按PCU的需要出现在总线上..由上可见;以桥连接实现的PCI总线结构具有很好的扩充性和兼容性;许多总线并行工作..4.存储系统中加入chche存储器的目的是什么有哪些地址映射方式;各有什么特点答:Cache是一种高速缓冲存储器;是为了解决CPU和主存之间速度的不匹配..地址映射方式有:A.全相联映射方式;这是一种带全部块地址一起保存的方法;可使主存的一块直接拷贝到chche中的任意一行上;非常灵活;B.直接映射方式:优点是硬件简单;成本低;缺点是每个主存块只有一个固定的行位置可存放;C.组相联映射方式:它是前两者的折衷方案;适度的兼顾了二者的优点有尽量避免其缺点;从灵活性、命中率、硬件投资来说较为理想;因而得到了普遍采用..5.说明计算机中数值类型的数据为什么以补码表示..答:1在常用的三种码制原码、反码、补码中;只有补码对数据的表示具有唯一性;2以补码表示的数据可以直接接进行运往算;运算的结果仍采用补码表示;并且不需额外的转换过程6.什么叫指令什么叫指令系统指令是计算机执行某种操作的命令;也就是常说的机器指令..一台机器中所有机器指令的集合;称这台计算机的指令系统..7.一次程序中断大致可分为哪几个阶段五个阶段:中断请求、中断判优、中断响应、中断服务、中断返回8.什么是存储容量什么是单元地址什么是数据字什么是指令字答:存储器所有存储单元的总数称为存储器的存储容量..每个存储单元都有编号;称为单元地址..如果某字代表要处理的数据;称为数据字..如果某字为一条指令;称为指令字..1.冯诺依曼计算机的特点1计算机有运算器控制器存储器输入输出设备等五大部件组成..2在计算机内部、指令和数据均采用二进制表示..3采用存储程序控制的设计思想..存储程序:事先把编好的程序存入计算机..程序控制:控制器依据存储器中存放的程序控制机器的各部件协调工作..2.衡量计算机的指标:吞吐量、响应时间、利用率、处理机字长、总线宽度、存储器容量、存储器带宽、主频/时钟周、CPU执行时间、CPI、MIPS、MFLOPS3.存储器的分类1存储介质:半导体存储器和磁表面存储器2存取方式:随即存储器和顺序存储器3存储内容可变性:只读存储器ROM和随机读写存储器RAM4信息易失性:易失性存储器:磁性材料做成的存储器都是;不易失性:半导体存储器RAM..4.SRAM静态读写存储器:特征是用一个锁存器触发器作为存储元..只要直流供电电源一直加载这个记忆电路上;它就无限期地保存记忆的1状态或状态..DRAM动态读写存储器:存储元是有一个MOS晶体管和电容器组成的记忆电路..其中MOS管作为开关使用;而所存储的信息则又电容器上的电荷量来体现—充满电荷1;没有电荷0..5.只读存储器:1、掩模ROM 2、可编程ROM:EPROM光擦除可编程可读存储器;E2PROM电擦除可编程只读存储器..并行存储器:1、双端口存储器:由于同一个存储器具有两组相互独立的读写控制电路..6.程序的局部性原理:在一个相对短的时间里;CPU总是访问内存中一个相对小;并且连续的存储区域..7.cache写操作策略:1写回法:当CPU写cache命中时;只修改cache的内容;而不立即写入主存;只有当此行被换出时才写回..2全写法:当写cache命中时;cache与主存同时发生写修改;因而较好地维护了cache与主存的内容一致性..8.指令格式;则是指令字用二进制表示的结构形式;通常由操作码字段和地址码字段组成..二地址指令安装操作数的物理位置来说;可分为:存储器-存储器SS型指令寄存器-寄存器RR型指令寄存器-存储器RS型指令9.CPU功能:指令控制、操作控制、时间控制、数据加工、异常处理..基本组成:控制器、运算器..10.CPU的主要寄存器数据缓冲寄存器DR指令寄存器IR程序计数器PC数据地址寄存器AR通用寄存器R0-R3状态字寄存器PSW11.微程序控制器基本思想:仿照通常的解题程序的方法;把操作控制信号编成所谓的“微指令”;存放到一个只读存储器里..当机器运行时;一条又一条地读出这些微指令;从而产生全机所需要的各种操作控制信号;是相应部件执行所规定的操作..基本组成:控制存储器、微指令寄存器、地址转移逻辑..12.总线分类:①CPU内部连接各寄存器及运算部件之间的总线;成为内部总线..②CPU同计算机系统的其他高速功能部件;如存储器、通道等互相连接的总线称为系统总线..③中、低速I/O设备之间互相连接的总线称为I/O总线..信息传送方式:串行传送、并行传送、分时传送..I/O接口功能:控制、缓冲、状态、转换、整理、程序中断..总线:集中式、分布式仲裁..13.主机和外设进行信息交换的方式:程序查询方式、程序中断方式、直接内存访问DMA方式、通道方式..14.程序中断方式:某一外设的数据准备就绪后;“主动”向CPU发出请求中断的信号;请求CPU暂时中断目前正在执行的程序而进行数据交换..CPU响应这个中断时;暂停运行主程序;并自动转移到该设备的中断服务程序..中断服务程序结束后;CPU又回到主程序;并从他停止的地方开始执行..DMA:是一种完全由硬件执行I/O交换的工作方式;此时DMA控制器从CPU完全接管对总线的控制;数据交换不经过CPU;而直接在内存和I/O设备之间进行..DMA方式一般用与高速转送成组数据..程序中断方式和DMA的区别:①中断方式是程序的切换;CPU通过执行一段中断服务程序来交换一个数据..DMA通过挪用一个存储周期来交换一个数据..②中断方式只能在一条指令执行结束后才可以响应中断请求;DMA在一个指令周期的任何一个CPU周期结束时都可以响应DMA请求..③并行性上DMA 高于中断方式..④作用:DMA方式只能用来转送数据;而中断方式还具有异常事件的处理功能..。
计算机组成原理期末考试试题及答案计算机组成原理试题姓名:分数:一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自__ ____。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.___ ___可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指_____。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____。
A.128K;B.64K;C.64KB;D.128KB。
5.主机与设备传送数据时,采用__ ____,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第___ ___种说法是正确的。
A.原码和反码不能表示-1,补码可以表示-1;B.三种机器数均可表示-1;C.三种机器数均可表示-1,且三种机器数的表示范围相同;D.三种机器数均不可表示-1。
7.变址寻址方式中,操作数的有效地址是______。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。
8.向量中断是______。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指_____。
A.指令周期;B.机器周期;C.时钟周期;D.存储周期。
10.将微程序存储在EPROM中的控制器是______控制器。
A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。
11.隐指令是指______。
A.操作数隐含在操作码中的指令;B.在一个机器周期里完成全部操作的指令;C.指令系统中已有的指令;D.指令系统中没有的指令。
计算机组成原理期末试题及答案【篇一:计算机组成原理期末考试试题及答案】s=txt>一、选择题1、完整的计算机系统应包括______。
da. 运算器、存储器和控制器c. 主机和实用程序a. ram存储器c. 主存储器a. 多指令流单数据流4、下列说法中不正确的是______。
da. 任何可以由软件实现的操作也可以由硬件来实现b. 固件就功能而言类似于软件,而从形态来说又类似于硬件c. 在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级d. 面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。
ca. (101001)2b. (52)8b. (227)8c. (101001)bcd c. (143)5d. (233)16 d. (96)16d. 原码和反码 6、在下列数中最大的数为______。
b a. (10010101)2 7、在机器中,______的零的表示形式是唯一的。
b a. 原码b. 补码c. 反码a. –127的补码为10000000c. +1的移码等于–127的反码ba. –127b. –32c. –125a. 与手工运算方式保持一致 d. –3 10、计算机系统中采用补码运算的目的是为了______。
c b. 提高运算速度c. 简化计算机的设计d. 提高运算的精度11、若某数x的真值为–0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是______码。
ba. 原b. 补c. 反d. 移12、长度相同但格式不同的2种浮点数,假定前者阶段长、尾数短,后者阶段短、尾数长,其他规定均相同,则它们可表示的数的范围和精度为______。
ba. 两者可表示的数的范围和精度相同b. 前者可表示的数的范围大但精度低c. 后者可表示的数的范围大且精度高d. 前者可表示的数的范围大且精度高 9、针对8位二进制数,下列说法中正确的是______。
b b. –127的反码等于0的移码b d. 0的补码等于–1的反码 9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0”组成,则最小值为______。
计算机构成原理期末考试一试题及答案一、选择题1、完好的计算机系统应包含______。
DA.运算器、储存器和控制器C.主机和适用程序B. 外面设施和主机D. 配套的硬件设施和软件系统2、计算机系统中的储存器系统是指______。
DA. RAM 储存器C. 主储存器B. ROM 储存器D. 主储存器和外储存器3、冯·诺依曼机工作方式的基本特色是______。
BA.多指令流单数据流B. 按地点接见并次序履行指令C.货仓操作D. 储存器按内部选择地点4、以下说法中不正确的选项是______。
DA. 任何能够由软件实现的操作也能够由硬件来实现B. 固件就功能而言近似于软件,而从形态来说又近似于硬件C. 在计算机系统的层次构造中,微程序级属于硬件级,其余四级都是软件级D. 面向高级语言的机器是完好能够实现的5、在以下数中最小的数为______。
CA. (101001)2B. (52)8C. (101001)BCDD. (233)166、在以下数中最大的数为______。
BA. ()2B. (227)8C. (143)5D. (96)167、在机器中,______的零的表示形式是独一的。
BA. 原码B. 补码C.反码D.原码和反码9、针对8 位二进制数,以下说法中正确的选项是______。
BA. – 127 的补码为的移码等于– C. +1B. – 127 的反码等于0 的移码 B127 的反码 D. 0 的补码等于– 1 的反码9、一个8 位二进制整数采纳补码表示,且由 3 个“ 1”和 5 个“0”构成,则最小值为______。
BA. – 127B.– 32C. – 125D. –310、计算机系统中采纳补码运算的目的是为了A. 与手工运算方式保持一致______。
C B.提升运算速度C. 简化计算机的设计D.提升运算的精度11、若某数x 的真值为–,在计算机中该数表示为,则该数所用的编码方法是______码。
计算机组成原理期末考试试题及答案一、选择题1、完整的计算机系统应包括______。
DA。
运算器、存储器和控制器B。
外部设备和主机C。
主机和实用程序D。
配套的硬件设备和软件系统2、计算机系统中的存储器系统是指______。
DA。
RAM存储器 B.ROM存储器C. 主存储器D。
主存储器和外存储器3、冯·诺依曼机工作方式的基本特点是______。
BA。
多指令流单数据流B。
按地址访问并顺序执行指令C。
堆栈操作 D. 存储器按内部选择地址4、下列说法中不正确的是______。
DA。
任何可以由软件实现的操作也可以由硬件来实现B。
固件就功能而言类似于软件,而从形态来说又类似于硬件C。
在计算机系统的层次结构中,微程序级属于硬件级,其他四级都是软件级D。
面向高级语言的机器是完全可以实现的5、在下列数中最小的数为______。
CA. (101001)2B. (52)8C。
(101001)BCD D。
(233)166、在下列数中最大的数为______。
BA. (10010101)2B. (227)8C。
(143)5 D. (96)167、在机器中,______的零的表示形式是唯一的。
BA。
原码 B。
补码 C. 反码D。
原码和反码9、针对8位二进制数,下列说法中正确的是______。
BA.–127的补码为10000000B.–127的反码等于0的移码BC.+1的移码等于–127的反码D.0的补码等于–1的反码9、一个8位二进制整数采用补码表示,且由3个“1”和5个“0"组成,则最小值为______.BA. –127B. –32 C。
–125 D. –310、计算机系统中采用补码运算的目的是为了______。
CA. 与手工运算方式保持一致B. 提高运算速度C。
简化计算机的设计 D. 提高运算的精度11、若某数x的真值为–0。
1010,在计算机中该数表示为1。
0110,则该数所用的编码方法是______码。
期末试卷一一.选择题(每题1分,共20分)1.目前我们所说的个人台式商用机属于_____。
2.( 2000)10化成十六进制数是 ______。
A.( 7CD)16 B. ( 7D0)16 C.(7E0)16D.(7F0)163.以下数中最大的数是 ______。
A.( 10011001)2 B.(227)8 C.(98)16 D.(152)104.______ 表示法主要用于表示浮点数中的阶码。
A. 原码B.补码C.反码D. 移码5.在小型或微型计算机里,广泛采纳的字符编码是______。
A. BCD 码B. 16进制C.格雷码D. ASCⅡ码6.以下有关运算器的描绘中,______是正确的。
A. 只做算术运算,不做逻辑运算B.只做加法C. 能临时寄存运算结果D.既做算术运算,又做逻辑运算7. EPROM是指 ______。
A. 读写储存器B.只读储存器C. 可编程的只读储存器D. 光擦除可编程的只读储存器8. Intel80486是32位微办理器,Pentium是 ______位微办理器。
A.16B.32C.48D.649.设[ X]补 =1.x1x2x3x4,当知足______时,X > -1/2成立。
A. x一定为1, x x x4起码有一个为1B. x一定为 1, x x x随意1231234C. x1一定为0, x2x3x 4 起码有一个为1D. x1一定为 0, x2x3x4随意10. CPU 主要包含 ______。
A. 控制器B. 控制器、运算器、 cacheC. 运算器和主存D.控制器、 ALU和主存11.信息只用一条传输线,且采纳脉冲传输的方式称为 ______。
A. 串行传输B. 并行传输C.并串行传输D.分时传输12.以下四种种类指令中,履行时间最长的是______。
A. RR 型B. RS型C. SS 型D.程序控制指令13.以下 ______属于应用软件。
14.在主存和 CPU之间增添 cache 储存器的目的是 ______。
计算机组成原理试题一、选择题(共20分,每题1分)1 •零地址运算指令在指令格式中不给出操作10 .将微程序存储在EPROM 中的控制器是数地址, 它的操作数来自 _ 立即数和栈顶; 暂存器; B .C. D . 栈顶和次栈顶;累加器。
2. 可区分存储单元中存放的是指令还 是数据。
A. 存储器; B .运算器;C. 控制器; D .用户。
3•所谓三总线结构的计算机是指A 地址线、数据线和控制线三组传输线。
B . I/O 总线、 主存总统和 DMA 总线三组 量);A.基址寄存器内容加上形式地址(位移B.程序计数器内容加上形式地址;C. 变址寄存器内容加上形式地址;D. 以上都不对。
8向量中断是A. B. C. 外设提出中断;由硬件形成中断服务程序入口地址; 由硬件形成向量地址, 再由向量地址找到中断服务程序入口地址D.以上都不对。
9•一个节拍信号的宽度是指A. 指令周期;B. 机器周期;C. 时钟周期;D. 存储周期。
C. I/O 总线、 主存总线和系统总线三组传输线;D . 设备总线、 主存总线和控制总线三组 扌空制器。
静态微程序; 毫微程序; A . B . 256KB,按字编址,它的寻址范围是11 .隐指令是指。
A. 128K ;A .操作数隐含在操作码中的指令;B. 64K ;B.在一个机器周期里完成全部操作的指C. 64KB;令;D. 128KB 。
C.指令系统中已有的指令;5.主机与设备传送数据时,采用,主D.指令系统中没有的指令。
机与设备是串行工作的。
12 .当用一个16位的二进制数表示浮点数时, 下列方案中第 种最好。
A.程序查询方式;A .阶码取4位(含阶符1位),尾数取B.中断方式;12位(含数符1 位);C. DMA 方 式;B .阶码取5位(含阶符1位),尾数取D.通道。
11位(含数符1 位);6.在整数定点机中,下述第种说法是C.阶码取8位(含阶符1位),尾数取 正确的。
计算机组成原理期末考试试卷(1) 一.选择题(下列每题有且仅有一个正确答案,每小题2分,共20分) 1. 假设下列字符码中最后一位为校验码,如果数据没有错误,则采用偶校验的字符码的是____。 A. 11001011 B。 11010110 C。 11000001 D。11001001 2. 在定点二进制运算器中,减法运算一般通过______ 来实现。 A.补码运算的二进制加法器 B。 补码运算的二进制减法器 C。 补码运算的十进制加法器 D. 原码运算的二进制减法器 3. 下列关于虚拟存储器的说法,正确的是_B___。 A. 提高了主存储器的存取速度 B. 扩大了主存储器的存储空间,并能进行自动管理和调度 C. 提高了外存储器的存取速度 D。 程序执行时,利用硬件完成地址映射 4. 下列说法正确的是__B__。 A。 存储周期就是存储器读出或写入的时间 B。 双端口存储器采用了两套相互独立的读写电路,实现并行存取 C。 双端口存储器在左右端口地址码不同时会发生读/写冲突 D. 在cache中,任意主存块均可映射到cache中任意一行,该方法称为直接映射方式 5. 单地址指令中,为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个操作数一般采用__C__寻址方式。 A。 堆栈 B。 立即 C。隐含 D。 间接 6. 指令系统中采用不同寻址方式的目的主要是___D___ 。 A.实现存储程序和程序控制 B. 提供扩展操作码的可能并降低指令译码难度 C.可以直接访问外存 D。缩短指令长度,扩大寻址空间,提高编程灵活性 7. 下列说法中,不符合RISC指令系统特点的是__B__。 A. 指令长度固定,指令种类少 B. 寻址方式种类尽量少,指令功能尽可能强 C. 增加寄存器的数目,以尽量减少访存的次数 D。 选取使用频率最高的一些简单指令,以及很有用但不复杂的指令 8. 指令周期是指___C___. A.CPU从主存取出一条指令的时间 B.CPU执行一条指令的时间 C.CPU从主存取出一条指令加上执行这条指令的时间 D.时钟周期时间 9. 假设微操作控制信号用表示,指令操作码译码输出用表示,节拍电位信号用表示,节拍脉冲信号用表示,状态反馈信息用表示,则硬布线控制器的控制信号可描述为__D__. A。 B. C. D。 10.下列关于PCI总线的描述中,正确的是__A__。 A.PCI总线的基本传输机制是猝发式传送 B。 以桥连接实现的PCI总线结构不允许多条总线并行工作 C。 PCI设备一定是主设备 D. 系统中允许只有一条PCI总线 二.填空题(下列每空2分,共32分) 1. IEEE754标准的32位规格化浮点数,所能表达的最大正数为___________. 2. 对存储器的要求是容量大,___速度快___,成本低.为了解决这方面的矛盾,计算机采用多级存储体系结构。 3. DRAM存储器之所以需要刷新是因为_____有信息电荷泄漏,需定期补充。 4. 有静态RAM与动态RAM可供选择,在构成大容量主存时,一般就选择_动态RAM_。 5. 在集中式总线仲裁中,___独立请求方式______方式响应最快,___菊花链查询______方式对电路故障最敏感。 6. 某CRT的分辨率为,灰度级为256,帧频为75Hz,则刷存总带宽应为___________MB/s. 7. Pentium系统有两类中断源:由CPU外部的硬件信号引发的称为中断,它又可分为___可屏蔽中断________和____非屏蔽中断_______;由指令执行引发的称为___异常____,其中一种是执行异常,另一种是_____执行软件中断指令_________。 8. 中断接口电路中的EI触发器的作用是_____是否允许中断源的中断请求被发出____,RD触发器的作用是____外设准备好时发出就绪信号_______,DMA控制器中的内存地址计数器的作用是_存放内存中要交换的数据块的首地址。 9. 字节多路通道可允许每个设备进行__传输__型操作,数据传送单位是___字节。 三.简答题(共24分) 1. (8分)设浮点数的阶码为4位(补码表示,含阶符),尾数为6位(补码表示,含尾符),,中的指数、小数项均为二进制真值. ,,求。 解: 1) 求阶差对阶 故需右移2位变为: 2) 尾数用双符号位求和 3) 规格化 左规为:,指数为 4) 所以有: 2. (8分)某机器字长16位,主存容量为64K字,共64条指令,试设计单地址单字长指令格式,要求操作数有立即数、直接、变址和相对寻址4种方式,并写出寻址模式定义和在每种寻址方式下的有效地址计算公式。 答:由于有64条指令故操作码OP字段占6位;寻址模式字段X占2位;剩余8位留给D字段,故指令格式为: 15~10 9~8 7~0 OP X D X=00,立即数寻址 D=操作数 X=01,直接寻址 EA=D X=10,变址寻址 EA=(R)+D,R为16位变址寄存器 X=11,相对寻址 EA=(PC)+D,PC为16位程序计数器 3. (8分)一盘组共11片,每片双面记录,最上最下两个面不用。内外磁道直径分别为10、14英寸,道密度为100道/英寸,数据传输率为983040字节/秒,磁盘组的转速为3600转/分。设每个记录块记录1024字节,现某计算机系统挂接16台这样的磁盘,试设计适当的磁盘寻址格式,并计算该系统总存储容量。 四.分析与设计题(从下列3题中选做2题,共24分) 1. (12分)假设存储器的容量为32字,字长64位,现已用若干存储芯片构成4个模块,每个模块8个字. 1) 试分别用顺序方式和交叉方式构造存储器,要求画图并说明. 2) 设起始地址为00000,那么在交叉方式中,第26号字存储单元的地址是多少? 3) 若存储周期为200ns,数据总线宽度为64位,总线传送周期为50ns,求交叉存储器方式中,存储器的带宽是多少? 2. (12分)流水线中有三类数据相关冲突:写后读(RAW)、读后写(WAR)和写后写(WAW)相关,某CPU具有五段流水线IF(取指令)、ID(指令译码和取寄存器操作数)、EXE(ALU执行)、MEM(访存)和WB(结果写回寄存器),现有按以下次序流入流水线的指令组: ; ; ; ; 1) 判断存在哪种类型的数据相关. 2) 假定采用将相关指令延迟到所需操作数被写回寄存器堆后再进行ID的方式来解决上述冲突,那么处理器执行这4条指令共需要多少个时钟周期?要求用表格方式分析。 3. (12分)某计算机微程序控制器控制存储容量为25632位,共71个微操作控制信号,构成了5个相斥的微命令组,各组分别含有4、8、17、20和22个微命令.下图给出了其部分微指令序列的转移情况,方框内的字母表示一条微指令,分支点由指令寄存器的,两位决定,修改,分支点由条件码标志决定,修改。现采用断定方式实现微程序的顺序控制。 1) 给出采用断定方式的水平型微指令格式. 2) 假设微指令A和F的后继地址分别为10000000和11000000,试给出微指令C、E和G的二进制编码地址. 3) 画出微地址转移逻辑表达式和电路图.
五.选择题(下列每题有且仅有一个正确答案,每题2分,共20分) 1 2 3 4 5 6 7 8 9 10 D A B B C D B C D A 六. 填空题(每空2分,共20分) 1. 速度快 2. 有信息电荷泄漏,需定期补充 3. 动态RAM
A B C D E F G 4. 独立请求方式,菊花链查询方式 5. 75 6. 可屏蔽中断,非屏蔽中断,异常,执行软件中断指令 7. 是否允许中断源的中断请求被发出,外设准备好时发出就绪信号,存放内存中要交换的数据块的首地址 8. 传输,字节 七.简答题(每小题5分,共10分) 解: 5) 求阶差对阶 故需右移2位变为: 6) 尾数用双符号位求和 7) 规格化 左规为:,指数为 8) 所以有: 1. 由于有64条指令故操作码OP字段占6位;寻址模式字段X占2位;剩余8位留给D字段,故指令格式为: 15~10 9~8 7~0 OP X D X=00,立即数寻址 D=操作数 X=01,直接寻址 EA=D X=10,变址寻址 EA=(R)+D,R为16位变址寄存器 X=11,相对寻址 EA=(PC)+D,PC为16位程序计数器 2. 解: 所以,扇区数 故,表示磁盘地址格式的所有参数为:台数16,记录面20,磁道200,扇区数16,由此可得磁盘的地址格式为: 20~17 16~9 8~4 3~0 台号 柱面号 盘面号 扇区号 磁盘的总存储容量为:
八.分析与设计题(共35分) 解:1)图略 2)第26号存储单元的地址为: 交叉方式:11010 3) 2。 解:1)和之间存在RAW数据相关 和之间存在WAW数据相关 2)如下表所示: 时钟周期 1 2 3 4 5 6 7 8 9 10 11
IF ID EXE MEM WB IF ID EXE MEM WB IF ID EXE MEM WB IF ID EXE MEM WB 3. 解:1)71个微命令不可能采用直接表示法,故采用字段译码法,控存容量为256,故后继地址为8位,微指令格式为: 31~29 28~25 24~20 19~15 14~10 9~8 7~0 4个 8个 17个 20个 22个 2个条件 后继地址 2)C:10000010 E:10000110 G:11001000 3)
Q D uA7 Q D uA6 Q D uA5 Q D uA4