计算机组成原理期末试卷
- 格式:doc
- 大小:167.00 KB
- 文档页数:11
2022年南昌大学软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、主存储器主要性能指标有()。
1.存储周期Ⅱ.存储容量Ⅲ.存取时间Ⅳ.存储器带宽A.I、IⅡB.I、IⅡ、IVC. I、Ⅲ、lVD.全部都是2、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。
A.8MB.16MBC.16MD.8MB3、完整的计算机系统应该包括()。
A.运算器、存储器、控制器B.外部设备和主机C.主机和应用程序D.主机、外部设备、配套的软件系统4、下列关于计算机操作的单位时间的关系中,正确的是()。
A.时钟周期>指令周期>CPU周期B.指令周期CPU周期>时钟周期C.CPU周期>指令周期>时钟周期D.CPU周期>时钟周期>指令周期5、()可区分存储单元中在放的是指令还是数据。
A.存储器B.运算C.用户D.控制器6、某总线共有88根信号线,其中数据总线为32根,地址总线为20根,控制总线36根,总线工作频率为66MHz、则总线宽度为(),传输速率为()A.32bit 264MB/sB.20bit 254MB/sC.20bit 264MB/sD.32bit 254MB/s7、总线的半同步通信方式是()。
A.既不采用时钟信号,也不采用握手信号B.只采用时钟信号,不采用握手信号C.不采用时钟信号,只采用握手信号D.既采用时钟信号,又采用握手信号8、某计算机的指令流水线由4个功能段组成,指令流经各功能段的时间(忽略各功能段之间的缓存时间)分别为90ns,80ns、70ns和60ns,则该计算机的CPU时钟周期至少是)()。
A.90nsB.80nsC.70nsD.60ns9、同步控制是()。
A.只适用于CPU控制的方式B.由统一时序信号控制的方式C.所有指令执行时问都相同的方式D.不强调统一时序信号控制的方式10、下列选项中,用于设备和设备控制器(I/O接口)之间互连的接口标准是()。
计算机组成原理试题一、选择题(共20分,每题1分)1.零地址运算指令在指令格式中不给出操作数地址,它的操作数来自____C__。
A.立即数和栈顶;B.暂存器;C.栈顶和次栈顶;D.累加器。
2.___C___可区分存储单元中存放的是指令还是数据。
A.存储器;B.运算器;C.控制器;D.用户。
3.所谓三总线结构的计算机是指_B_____。
A.地址线、数据线和控制线三组传输线。
B.I/O总线、主存总统和DMA总线三组传输线;C.I/O总线、主存总线和系统总线三组传输线;D.设备总线、主存总线和控制总线三组传输线.。
4.某计算机字长是32位,它的存储容量是256KB,按字编址,它的寻址范围是_____B_。
A.128K;B.64K;C.64KB;D.128KB。
5.主机与设备传送数据时,采用___A___,主机与设备是串行工作的。
A.程序查询方式;B.中断方式;C.DMA方式;D.通道。
6.在整数定点机中,下述第___B___种说法是正确的。
A.原码和反码不能表示-1,补码可以表示-1;B.三种机器数均可表示-1;C.三种机器数均可表示-1,且三种机器数的表示范围相同;D.三种机器数均不可表示-1。
7.变址寻址方式中,操作数的有效地址是___C___。
A.基址寄存器内容加上形式地址(位移量);B.程序计数器内容加上形式地址;C.变址寄存器内容加上形式地址;D.以上都不对。
8.向量中断是___C___。
A.外设提出中断;B.由硬件形成中断服务程序入口地址;C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D.以上都不对。
9.一个节拍信号的宽度是指_____C_。
A.指令周期;B.机器周期;C.时钟周期;D.存储周期。
10.将微程序存储在EPROM中的控制器是____A__控制器。
A.静态微程序;B.毫微程序;C.动态微程序;D.微程序。
11.隐指令是指___D___。
A.操作数隐含在操作码中的指令;B.在一个机器周期里完成全部操作的指令;C.指令系统中已有的指令;D.指令系统中没有的指令。
2022年西安工商学院软件工程专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、局部性原理是一个持久的概念,对硬件和软件系统的设计和性能都有着极大的影响。
局部性通常有两种不同的形式:时间局部性和空间局部性。
程序员是否编写出高速缓存友好的代码,就取决于这两方面的问题。
对于下面这个函数,说法正确的是()。
int sumvec(int v[N]){int i, sum=0;for(i=0;i<N;i++)sum+= v[i]eturn sum;}A.对于变量i和sum,循环体具有良好的空间局部性B.对于变量i、sum和v[N],循环体具有良好的空间局部性C.对于变量i和sum,循环体具有良好的时间局部性D.对于变量i、sum和v[N],循环体具有良好的时间局部性22、某SRAM芯片,其容量为512×8位,除电源和接地端外,该芯片引出线的最小数目应该是()。
A.23B.25C.50D.193、下列描述中,正确的是()。
A.控制器能理解、解释并执行所有指令以及存储结果B.所有数据运算都在CPU的控制器中完成C.ALU可存放运算结果D.输入、输出装置以及外界的辅助存储器称为外部设备4、在计算机系统中,作为硬件与应用软件之间的界面是()。
A.操作系统B.编译程序C.指令系统D.以上都不是5、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。
A.外存、主存、Cache、寄存器B.外存、主存、寄存器、CacheC.外存、Cache、寄存器、主存D.主存、Cache、寄存器、外存6、一次总线事务中,主设备只需给出一个首地址,从设备就能从首地址开始的若干连续单元读出或写入多个数据。
这种总线事务方式称为()。
A.并行传输B.串行传输C.突发传输D.同步传输7、内部总线(又称片内总线)是指()。
A.CPU内部连接各寄存器及运算部件之间的总线B.CPU和计算机系统的其他高速功能部件之间互相连接的总线C.多个计算机系统之间互相连接的总线D.计算机系统和其他系统之间互相连接的总线8、流水线计算机中,下列语句发生的数据相关类型是()。
2022年西南财经大学天府学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、若数据在存储器中采用以低字节地址为字地址的存放方式(小端存储),则十六进制数12345678H按自己地址由小到大依次存为()。
A.12345678B.87654321C.78563412D.341278562、在全相联映射、直接映射和组相联映射中,块冲突概率最小的是()。
A.全相联映射B.直接映射C.组相联映射D.不一定3、一个C语言程序在一台32位机器上运行,程序中定义了3个变量x、y、z,其中x 和z是int型,y为short型。
当x=127,y=-9时,执行赋值语句z=xty后,x、y、z的值分别是()。
A.x=0000007FH,y=FFF9H,z=00000076HB.x=0000007FH,y=FFF9H,z=FFFFO076HC.X=0000007FH,y-FFF7H,z=FFFF0076HD.X=0000007FH,y=FFF7H,z=00000076H4、在定点机中执行算术运算时会产生溢出,其根本原因是()。
A.主存容量不够B.运算结果无法表示C.操作数地址过大D.栈溢出5、下列关于浮点数加减法运算的叙述中,正确的是()。
I.对阶操作不会引起阶码上溢或下溢Ⅱ.右归和尾数舍入都可能引起阶码上溢Ⅲ.左归时可能引起阶码下溢IV.尾数溢出时结果不一定溢出A.仅Ⅱ、ⅢB. 仅I、Ⅱ、ⅢC.仅I、Ⅲ、IⅣD. I、Ⅱ、Ⅲ、Ⅳ6、按数据传送格式,总线常被划分为()。
A.并行总线与串行总线B.同步总线与异步总线C.系统总线与外总线D.存储总线与I /O总线7、总线按连接部件不同可分为()。
A.片内总线、系统总线、通信总线B.数据总线、地址总线、控制总线C.主存总线I/O总线、DMA总线D.ISA总线、VESA总线、PCI总线8、下列部件中,CPU存取速度由慢到快的排列顺序正确的是()。
A.外存、主存、Cache、寄存器B.外存、主存、寄存器、CacheC.外存、Cache、寄存器、主存D.主存、Cache、寄存器、外存9、假定机器M的时钟频率为200MHz,程序P在机器M上的执行时间为12s。
2022年南宁学院计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、地址线A15~A0(低),若选取用16K×1位存储芯片构成64KB存储器,则应由地址码()译码产生片选信号。
A.A15,A14B.A0,AlC.A14,A13D.A1,A22、在全相联映射、直接映射和组相联映射中,块冲突概率最小的是()。
A.全相联映射B.直接映射C.组相联映射D.不一定3、下列编码中,能检测出所有长度小于或等于校验位(检测位)长度的突发错的校验码是()。
A.循环冗余校验码B.海明码C.奇校验码D.偶校验码4、常用的(n,k)海明码中,冗余位的位数为()。
A.n+kB.n-kC.nD.k5、加法器采用先行进位的根本目的是()。
A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是6、下列有关总线定时的叙述中,错误的是()。
A.异步通信方式中,全互锁协议最慢B.异步通信方式中,非互锁协议的可靠性最差C.同步通信方式中,同步时钟信号可由各设备提供D.半同步通信方式中,握手信号的采样由同步时钟控制7、内部总线(又称片内总线)是指()。
A.CPU内部连接各寄存器及运算部件之间的总线B.CPU和计算机系统的其他高速功能部件之间互相连接的总线C.多个计算机系统之间互相连接的总线D.计算机系统和其他系统之间互相连接的总线8、下列关于计算机操作的单位时间的关系中,正确的是()。
A.时钟周期>指令周期>CPU周期B.指令周期CPU周期>时钟周期C.CPU周期>指令周期>时钟周期D.CPU周期>时钟周期>指令周期9、假定编译器对高级语言的某条语句可以编译生成两种不同的指令序列,A、B和C三类指令的CPl和执行两种不同序列所含的三类指令条数见下表。
则以下结论错误的是()。
I.序列一比序列二少l条指令Ⅱ.序列一比序列二的执行速度快Ⅲ.序列一的总时钟周期数比序列二多1个Ⅳ.序列一的CPI比序列二的CPI大A.I、llB.1、ⅢC. ll、1VD.Ⅱ10、中断屏蔽字的作用是()。
\东华理工大学2008 —2009 学年第一学期计算机组成原理期末考试试题(A1 )卷9、CRT的颜色为256色,则刷新存储器每个单元的字长是()。
A 256位B 16位C 8位D 7位10、直接映射cache的主要优点是实现简单。
这种方式的主要缺点是()。
A 它比其他cache映射方式价格更贵B 如果使用中的2个或多个块映射到cache同一行,命中率则下降C 它的存取时间大于其它cache映射方式D cache中的块数随着主存容量增大而线性增加11、运算器的核心功能部件是()。
A 数据总线B ALUC 状态条件寄存器D 通用寄存器12、某SRAM芯片,其容量为1M×8位,除电源和接地端外,控制端有E和R/W,该芯片的管脚引出线数目是()。
A 20B 28C 30D 3213、单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数以外,另一个数常需采用()。
A 堆栈寻址方式B 立即寻址方式C 隐含寻址方式D 间接寻址方式14、微程序控制器中,机器指令与微指令的关系是()。
A 每一条机器指令由一条微指令来执行B 每一条机器指令由一段用微指令编成的微程序来解释执行C 一段机器指令组成的程序可由一条微指令来执行D 一条微指令由若干条机器指令组成15、双端口存储器所以能进行高速读/写操作,是因为采用了()。
A 高速芯片B 新型器件C 流水技术D 两套相互独立的读写电路二、填空题(每空1分,共16分)1、根据小数点位置不同,定点数分为____________和___________两种表示方法。
2、主存与cache的地址映射有____________、____________、_____________三种方式。
3、一台计算机所有机器指令的集合称为这台计算机的____________。
4、CPU具有_________控制、__________控制、__________控制和__________加工等四项基本功能。
2022年南昌理工学院计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、容量为64块的Cache采用组相联映射方式,字块大小为128个字,每4块为一组。
如果主存为4K块,且按字编址,那么主存地址和主存标记的位数分别为()。
A.16,6B.17,6C.18,8 D .19,82、某一计算机采用主存Cache存储层次结构,主存容量有8个块,Cache容量有4个块,采取直接映射方式。
若主存块地址流为0,1,2,5,4,6,4,7,1,2,4,1,3,7,2,一开始Cache为空,此期间Cache的命中率为()。
A.13.3%B.20%C.26.7%D.33.3%3、在定点机中执行算术运算时会产生溢出,其根本原因是()。
A.主存容量不够B.运算结果无法表示C.操作数地址过大D.栈溢出4、加法器采用先行进位的根本目的是()。
A.优化加法器的结构B.快速传递进位信号C.增强加法器的功能D.以上都不是5、常用的(n,k)海明码中,冗余位的位数为()。
A.n+kB.n-kC.nD.k6、在异步通信方式中,一个总线传输周期的过程是()。
A.先传送数据,再传送地址B.先传送地址,再传送数据C.只传输数据D.无法确定7、控制总线主要用来传送()。
I.存储器和1/O设备的地址码II.所有存储器和I/O设备的时序信号III.所有存储器和1/O设备的控制信号IV.来自I/O设备和存储器的响应信号A.II、IIIB. I,III,IVC. III,IVD.II,III. IV8、已知计算机A的时钟频率为800MHz,假定某程序在计算机A上运行需要12s。
现在硬件设计人员想设计计算机B,希望该程序在B上的运行时间能缩短为8s,使用新技术后可使B的时钟频率大幅度提高,但在B上运行该程序所需要的时钟周期数为在A上的1.5倍。
那么,机器B的时钟频率至少应为()能运到所希望的要求。
A.800MHzB.1.2 GHzC.1.5GHzD.1.8GHz9、在计算机系统中,作为硬件与应用软件之间的界面是()。
2022年南开大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某机器的主存储器共32KB,由16片16K×l位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。
若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。
A.128B.256C.1024D.163842、下列关于页式虚拟存储器的论述,正确的是()。
A.根据程序的模块性,确定页面大小B.可以将程序放置在页面内的任意位置C.可以从逻辑上极大地扩充内存容量,并且使内存分配方便、利用率高D.将正在运行的程序全部装入内存3、浮点数加/减运算过程一般包括对阶、尾数运算、规格化、舍入和判断溢出等步骤。
设浮点数的阶码和尾数均采用补码表示,且位数分别为5位和7位(均含两位符号位)。
若有两个数,即x=2×29/32,y=25×5/8,则用浮点数加法计算xty的最终结果是()。
A.001111100010B.001110100010C.010*********D.发生溢出4、设x为整数,[x]补=1.x1x2x3x4x5,若要x<-16,x1~ x5应满足的条件是()。
A. x1~ x5至少有一个为1B.x1必须为1,x2~x5至少有一个为1C.x1必须为0,x2~x5至少有一个为1D.x1必须为0,x2~x5任意5、假设寄存器的内容为00000000,若它等于-128,则该机器采用了()。
A.原码B.补码C.反码D.移码6、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。
若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。
A.16Mbit/sB.8Mbit/sC.16MB/sD.8MB/s7、总线的半同步通信方式是()。
计算机组成原理题型一、填空题(本大题共5小题,每题2分,共10分)1.若[x]原=xxxxxx ,则[x]补=( ) 2. 3. 4. 5.二、单项选择题(本大题共5小题,每题2分,共10分)从下列各题四个备选答案中选出一个正确答案,并将其代号写在题前面的括号内。
( )1.能够被计算机硬件直接识别的语言是A. 汇编语言B. 高级语言C. 机器语言D. 应用语言( )2. ( )3. ( )4. ( )5.三、计算题(本大题共2小题,每小题5分,共10分)1.用变形补码2 .四、简答题(本大题共2小题,每小题5分,共10分)1.说明2. 顺序存储器和交叉存储器√五、设计题(本大题共2小题,第一小题10分,第二小题20分,本大题30分)1.试用xxxxx 芯片,构成xxxxx 存储器.2.假设某计算机的数据通道如下图所示,请设计以下指令的微操作序列: 1) ADD Rxx ,Rxx 寄存器的内容相加后存入Rxx 。
2)六、分析题(本大题共2小题,第一小题10分,第二小题20分,本大题30分)1.现有xxxxxxx 个中断源,其优先级由高向低按xxxxxxx 顺序排列。
若中断服务程序的执行时间为xxxx μs ,根据下图所示时间轴给出的中断源请求中断的时刻。
画出CPU 执行程序的轨迹。
地址线存储总线C P U 内部总线D服务C服务B服务A服务0 10 20 30 40 50 60 70 80 90 100 120 130 140 t(μs)B与C请求D请求B请求A请求2.设磁盘组有xx片磁盘,每片有两个记录面,最上最下两个面不用。
存储区域内径xxxx,外径xxx,道密度为xxxx道/cm,内层位密度xxx0位/cm,转速转/分。
问:1)共有多少柱面?2)盘组总存储容量是多少?3)数据传输率多少?4)采用定长数据块记录格式,直接寻址的最小单位是什么?寻址命令中如何表示磁盘地址?本科生期末试卷一一.选择题(每小题1分,共10分)1.计算机系统中的存贮器系统是指______。
2022年西北大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、设存储器容量为32字,字长为64位。
模块数m=4,采用低位交叉方式。
存储周期T=200ns,数据总线宽度为64位,总线传输周期r=50ns。
该交叉存储器的带宽是()。
A.32×107bit/sB.8×107bit/sC.73×107bit/sD.18×107bit/s2、主存按字节编址,地址从0A4000H到0CBFFFH,共有()字节;若用存储容量为32K×8位的存储芯片构成该主存,至少需要()片。
A.80K,2B.96K,2C.160K,5 C.192K,53、当定点运算发生溢出时,应()。
A.向左规格化B.向右规格化C.舍入处理D.发出出错信息4、假设在网络中传送采用偶校验码,当收到的数据位为10101010时,则可以得出结论()A.传送过程中未出错B.出现偶数位错C.出现奇数位错D.未出错或出现偶数位错5、下列编码中,能检测出所有长度小于或等于校验位(检测位)长度的突发错的校验码是()。
A.循环冗余校验码B.海明码C.奇校验码D.偶校验码6、按数据传送格式,总线常被划分为()。
A.并行总线与串行总线B.同步总线与异步总线C.系统总线与外总线D.存储总线与I /O总线7、下列有关总线定时的叙述中,错误的是()。
A.异步通信方式中,全互锁协议最慢B.异步通信方式中,非互锁协议的可靠性最差C.同步通信方式中,同步时钟信号可由各设备提供D.半同步通信方式中,握手信号的采样由同步时钟控制8、下列关于配备32位微处理器的计算机的说法中,正确的是()。
该机器的通用寄存器一般为32位Ⅱ.该机器的地址总线宽度为32位Ⅲ.该机器能支持64位操作系统IV.一般来说,64位微处理器的性能比32位微处理器的高A.I、ⅡB.I、ⅢC.I、ⅣD.I、IⅡ、Ⅳ9、下列描述中,正确的是()。
本科生期末试卷(一)二、填空题(每小题2分,共20分)1 字符信息是符号数据,属于处理()领域的问题,国际上采用的字符系统是七单位的()码。
2 按IEEE754标准,一个32位浮点数由符号位S(1位)、阶码E(8位)、尾数M(23位)三个域组成。
其中阶码E的值等于指数的真值()加上一个固定的偏移值()。
3 双端口存储器和多模块交叉存储器属于并行存储器结构,其中前者采用()并行技术,后者采用()并行技术。
4 虚拟存储器分为页式、()式、()式三种。
5 安腾指令格式采用5个字段:除了操作码(OP)字段和推断字段外,还有3个7位的()字段,它们用于指定()2个源操作数和1个目标操作数的地址。
6 CPU从内存取出一条指令并执行该指令的时间称为(),它常用若干个()来表示。
7 安腾CPU中的主要寄存器除了128个通用寄存器、128个浮点寄存器、128个应用寄存器、1个指令指针寄存器(即程序计数器)外,还有64个()和8个()。
8 衡量总线性能的重要指标是(),它定义为总线本身所能达到的最高传输速率,单位是()。
9 DMA控制器按其结构,分为()DMA控制器和()DMA控制器。
前者适用于高速设备,后者适用于慢速设备。
10 64位处理机的两种典型体系结构是()和()。
前者保持了与IA-32的完全兼容,后者则是一种全新的体系结构。
三、简答题(每小题8分,共16分)1 CPU中有哪几类主要寄存器,用一句话回答其功能。
2 指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。
四、计算题(10分)设x=-15,y=+13,数据用补码表示,用带求补器的阵列乘法器求出乘积x×y,并用十进制数乘法进行验证。
五、证明题(12分)用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。
六、设计题(15分)某计算机有下图所示的功能部件,其中M为主存,指令和数据均存放在其中,MDR为主存数据寄存器,MAR为主存地址寄存器,R0~R3为通用寄存器,IR为指令寄存器,PC为程序计数器(具有自动加1功能),C、D为暂存寄存器,ALU为算术逻辑单元,移位器可左移、右移、直通传送。
2022年三亚学院计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某机器字长32位,存储容量64MB,若按字编址,它的寻址范围是()。
A.8MB.16MBC.16MD.8MB2、假定主存地址为32位,按字节编址,主存和Cache之间采用直接映射方式,主存块大小为4个字,每字32位,采用写回(Write Back)方式,则能存放4K字数据的Cache的总容量的位数至少是()。
A.146KB.147KC.148KD.158K3、下列为8位移码机器数[x]移,当求[-x]移时,()将会发生溢出。
A.11111111B.00000000C.10000000D.011l1l114、计算机中表示地址时,采用()。
A.原码B.补码C.移码D.无符号数5、假定有4个整数用8位补码分别表示:rl=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是()。
A.rlxr4B.r2xr3C.rlxr4D.r2xr46、在计数器定时查询方式下,正确的描述是()。
A.总线设备的优先级可变B.越靠近控制器的设备,优先级越高C.各设备的优先级相等D.对硬件电路故障敏感7、总线的数据传输速率可按公式Q=Wf/N计算,其中Q为总线数据传输速率,W为总线数据宽度(总线位宽/8),f为总线时钟频率,N为完成一次数据传送所需的总线时钟周期个数。
若总线位宽为16位,总线时钟频率为8MHz,完成一次数据传送需2个总线时钟周期,则总线数据传输速率Q为()。
A.16Mbit/sB.8Mbit/sC.16MB/sD.8MB/s8、计算机()负责指令译码。
A.算术逻辑单元B.控制单元(或者操作码译码器)C.存储器电路D.输入/输出译码电路9、CPU中不包括()。
A.操作码译码器B.指令寄存器C.地址译码器D通用寄存器10、下列选项中,()不是发生中断请求的条件。
A.一条指令执行结束B.一次I/O操作结束C.机器内部发生故障D.一次DMA操作结束11、对于字符显示器,主机送给显示器的应是显示字符的()A.ASCI 码B.列点阵码C.BCD码D.行点阵码12、在取指操作结束后,程序计数器中存放的是()。
计算机组成原理期末考试试卷及答案计算机组成原理期末考试试卷(1)⼀.选择题(下列每题有且仅有⼀个正确答案,每⼩题2分,共20分)1.假设下列字符码中最后⼀位为校验码,如果数据没有错误,则采⽤偶校验的字符码的是____。
A. 11001011B. 11010110C. 11000001 D。
110010012.在定点⼆进制运算器中,减法运算⼀般通过______ 来实现。
3. A.补码运算的⼆进制加法器 B. 补码运算的⼆进制减法器4. C. 补码运算的⼗进制加法器 D. 原码运算的⼆进制减法器5.下列关于虚拟存储器的说法,正确的是_B___。
A.提⾼了主存储器的存取速度B.扩⼤了主存储器的存储空间,并能进⾏⾃动管理和调度C. 提⾼了外存储器的存取速度D. 程序执⾏时,利⽤硬件完成地址映射6.下列说法正确的是__B__。
A. 存储周期就是存储器读出或写⼊的时间B. 双端⼝存储器采⽤了两套相互独⽴的读写电路,实现并⾏存取C. 双端⼝存储器在左右端⼝地址码不同时会发⽣读/写冲突D. 在cache中,任意主存块均可映射到cache中任意⼀⾏,该⽅法称为直接映射⽅式7.单地址指令中,为了完成两个数的算术运算,除地址码指明的⼀个操作数外,另⼀个操作数⼀般采⽤__C__寻址⽅式。
A. 堆栈B. ⽴即C.隐含D. 间接8.指令系统中采⽤不同寻址⽅式的⽬的主要是___D___ 。
9.A.实现存储程序和程序控制 B.提供扩展操作码的可能并降低指令译码难度10. C .可以直接访问外存 D 。
缩短指令长度,扩⼤寻址空间,提⾼编程灵活性11.下列说法中,不符合RISC 指令系统特点的是__B__。
A. 指令长度固定,指令种类少B. 寻址⽅式种类尽量少,指令功能尽可能强C. 增加寄存器的数⽬,以尽量减少访存的次数D. 选取使⽤频率最⾼的⼀些简单指令,以及很有⽤但不复杂的指令 12.指令周期是指___C___。
13. A .CPU 从主存取出⼀条指令的时间 B .CPU 执⾏⼀条指令的时间 14. C .CPU 从主存取出⼀条指令加上执⾏这条指令的时间 D .时钟周期时间15.假设微操作控制信号⽤n C 表⽰,指令操作码译码输出⽤m I 表⽰,节拍电位信号⽤k M 表⽰,节拍脉冲信号⽤i T 表⽰,状态反馈信息⽤i B 表⽰,则硬布线控制器的控制信号n C 可描述为__D__。
一、单项选择题1.运算器和控制器合称为( )A.主机B.外设C.ALUD.CPU4.补码加法运算是指( )A.操作数用补码表示,符号位单独处理B.操作数用补码表示,连同符号位一起相加C.操作数用补码表示,将加数变补,然后相加D.操作数用补码表示,将被加数变补,然后相加5.动态RAM存储信息依靠的是( )A.电容B.双稳态触发器C.晶体管D.磁场6.下列存储器中,属于半导体存储器的是( )A.硬盘B.动态存储器C.软盘D.光盘7.对于容量为8KB的存储器,寻址所需最小地址位数为( )A.2B.3C.12D.138.一条机器指令中通常包含的信息有( )A.操作码、控制码B.操作码、立即数C.地址码、寄存器号D.操作码、地址码9.下列指令助记符中表示减法操作的是( )A.ADDB.SUBC.ANDD.NEG10.从主存中取回到CPU中的指令存放位置是( )A.指令寄存器B.状态寄存器C.程序计数器D.数据寄存器11.指令执行所需的操作数不会..来自( )A.指令本身B.主存C.寄存器D.控制器12.微程序控制器将微程序存放在( )A.主存中B.寄存器中C.ROM中D.RAM中13.在一个串行传输系统中,每秒可传输12个字节的数据,其比特率是( )A.8bpsB.12bpsC.96bpsD.任意14.并行接口是指( )A.仅接口与外围设备之间采取并行传送B.仅接口与系统总线之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送15.在磁盘中实现输入输出的数据传送方式()A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式1.定点小数的补码表示范围是( )A.-1+2-n≤X≤1-2-nB.-1+2-n≤X≤1+2-nC.-1≤X≤1-2-nD.-1≤X≤1+2-n3.在计算机中磁盘存储器一般用作( C )A.主存B.高速缓存C.辅存D.只读存储器4.为了减少指令中的地址个数,采用的有效办法是( D )A.寄存器寻址B.立即寻址C.变址寻址D.隐地址5.组合逻辑控制器与微程序控制器相比( B )A.组合逻辑控制器的时序系统比较简单B.微程序控制器的时序系统比较简单C.两者的时序系统复杂程度相同D.微程序控制器的硬件设计比较复杂8.二进制补码定点小数1.101表示的十进制数是( C )A.+1.6259.用1K×4的存储芯片组成4KB存储器,需要几片这样的芯片?( A )A.8片B.4片C.2片D.1片10.一地址指令是指( C )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数11.微程序存放在( C )A.堆栈存储器中B.主存储器中C.控制存储器中D.辅助存储器中12.CPU响应DMA请求的时间是( B )A.必须在一条指令执行完毕时B.必须在一个总线周期结束时C.可在任一时钟周期结束时D.在判明没有中断请求之后13.在同步控制方式中( A )A.每个时钟周期长度固定B.各指令的时钟周期数不变C.每个工作周期长度固定D.各指令的工作周期数不变14.CPU响应中断请求( C )A.可在任一时钟周期结束时B.可在任一总线周期结束时C.可在一条指令结束时D.必须在一段程序结束时14.CPU响应中断请求是在( A )A.一个时钟周期结束时B.一个总线周期结束时C.一条指令结束时D.一段程序结束时15.串行接口是指( B )A.接口与系统总线之间为串行传送B.接口与外设之间为串行传送C.接口的两侧都为串行传送D.接口内部只能串行传送3.若16进制数为13F,则其对应的八进制数为( B )A.377 B.477C.577 D.6774.在下列存储器中,属于顺序存取存储器的是( D )A.U盘B.光盘C.磁盘D.磁带5.在下列浮点数的表示中,属于规格化编码的是( A )A.1.101l×2-3B.1.001l×23C.0.0101×2-3D.0.001l×237.在下列磁盘数据记录方式中,不具有...自同步能力的方式是( C ) A.FM B.PMC.NRZl D.MFM8.寄存器堆栈初始化时堆栈指针SP的值为( A )A.0B.1C.栈顶地址D.最大地址9.采用直接寻址方式的操作数存放在( B )A.某个寄存器中B.某个存储器单元中C.指令中D.输入/输出端口中11.比较硬连线控制器和微程序控制器,下列说法正确的是( A )A.硬连线控制器结构简单规整B.硬连线控制器执行速度慢C.微程序控制器执行速度快D.微程序控制器容易实现复杂指令控制13.下列总线或接口中不属于...串行方式的是( D )A.PCI B.RS232C.UART D.USB15.控制DMA数据传送的是( A )A.DMA控制器B.CPUC.外设D.主存3.n+l位定点小数的反码表示范围是( A )A.-1+2-n≤X≤1-2-nB.-2n+1≤X≤2n-1C.-1-2n≤X≤1+2nD.-2n≤X≤-2n+15.若地址总线为A15(高位)~A0(低位),若用4KB的存储芯片组成8KB存储器,则加在各存储芯片上的地址线是(D )A.A11~A0B.A10~A0C.A9~A0D.A8~A07.在存储器堆栈结构中,在栈底为最大地址的堆栈操作中压栈是指( D )A.先使SP减1,再将数据存入SP所指单元B.先使SP加l,再将数据存入SP所指单元C.先将数据存入SP所指单元,再将SP减lD.先将数据存入SP所指单元,再将SP加18.下列寻址方式中,执行速度最快的是( A )A.寄存器寻址B.相对寻址C.直接寻址D.存储器间接寻址9.采用微序控制的主要目的是( B )A.提高速度B.简化控制器设计与结构C.使功能很简单的控制器能降低成本D.不再需要机器语言10.采用异步控制的目的是( A )A.提高执行速度B.简化控制时序C.降低控制器成本D.支持微程序控制方式12.外部设备接口是指( C )A.CPU与系统总线之间的逻辑部件B.系统总线与外部设备之间的逻辑部件C.主存与外围设备之间的逻辑部件D.运算器与外围设备之间的逻辑部件13.在磁盘中实现输入输出数据传送的方式( C )A.只采取程序查询等待方式B.只采取程序中断方式C.只采取DMA方式D.既有DMA方式,也有中断方式14.在CPU中,指令寄存器IR用来存放( A )A.正在执行的指令B.即将执行的指令C.已执行的指令D.指令地址15.中断屏蔽字的作用是( B )A.暂停外设对主存的访问B.暂停对某些中断的响应C.暂停对一切中断的响应D.暂停CPU对主存的访问4.在下列存储器中,属于挥发性的存储器是( D )A.ROMB.光盘C.磁盘D.RAM7.一地址指令是指( B )A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能处理单操作数也能处理双操作数D.必须隐含提供另一个操作数8.下列寻址方式中,执行速度最快的是( A )A.立即寻址B.寄存器间接寻址C.直接寻址D.相对寻址9.在微程序控制中,机器指令和微指令的关系是( B )A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微指令序列来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成10.同步控制方式是指( C )A.各指令的执行时间相同B.各指令占用的节拍数相同C.由统一的时序信号进行定时控制D.必须采用微程序控制方式11.CPU可直接访问的存储器是( D )A.虚拟存储器B.磁盘存储器C.磁带存储器D.主存储器14.在CPU中,程序计数器PC用来存放( D )A.现行指令B.下条指令C.操作数的地址D.下条指令的地址15.在磁盘的各磁道中( B )A.最外圈磁道的位密度最大B.最内圈磁道的位密度最大C.中间磁道的位密度最大D.所有磁道的位密度一样大7.零地址指令可选的寻址方式是(C)A.立即寻址B.间接寻址C.堆栈寻址D.寄存器寻址8.为了减少指令中的地址数,可以采用(B)A.直接寻址B.隐含寻址C.相对寻址D.变址寻址9.程序计数器是指(D)A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.存放下一条指令地址的寄存器10.在同步控制方式中(A)A.每个机器周期长度固定B.每个机器周期长度不固定C.每个工作周期长度固定D.各指令的机器周期数不变11.作为主要的控制方式,异步控制常用于(A)A.单总线结构中B.微型计算机中的CPU控制中C.组合逻辑控制器中D.微程序控制器中12.存放微程序的存储器是(D)A.主存B.硬盘C.随机存储器D.只读存储器13.并行接口是指(C)A.仅接口与系统总线之间采取并行传送B.仅接口与外围设备之间采取并行传送C.接口的两侧均采取并行传送D.接口内部只能并行传送14.主设备通常指(D)A.发送信息的设备B.接收信息的设备C.主要的设备D.申请并获取总线控制权的设备15.在磁盘数据记录方式中,用调频制记录数据“1”时,电流的变化方向是(C)A.0次B.1次C.2次D.无任何变化17.为了实现输入输出操作,指令中(D)A.必须指明外围设备的设备号B.必须指明外围接口中寄存器的地址码C.必须同时指明外围设备号与接口中寄存器的总线地址D.对单独编址方式,可以指明设备号或端口地址;对统一编址方式,可以指明寄存器的总线地址19.CPU响应中断的时机是(C)A.可在任一机器周期结束时B.可在任一工作周期结束时C.必须在一条指令执行完毕时D.必须在执行完当前程序段时20.在写磁盘过程中,适配器向主机发出DMA请求是在(B)A.扇区缓冲器满时B.扇区缓冲器空时C.寻道完成时D.启动磁盘时3.n+1位定点小数的补码表示范围是( B )A.1≤X≤1-2n B.-2n≤X≤2n-1C.1≤X≤1+2n D.2n≤X≤-2n +14.在下列存储器中,不属于...磁表面存储器的是( D )A.磁带B.磁盘C.磁鼓D.光盘7.在存储器堆栈结构中,堆栈指针SP的内容是( A )A.栈顶单元地址B.栈底单元地址C.栈顶单元内容D.栈底单元内容10.采用同步控制的目的是( C )A.提高执行速度B.简化控制时序C.满足不同操作对时间安排的需要D.满足不同设备对时间安排的需要14.在CPU中,数据寄存器DR是指( D )A.可存放指令的寄存器B.可存放程序状态字的寄存器C.本身具有计数逻辑与移位逻辑的寄存器D.可编程指定多种功能的寄存器15.在磁盘的各磁道中( D )A.最外圈磁道的道容量最大B.最内圈磁道的道容量最大C.中间磁道的道容量最大D.所有磁道的道容量一样大4.定点小数的补码表示范围是(C)A.-1<x<1B.-1<x≤1C.-1≤x<1D.-1≤x≤17.动态RAM的特点是(C)A.工作中存储内容会产生变化B.工作中需要动态地改变访存地址C.每次读出后,需根据原存内容重写一次D.每隔一定时间,需要根据原存内容重写一遍8.下列存储器中可在线改写的只读存储器是(B)A.EEPROMB.EPROMC.ROMD.RAM9.在计算机的层次化存储器结构中,虚拟存储器是指(C)A.将主存储器当作高速缓存使用B.将高速缓存当作主存储器使用C.将辅助存储器当作主存储器使用D.将主存储器当作辅助存储器使用10.单地址指令(D)A.只能对单操作数进行加工处理B.只能对双操作数进行加工处理C.既能对单操作数进行加工处理,也能对双操作数进行运算D.无处理双操作数的功能12.在同步控制方式中(A)A.各指令的执行时间相同B.各指令占用的机器周期数相同C.由统一的时序信号进行定时控制D. CPU必须采用微程序控制方式13.CPU响应DMA请求的时间是(C)A.必须在一条指令执行完毕B.必须在一个总线周期结束C.可在任一时钟周期结束D.在判明设有中断请求之后14.在微程序控制中,机器指令和微指令的关系是(A)A.每一条机器指令由一条微指令来解释执行B.每一条机器指令由一段微程序来解释执行C.一段机器指令组成的工作程序,可由一条微指令来解释执行D.一条微指令由若干条机器指令组成16.下列设备中,适合通过DMA方式与主机进行信息交换的是(B)A.键盘B.电传输入机C.针式打印机D.磁盘17.串行接口是指(C)A.接口与系统总线之间采取串行传送B.接口与外围设备之间采取串行传送C.接口的两侧采取串行传送D.接口内部只能串行传送18.向量中断的向量地址是(D)A.通过软件查询产生B.由中断服务程序统一产生C.由中断源硬件提供D.由处理程序直接查表获得20.在调相制记录方式中(C)A.相邻位单元交界处必须变换磁化电流方向B.相邻位单元交界处,电流方向不变C.当相邻两位数值相同时,交界处变换电流方向D.当相邻两位数值不同时,交界外变换电流方向一、填空题(本大题共12小题,每空2分,共48分)请在每小题的空格中填上正确答案。
2022年东南大学计算机科学与技术专业《计算机组成原理》科目期末试卷B(有答案)一、选择题1、某计算机的存储系统由Cache一主存系统构成,Cache的存取周期为10ms,主存的存取周期为50ms。
在CPU执行一段程序时,Cache完成存取的次数为4800次,主存完成的存取次数为200次,该Cache一主存系统的效率是()。
【注:计算机存取时,同时访问Cache和主存,Cache访问命中,则主存访问失效;Cache访问未命中,则等待主存访问】A.0.833B.0.856C.0.95 8D.0.8622、下列关于页式虚拟存储器的论述,正确的是()。
A.根据程序的模块性,确定页面大小B.可以将程序放置在页面内的任意位置C.可以从逻辑上极大地扩充内存容量,并且使内存分配方便、利用率高D.将正在运行的程序全部装入内存3、在原码两位乘中,符号位单独处理,参加操作的数是()。
A.原码B.绝对值的补码C.补码D.绝对值4、下列关于各种移位的说法中正确的是()。
I.假设机器数采用反码表示,当机器数为负时,左移时最高数位丢0,结果出错;右移时最低数位丢0,影响精度Ⅱ在算术移位的情况下,补码左移的前提条件是其原最高有效位与原符号位要相同Ⅲ.在算术移位的情况下,双符号位的移位操作中只有低符号位需要参加移位操作()A. Ⅲ、ⅡB.只有ⅡC.只有ⅢD.全错5、假定有4个整数用8位补码分别表示:rl=FEH,r2=F2H,r3=90H,r4=F8H,若将运算结果存放在一个8位寄存器中,则下列运算会发生溢出的是()。
A.rlxr4B.r2xr3C.rlxr4D.r2xr46、总线的通信控制主要解决()问题。
A.由哪个主设备占用总线B.通信双方如何获知传输开始和结束C.通信过程中双方如何协调配合D.B和C7、在()结构中,外部设备可以和主存储器单元统一编址。
A.单总线B.双总线C.三总线D.以上都可以8、下列描述中,正确的是()。
《计算机组成原理》期末自测试卷A一、填空题:(每空1分,共15分)1、原码一位乘法中,符号位与数值位(),运算结果的符号位等于()。
2、码值80H:若表示真值0,则为()码;若表示真值―128,则为()码。
3、微指令格式分为()型微指令和()型微指令,其中,前者的并行操作能力比后者强。
4、在多级存储体系中,Cache存储器的主要功能是()。
5、在下列常用术语后面,写出相应的中文名称:VLSI( ), RISC( ), DMA( ), DRAM( )。
6、为了实现CPU对主存储器的读写访问,它们之间的连线按功能划分应当包括(),()()。
7、从计算机系统结构的发展和演变看,近代计算机是以()为中心的系统结构。
二、单项选择题:(每题2分,共40分)1、寄存器间接寻址方式中,操作数处于()中。
A、通用寄存器B、主存C、程序计数器D、堆栈2、CPU是指()。
A、运算器B、控制器C、运算器和控制器D、运算器、控制器和主存3、若一台计算机的字长为2个字节,则表明该机器()。
A、能处理的数值最大为2位十进制数。
B、能处理的数值最多由2位二进制数组成。
C、在CPU中能够作为一个整体加以处理的二进制代码为16位。
D、在CPU中运算的结果最大为2的16次方4、在浮点数编码表示中,()在机器数中不出现,是隐含的。
A、基数B、尾数C、符号D、阶码5、控制器的功能是()。
A、产生时序信号B、从主存取出一条指令C、完成指令操作码译码D、从主存取出指令,完成指令操作码译码,并产生有关的操作控制信号,以解释执行该指令。
6、虚拟存储器可以实现()。
A、提高主存储器的存取速度B、扩大主存储器的存储空间,并能进行自动管理和调度C、提高外存储器的存取周期D、扩大外存储器的存储空间7、32个汉字的机内码需要()。
A、8字节B、64字节C、32字节D、16字节8、相联存储器是按()进行寻址的存储器。
A、地址指定方式B、堆栈指定方式C、内容指定方式D、地址指定方式与堆栈存储方式结合9、状态寄存器用来存放()。
2022年大连理工大学计算机科学与技术专业《计算机组成原理》科目期末试卷A(有答案)一、选择题1、某机器的主存储器共32KB,由16片16K×l位(内部采用128×128存储阵列)的DRAM芯片字和位同时扩展构成。
若采用集中式刷新方式,且刷新周期为2ms,那么所有存储单元刷新一遍需要()个存储周期。
A.128B.256C.1024D.163842、下面关于计算机Cache的论述中,正确的是()。
A.Cache是一种介于主存和辅存之间的存储器,用于主存和辅存之间的缓冲存储B.如果访问Cache不命中,则用从内存中取到的字节代替Cache中最近访问过的字节C.Cache的命中率必须很高,一般要达到90%以上D.Cache中的信息必须与主存中的信息时刻保持一致3、用海明码对长度为8位的数据进行检/纠错时,若能纠正一位错,则校验位数至少为()。
A.2B.3C.4D.54、十进制数-0.3125的8位移码编码为()。
A.D8HB.58HC.A8HD.28H5、关于浮点数在IEEE754标准中的规定,下列说法中错误的是()。
I.浮点数可以表示正无穷大和负无穷大两个值Ⅱ.如果需要,也允许使用非格式化的浮点数Ⅲ.对任何形式的浮点数都要求使用隐藏位技术IⅣ.对32位浮点数的阶码采用了偏移值为l27的移码表示,尾数用原码表示6、总线宽度与下列()有关。
A.控制线根数B.数据线根数C.地址线根数D.以上都不对7、为了对n个设备使用总线的请求进行仲裁,如果使用独立请求方式,则需要()根控制线。
A.nB.log2n+2C.2nD.38、某计算机主频为1.2GHz,其指令分为4类,它们在基准程序中所占比例及CPI如下表所示。
该机的MIPS数是()。
A.100B.200C.400D.6009、在计算机系统中,作为硬件与应用软件之间的界面是()。
A.操作系统B.编译程序C.指令系统D.以上都不是10、若每个汉字用16×16的点阵表示,7500个汉字的字库容量是()A.16KBB.240KBC.320KBD.IMB11、下列选项中,用于设备和设备控制器(I/O接口)之间互连的接口标准是()。
得分统计表:请将试卷及答题纸全部交上来!!一、选择题:(每题1分,共60分)1.冯.诺伊曼机工作方式的基本特点是。
A.机器以存储器为中心 B.按地址访问并顺序执行指令C.堆栈操作 D.存储器按内容选择地址2.存储单元是指___________。
A.存放一个字节的所有存储元集合 B.存放一个存储字的所有存储元集合C.存放一个二进制信息位的存储元集合 D.存放一条指令的存储元集合3.微型计算机的发展通常以为技术标志。
A.操作系统 B.磁盘 C.软件 D.微处理器4.计算机使用总线结构便于增减外设,同时。
A.减少了信息传输量B.提高了信息的传输速度C.减少了信息传输线的条数5.微型计算机中控制总线提供的完整信息是。
①存储器和I/O设备的地址码②所有存储器和I/O设备的时序信号和控制信号③来自I/O设备和存储器的响应信号A.上述各项B.上述①②两项C.上述②③两项 D.上述①③两项6.所谓三总线结构的计算机是指。
A.地址线、数据线和控制线三组传输线B.I/O总线、主存总线和DMA总线三组传输线C.I/O总线、主存总线和系统总线三组传输线7.以下描述PCI总线的基本概念中,正确的是。
A.PCI总线是一个与处理器时钟频率无关的高速外围总线B.PCI总线需要人工方式与系统配置C.系统中只允许一条PCI总线8.某一RAM芯片,其容量为32K×8位,除电源和接地端外,该芯片出线最少数目是A. 23B. 25C.26 D.409.一个四体并行低位交叉存储器,每个模块的容量为64K×32位,存储周期为200ns,在下述说法中____是正确的。
A.在200ns内,存储器能向CPU提供256位二进制信息B.在200ns内,存储器能向CPU提供128位二进制信息C.在200ns内,每个模块能向CPU提供64位二进制信息10.某计算机字长是32位,它的存储容量是64KB,按字编址,它的寻址范围是。
A.16KB B.16K C.32K D.32KB11.Cache的地址映像中,若主存中的任一块均可映射到Cache内的任一块的位置上,称作。
A.直接映像 B.全相联映像 C.组相联映像12.和辅存相比,主存的特点是。
A.容量小,速度快,成本高B.容量小,速度快,成本低C.容量大,速度快,成本高13.采用虚拟存储器的目的是。
A.提高主存的速度 B.扩大辅存的存取空间 C.扩大存储器的寻址空间14.在磁表面存储器的记录方式中,。
A.不归零制和归零制的记录密度是一样的B.不归零的记录方式中不需要同步信号,故记录密度比归零制高C.不归零记录方式由于磁头线圈中始终有电流,因此抗干扰性能好15.磁盘转速提高一倍,则。
A.平均查找时间缩小一半B.其存取速度也提高一倍C.不影响查找时间16.中断向量地址是______。
A.子程序入口地址 B.中断服务程序入口地址 C.中断服务程序入口地址的地址17.DMA方式中,周期窃取是窃取一个_______。
A.存取周期 B.指令周期 C.CPU周期 D.总线周期专业:计算机科学与技术课程名称:计算机组成原理学分:3.5试卷编号(A)课程编号:133102 考试方式:闭卷考试时间:120分钟拟卷人(签字):拟卷日期:审核人(签字):18.以下叙述是正确的。
A.外部设备一旦发出中断请求,便立即得到CPU的响应。
B.外部设备一旦发出中断请求,CPU应立即响应。
C.中断方式一般用于处理随机出现的服务请求。
19.I/O与主机交换信息的方式中,DMA方式的特点是_________________ A.CPU与设备串行工作,传送与主程序串行工作B.CPU与设备并行工作,传送与主程序串行工作C.CPU与设备并行工作,传送与主程序并行工作20.通道对CPU的请求形式是________。
A.中断B.通道命令C.跳转指令D.自陷21.I/O编址方式通常可分统一编址和不统一编址,。
A. 统一编址是将I/O地址看作是存储器地址的一部分,可用专门的I/O指令对设备进行访问。
B.不统一编址是指I/O地址和存储器地址是分开的,所以对I/O访问必须有专门的I/O指令。
C.统一编址是指I/O地址和存储器地址是分开的,所以可用访存指令实现CPU 对设备的访问。
22.下列叙述中正确是_______________A. 程序中断方式和DMA方式中实现数据传送都需要中断请求B.程序中断方式中有中断请求,DMA方式中没有中断请求C.程序中断方式和DMA方式中都有中断请求,但目的不同23.若一个8位组成的字符至少需要10位来传送,这是_________传送方式。
A.同步 B.异步 C.并联 D.混合24.设寄存器内容为10000000,若它等于-128,则为。
A.原码 B.反码 C.补码 D.移码25.下列数中最大的数为。
A.(10010101)2 B.(227)8 C.(96)16 D.(150)1026.设寄存器位数为8位,机器数采用补码形式(含1位符号位)。
对应于十进制数-27,寄存器内容为。
A.27H B.9BH C.E5H D.E3H27.设机器字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得,算术右移一位得。
A.F4H EDH B.B4H 6DH C.F4H 9DH D.B5H EDH 28.浮点数的表示范围和精度取决于。
A.阶码的位数和尾数的机器数形式 B.阶码的机器数形式和尾数的位数C.阶码的位数和尾数的位数 D.阶码的机器数形式和尾数的机器数形式29.采用规格化的浮点数是为了。
A.增加数据的表示范围 B.增加数据的表示精度C.防止运算时数据溢出 D.方便浮点运算30.在定点补码运算器中,若采用双符号位,当时表示结果溢出。
A.双符号位相同 B.双符号位不同C.两个正数相加 D.两个负数相加31.一地址指令中,为完成两个数的算术运算,除地址译码指明的一个操作数外,另一个数常采用。
A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式 D.寄存器寻址方式32.寄存器间接寻址方式中,操作数在中。
A.通用寄存器B.堆栈C.主存单元33.采用基址寻址可扩大寻址范围且。
A.基址寄存器内容由操作系统确定, 在程序执行过程中不可变B.基址寄存器内容由用户确定,在程序执行过程中不可变C.基址寄存器内容由操作系统确定, 在程序执行过程中可变34.堆栈寻址方式中,设A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元,如果进栈操作的动作顺序是(A)→Msp,(SP)-1→SP,那么出栈操作的动作顺序应为。
A.(Msp)→A,(SP)+1→SP B.(SP)+1→SP,(Msp)→A C.(SP)-1→SP,(Msp)→A35.设变址寄存器为X,形式地址为D,某机具有先变址再间址的寻址方式,则这种寻址方式的有效地址为。
A.EA=(X)+D B.EA=(A)+(D)C.EA=((X)+D)36.扩展操作码是_ __A.操作码字段以外的辅助操作字段的代码B.指令格式中不同字段设置的操作码C.一种指令优化技术,即让操作码的长度随数地址数的减少而增加,不同地址数的指令可以具有不同的操作码长度37.设相对寻址的转移指令占两个字节,第一字节是操作码,第二字节是相对位移量(用补码表示),若CPU每当从存储器取出一个字节,即自动完成(PC)+1→PC。
设当前PC的内容为2000H,要求转移到2008H地址,则该转移指令第二字节的内容为_ __。
A.08H B.06H C.0AH38.若数据在存储器中采用以低字节地址为字地址的存放方式,则十六进制数87654321H按字节地址有小到大依次存为____。
A.12345678 B.78563412 C.2143658739.设机器字长为16位,存储器按字节编址,设PC的当前为1000H,当读取一条双字长指令后,PC值为。
A.1001HB.1002HC.1004H40.指令系统中采用不同寻址方式的主要目的是。
A.简化指令B.提高访存速度C.缩短指令字长,扩大寻址空间,提高编程灵活性41.在一地址格式的指令中,下列是正确的。
A.仅有一个操作数,其地址由指令的地址码提供B.可能有一个操作数,也可能有两个操作数C.一定有两个操作数,另一个是隐含的42.__ _便于处理数组问题A.间接寻址B.相对寻址C.基址寻址D.变址寻址43.指令周期是_____。
A.CPU操作一条指令的时间B.CPU从主存取出一条指令的时间C.CPU从主存取出一条指令加上执行这条指令的时间44.中断标志触发器用于_____。
A.向CPU发中断请求B.指示CPU是否进入中断周期C.开放或关闭中断周期45.向量中断是______。
A.外设提出中断B.由硬件形成中断服务程序入口地址C.由硬件形成向量地址,再由向量地址找到中断服务程序入口地址46.程序计数器的位数取决于_______。
A.存储器的容量 B.机器字长 C.指令字长47.某机有四级中断,优先级从高到低为1,2,3,4。
若将优先级顺序修改,改后1级中断的屏蔽字为1011,2级中断的屏蔽字为1111,3级中断的屏蔽字为0011,4级中断的屏蔽字为0001,则修改后的优先顺序从高到低为_____。
A.1,3,4,2 B.1,2,4,3 C.2,1,3,448.超标量流水技术____A.缩短原来流水线的处理器周期B.在每个时钟周期内同时并发多条指令C.把多条能并行操作的指令组合成一条具有多个操作码字段的指令49.中断周期前是______,中断周期后是_______。
A.执行周期,取指周期B.取指周期,执行周期C.间指周期,执行周期50.由于CPU内部操作的速度较快,而CPU访问一次存储器的时间较长,因此机器周期通常由____来确定。
A.指令周期B.存取周期C.间址周期51.以下叙述中错误的是______。
A.指令周期的第一个操作是取指令B.取指令操作是控制器自动进行的C.为了进行取指令操作,控制器需要得到相应的指令52.在单总线结构的CPU中,连接在总线上的多个部件_____。
A.某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据B.某一时刻只有一个可以向总线发送数据,但可以多个同时从总线接收数据C.可以多个同时向总线发送数据,并且可以有多个同时从总线接收数据53.在微程序控制器中,机器指令与微指令的关系是。
A.每一条机器指令由一条微指令来执行B.每一条机器指令由若干条微指令组成的微程序来解释执行C.若干条机器指令组成的程序可由一个微程序来执行54.在微指令的控制方式中,若微指令命令个数已确定,则A.直接控制方式和编码控制方式不影响微指令的长度B.直接控制方式的微指令字长比编码控制方式的微指令字长短C.编码控制方式的微指令字长比直接控制方式的微指令字长短55.将微程序存储在EPROM中的控制器是控制器。