数字电路复习资料
- 格式:doc
- 大小:200.27 KB
- 文档页数:5
1、数制(二进制、八进制、十进制、十六进制)之间的转换。
2、编码:8421BCD码、余3码、格雷码、ASCII码。
3、二进制数的原码、反码和补码表示及运算。
4、基本逻辑运算,逻辑门。
5、了解:三态门三种状态。
6、了解:TTL集成电路和CMOS集成电路。
7、逻辑代数运算规则。
8、逻辑函数表达式的变换、化简(重点:卡诺图化简法)、真值表、逻辑图。
9、组合电路分析与设计:(1)根据逻辑电路图写出逻辑式并化简为最简与或形式,或列出真值表,指出电路的逻辑功能。
(2)给出逻辑电路的功能描述,用给定的逻辑门设计电路。
(3)利用74138和门电路产生逻辑函数,或者根据74LS138组成的电路写出输出函数表达式并化简。
(4)利用数据选择器和门电路产生逻辑函数,或者根据数据选择器组成的电路写出输出函数表达式并化简。
10、PLD、PROM、PLA、PAL、GAL、CPLD、FPGA的中文含义。
11、时序逻辑电路与组合逻辑电路的主要区别。
12、触发器具有的稳定状态数。
13、触发器的状态转换图、特性方程、状态方程。
14、不同类型触发器的相互转换。
15、时序电路的分析与设计:(1)分析:时序电路的驱动方程、状态方程、输出方程、状态转换图、逻辑功能、能否自启动。
(2)使用JK触发器或D触发器设计指定进制的计数器。
(3)利用74161、74160设计任意进制的计数器。
16、ROM、RAM的功能。
17、ROM、RAM存储器的字数、位数、存储容量、地址代码位数。
18、了解:D/A转换器、A/D转换器的相关概念,如电路结构、分辨率等。
数字电路-期末考试复习题及答案题目1题目描述请简要解释什么是布尔代数。
答案布尔代数是一种数学结构和符号系统,用来分析和操作逻辑表达式和逻辑函数。
题目2题目描述请说明什么是逻辑门。
答案逻辑门是用来实现布尔代数运算的电子元件,根据输入信号的不同组合产生不同的输出信号。
题目3题目描述请列举并解释四种常见的逻辑门。
答案1. 与门 (AND Gate):输出为真仅当所有输入都为真。
2. 或门 (OR Gate):输出为真当至少有一个输入为真。
3. 非门 (NOT Gate):输出为真当输入为假,反之亦然。
4. 异或门 (XOR Gate):输出为真当输入中只有一个为真。
题目4题目描述请简述卡诺图的作用。
答案卡诺图是一种通过绘制格子状图表来简化逻辑函数的工具。
它可以帮助找到最简约的逻辑表达式,并减少数字电路的复杂性。
题目5题目描述请解释什么是时序逻辑和组合逻辑。
答案时序逻辑是一种根据输入信号的不同时间顺序产生不同输出的逻辑电路。
组合逻辑是仅根据输入信号的当前状态产生输出的逻辑电路。
题目6题目描述请说明同步电路和异步电路的区别。
答案同步电路中的各个部件在时钟信号的控制下按照一定的顺序工作。
异步电路中的各个部件则不受时钟信号的控制,可以独立工作。
题目7题目描述请列举至少三个常见的数字电路应用。
答案1. 计算机内存2. 数字时钟3. 数据传输和存储系统以上是数字电路期末考试复习题的部分内容,希望能帮助你进行复习。
Made by 遇见 第一套一.选择题(18分)1.以下式子中不正确的是( ) a .1•A =A b .A +A=A c .B A B A +=+ d .1+A =12.已知B A B B A Y ++=下列结果中正确的是( )a .Y =Ab .Y =Bc .Y =A +Bd .B A Y +=3.TTL 反相器输入为低电平时其静态输入电流为( ) a .-3mA b .+5mA c .-1mA d .-7mA4.下列说法不正确的是( ) a .集电极开路的门称为OC 门b .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c .OC 门输出端直接连接可以实现正逻辑的线或运算d 利用三态门电路可实现双向传输 5.以下错误的是( )a .数字比较器可以比较数字大小b .实现两个一位二进制数相加的电路叫全加器c .实现两个一位二进制数和来自低位的进位相加的电路叫全加器d .编码器可分为普通全加器和优先编码器 6.下列描述不正确的是( )a .触发器具有两种状态,当Q=1时触发器处于1态b .时序电路必然存在状态循环c .异步时序电路的响应速度要比同步时序电路的响应速度慢d .边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk 触发器),触发器当前状态Q 3 Q 2 Q 1为“011”,请问时钟作用下,触发器下一状态为( )a .“110”b .“100”c .“010”d .“000”8、下列描述不正确的是( )a .时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。
b .寄存器只能存储小量数据,存储器可存储大量数据。
c .主从JK 触发器主触发器具有一次翻转性d .上面描述至少有一个不正确 9.下列描述不正确的是( )a .EEPROM 具有数据长期保存的功能且比EPROM 使用方便b .集成二—十进制计数器和集成二进制计数器均可方便扩展。
数字电路复习题(注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。
)1、逻辑电路可以分为组合逻辑电路电路和时序逻辑电路电路。
2、数字电路的基本单元电路是门电路和触发器。
3、数字电路的分析工具是逻辑代数(布尔代数)。
4、(50.375 )10 = (110010.011 )2 = (32.6 )165、3F4H = (0001000000010010 )8421BCD6、数字电路中的最基本的逻辑运算有与、或、非。
7、逻辑真值表是表示数字电路输入和输出之间逻辑关系的表格。
8、正逻辑的与门等效于负逻辑的或门。
9、表示逻辑函数的4 种方法是真值表、表达式、卡诺图、逻辑电路图。
其中形式惟一的是真值表。
10、对于变量的一组取值,全体最小项之和为 1 。
11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时这个最小项的取值都是0 。
12、对于变量的任一组取值,任意两个最小项之积为0。
13、与最小项ABC相邻的最小项有ABC 、ABC 、ABC 。
14、组合逻辑电路的特点是输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件)。
15、按电路的功能分,触发器可以分为RS 、JK 、D 、T 、T '。
16、时序电路可分为同步时序逻辑电路和异步时序逻辑电路两种工作方式。
17、描述时序电路逻辑功能的方法有逻辑方程组(含驱动方程、输出方程、状态方程)、状态图、状态表、时序图。
18、(251)10 = (11111011)2 = (FB)1619、全体最小项之和为 1 。
20、按照使用功能来分,半导体存储器可分为RAM 和ROM。
21、RAM可分为动态RAM和静态RAM。
22、存储器以字为单位组织内部结构,1 个字含有若干个存储单元。
1 个字中所含的位数(即存储单元的个数)称为字长。
字数与字长的乘积表示存储器的容量。
可编辑修改精选全文完整版数字电路逻辑设计A复习题一、单选题(每小题2分,共计20分。
)1.一个比特时间是1ms,串行传输8个比特所需要的时间是()。
A.1msB.16msC.8ms答案:C知识点:第一章难度:1解析:串行传输比特只能一个比特一个比特的传输,传输8个比特则需要8倍的比特时间,即8ms2.写出下图的比特序列是()。
CLKAA.010*********B.001100110011C.000011110000答案:B知识点:第一章难度:2解析:一个比特持续一个时钟周期,因此波形A的每一个高低电平均持续了两个时钟周期,比特序列即为:001100113.当与门的输入是什么状态时与门的输出是高电平()。
A.任意一个输入是高电平B.全部输入都是高电平C.没有输入是高电平答案:B知识点:第二章难度:2解析:与门的逻辑功能:输入全部是高电平时输出才是高电平。
4.由5级触发器构成的二进制计数器,能计数的最大模是()。
A.16B.32C.10答案:B知识点:第六章难度:3解析:若有n级触发器,则可计数的最大模是2n,当n=5时,则可计数的最大模是25=32。
5.JK触发器状态置1时J、K输入端状态是()。
A.J=1,K=1B.J=0,K=1C.J=1,K=0答案:C知识点:第五章难度:1解析:JK触发器的动作特点:当J=1,K=0时,JK触发器置1。
二、填空题(每空2分,共计20分。
)1.数制转换(1100111)2=( )10=( )8答案:(1100111)2=( 103 )10=( 147 )8知识点:第一章难度:2解析:二进制数转换成十进制数:把非零位的权相加,本题中1100111=1+2+4+32+64=103。
2.数字电路可分为两大类:组合逻辑电路和()。
答案:时序逻辑电路知识点:第四章难度:1解析:逻辑电路的分类:当前输出只和当前输入有关的组合逻辑电路,当前输出不仅和当前输入有关,还和前一时刻的输出有关的时序逻辑电路。
数字电路期末复习题及答案一、填空题1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用1 和0 来表示。
2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。
3、逻辑代数又称为布尔代数。
最基本的逻辑关系有与、或、非三种。
常用的几种导出的逻辑运算为与非或非与或非同或异或。
4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。
5、逻辑函数F=A B C D+A+B+C+D= 1 。
6、逻辑函数F=ABA+++= 0 。
BABBA7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。
8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。
9、触发器有2个稳态,存储8位二进制信息要8个触发器。
10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。
11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。
12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。
13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重要的参数为脉宽。
14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。
15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的七段显示译码器。
16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。
17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时序电路和异步时序电路。
二、选择题1、一位十六进制数可以用 C 位二进制数来表示。
A.1B.2C.4D. 162、十进制数25用8421BCD码表示为 B 。
A.10 101B.0010 0101C.100101D.101013、以下表达式中符合逻辑运算法则的是D。
A.C·C=C2B.1+1=10C.0<1D.A+1=14、当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n5、在何种输入情况下,“与非”运算的结果是逻辑0。
第4章检测题(共80分,100分钟)一、填空题(每空0.5分,共25分)1、在时间上和数值上均作连续变化的电信号称为模拟信号;在时间上和数值上离散的信号叫做数字信号。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的位权不同。
十进制计数各位的基是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进制数,按照三位一组转换成八进制;按四位一组转换成十六进制。
9、8421BCD码是最常用也是最简单的一种BCD代码,各位的权依次为8、4、2、1。
8421BCD码的显著特点是它与二进制数码的4位等值0~9完全相同。
10、原码、反码和补码是把符号位和数值位一起编码的表示方法,是计算机中数的表示方法。
在计算机中,数据常以补码的形式进行存储。
11、逻辑代数的基本定律有分配律、结合律、交换律、反演律和非非律。
12、最简与或表达式是指在表达式中或项最少,且与项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作“1”或“0”。
二、判断正误题(每小题1分,共8分)1、输入全为低电平“0”,输出也为“0”时,必为“与”逻辑关系。
(错)2、或逻辑关系是“有0出0,见1出1”。
(错)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
(对)5、格雷码相邻两个代码之间至少有一位不同。
(错)6、B=+是逻辑代数的非非定律.(错)7、卡诺图中为1的方格均表示一个逻辑函数的最小项。
(对)A∙AB8、原码转换成补码的规则就是各位取反、末位再加1。
(对)三、选择题(每小题2分,共12分)1、逻辑函数中的逻辑“与”和它对应的逻辑代数运算关系为(B )。
A、逻辑加 B、逻辑乘 C、逻辑非2.、十进制数100对应的二进制数为(C)。
A、1011110 B、1100010 C、1100100 D、11000100 3、和逻辑式AB表示不同逻辑关系的逻辑式是(B)。
A、BBA+ B、B∙ D、AA+A∙ C、BBA+4、数字电路中机器识别和常用的数制是(A)。
A、二进制 B、八进制 C、十进制 D、十六进制5、[+56]的补码是(D)。
A、00111000B B、11000111B C、01000111B D、01001000B6、所谓机器码是指(B)。
A、计算机内采用的十六进制码B、符号位数码化了的二进制数码C、带有正负号的二进制数码D、八进制数四、简述题(每小题3分,共12分)1、数字信号和模拟信号的最大区别是什么?数字电路和模拟电路中,哪一种抗干扰能力较强?答:数字信号是离散的,模拟信号是连续的,这是它们的最大区别。
它们之中,数字电路的抗干扰能力较强。
2、何谓数制?何谓码制?在我们所介绍范围内,哪些属于有权码?哪些属于无权码?答:数制是指计数的进制,如二进制码、十进制码和十六进制码等等;码制是指不同的编码方式,如各种BCD 码、循环码等。
在本书介绍的范围内,8421BCD 码和2421BCD 码属于有权码;余3码和格雷码属于无权码。
3、试述补码转换为原码应遵循的原则及转换步骤。
答:一般按照求负数补码的逆过程,数值部分应是最低位减1,然后取反。
但是对二进制数来说,先减1后取反和先取反后加1得到的结果是一样的,因此也可以采用取反加1 的方法求其补码的原码。
4、试述卡诺图化简逻辑函数的原则和步骤。
答:用卡诺图化简时,合并的小方格应组成正方形或长方形,同时满足相邻原则。
利用卡诺图化简逻辑函数式的步骤如下:①根据变量的数目,画出相应方格数的卡诺图;②根据逻辑函数式,把所有为“1”的项画入卡诺图中;③用卡诺圈把相邻最小项进行合并,合并时就遵照卡诺圈最大化原则;④根据所圈的卡诺圈,消除圈内全部互非的变量,每一个圈作为一个“与”项,将各“与”项相或,即为化简后的最简与或表达式。
五、计算题(共43分)1、用代数法化简下列逻辑函数(12分)①B A C B A F ++=)(=C B A + ②BCB AC A F ++==B C A +③ABC C B A C AB BC A C B A F ++++==BC B A AB ++ ④DC A C ABD C D C B B A F ++++==C B D C B A ++2、用卡诺图化简下列逻辑函数(12分)①)13,2,1()12,11,10,5,4,3(d m F ∑+∑= =D B A C B C B ++②)13,12,9,8,7,6,5,3,2,1()(m ABCD F ∑==C A D C C A ++③∑==),、、、15 14, 12, 8, 7, 6, 1, 0() (m D C B A F =BC D C A C B A ++④∑∑+==)),、、、12 9, ,3(15 14, 8, 7, 5, 1, 0() (d m D C B A F =DC A ABC C BD A +++3、完成下列数制之间的转换(8分)①(365)10=(101101101)2=(555)8=(16D )16 ②(11101.1)2=(29.5)10=(35.4)8=(1D.8)16 ③(57.625)10=(71.5)8=(39.A )164、完成下列数制与码制之间的转换(5分)①(47)10=(01111010)余3码=(01000111)8421码 ②(3D )16=(00101101)格雷码5、写出下列真值的原码、反码和补码(6分)①[+36]=[0 0100100B ]原=[0 1011011B ]反=[0 1011100B ]补 ②[-49]=[1 0110001B ]原=[1 1001110B ]反=[1 1001111B ]补一、填空题(每空0.5分,共25分)1、具有基本逻辑关系的电路称为 门电路 ,其中最基本的有 与门 、 或门 和非门。
2、具有“相异出1,相同出0”功能的逻辑门是 异或 门,它的反是 同或 门。
3、数字集成门电路按 开关 元件的不同可分为TTL 和CMOS 两大类。
其中TTL 集成电路是 双极 型,CMOS 集成电路是 单极 型。
集成电路芯片中74LS 系列芯片属于 双极 型集成电路,CC40系列芯片属于 单极 型集成电路。
4、功能为“有0出1、全1出0”的门电路是 或非 门;具有“ 有1出1,全0出0 ”功能的门电路是或门;实际中集成的 与非 门应用的最为普遍。
5、普通的TTL 与非门具有 图腾 结构,输出只有 高电平“1” 和 低电平“0” 两种状态;经过改造后的三态门除了具有 “1” 态和 “0” 态,还有第三种状态 高阻 态。
6、使用三态门可以实现总线结构;使用 OC 门可实现“线与”逻辑。
7、一般TTL 集成电路和CMOS 集成电路相比, TTL 集成门的带负载能力强, CMOS 集成门的抗干扰能力强; CMOS 集成门电路的输入端通常不可以悬空。
8、一个 PMOS 管和一个 NMOS 管并联时可构成一个传输门,其中两管源极相接作为 输入 端,两管漏极相连作为 输出 端,两管的栅极作为 控制 端。
9、具有图腾结构的TTL 集成电路,同一芯片上的输出端,不允许 并 联使用;同一芯片上的CMOS 集成电路,输出端可以 并 联使用,但不同芯片上的CMOS 集成电路上的输出端是不允许 并 联使用的。
10、TTL 门输入端口为 “与” 逻辑关系时,多余的输入端可 悬空 处理;TTL 门输入端口为 “或” 逻辑关系时,多余的输入端应接 低 电平;CMOS 门输入端口为“与”逻辑关系时,多余的输入端应接 高 电平,具有“或”逻辑端口的CMOS 门多余的输入端应接 低 电平;即CMOS 门的输入端不允许 悬空 。
11、能将某种特定信息转换成机器识别的 二进 制数码的 组合 逻辑电路,称之为 编码 器;能将机器识别的 二进 制数码转换成人们熟悉的十进 制或某种特定信息的 逻辑电路,称为 译码 器;74LS85是常用的 集成 逻辑电路 数值比较 器。
12、在多路数据选送过程中,能够根据需要将其中任意一路挑选出来的电路,称之为 数据选择 器,也叫做 多路 开关 。
二、判断正误题(每小题1分,共10分)1、组合逻辑电路的输出只取决于输入信号的现态。
(对)2、3线—8线译码器电路是三—八进制译码器。
(错)3、已知逻辑功能,求解逻辑表达式的过程称为逻辑电路的设计。
(错)4、编码电路的输入量一定是人们熟悉的十进制数。
(错)5、74LS138集成芯片可以实现任意变量的逻辑函数。
(错)6、组合逻辑电路中的每一个门实际上都是一个存储单元。
(错)7、74系列集成芯片是双极型的,CC40系列集成芯片是单极型的。
(对)8、无关最小项对最终的逻辑结果无影响,因此可任意视为0或1。
(对)9、三态门可以实现“线与”功能。
(错) 10、共阴极结构的显示器需要低电平驱动才能显示。
(错)三、选择题(每小题2分,共20分)1、具有“有1出0、全0出1”功能的逻辑门是( B )。
A 、与非门 B 、或非门 C 、异或门 D 、同或门2、下列各型号中属于优先编译码器是( C )。
A 、74LS85 B 、74LS138 C 、74LS148 D 、74LS483、七段数码显示管TS547是( B )。
A 、共阳极LED 管 B 、共阴极LED 管 C 、极阳极LCD 管 D 、共阴极LCD 管4、八输入端的编码器按二进制数编码时,输出端的个数是( B )。
A 、2个 B 、3个 C 、4个 D 、8个 5.四输入的译码器,其输出端最多为( D )。
A 、4个 B 、8个 C 、10个 D 、16个 6,当74LS148的输入端70~I I 按顺序输入11011101时,输出02~Y Y 为(B )。
A 、101B 、010 C 、001D 、110 7、一个两输入端的门电路,当输入为1和0时,输出不是1的门是(D )。