《数字逻辑》考试答案
- 格式:doc
- 大小:372.10 KB
- 文档页数:10
数字逻辑复习题有答案1. 什么是数字逻辑中的“与”操作?答案:在数字逻辑中,“与”操作是一种基本的逻辑运算,它只有当所有输入信号都为高电平(1)时,输出信号才为高电平(1)。
如果任何一个输入信号为低电平(0),则输出信号为低电平(0)。
2. 描述数字逻辑中的“或”操作。
答案:在数字逻辑中,“或”操作是另一种基本的逻辑运算,它只要至少有一个输入信号为高电平(1),输出信号就为高电平(1)。
只有当所有输入信号都为低电平(0)时,输出信号才为低电平(0)。
3. 如何理解数字逻辑中的“非”操作?答案:“非”操作是数字逻辑中最基本的逻辑运算之一,它将输入信号的电平状态取反。
如果输入信号为高电平(1),输出信号则为低电平(0);反之,如果输入信号为低电平(0),输出信号则为高电平(1)。
4. 解释数字逻辑中的“异或”操作。
答案:数字逻辑中的“异或”操作是一种逻辑运算,它只有在输入信号中有一个为高电平(1)而另一个为低电平(0)时,输出信号才为高电平(1)。
如果输入信号相同,即都是高电平或都是低电平,输出信号则为低电平(0)。
5. 什么是数字逻辑中的“同或”操作?答案:“同或”操作是数字逻辑中的一种逻辑运算,它只有在输入信号都为高电平(1)或都为低电平(0)时,输出信号才为高电平(1)。
如果输入信号不同,即一个为高电平一个为低电平,输出信号则为低电平(0)。
6. 什么是触发器,它在数字逻辑中的作用是什么?答案:触发器是一种具有记忆功能的数字逻辑电路,它可以存储一位二进制信息。
在数字逻辑中,触发器用于存储数据、实现计数、寄存器和移位寄存器等功能。
7. 简述D触发器的工作原理。
答案:D触发器是一种常见的触发器类型,它的输出状态由输入端D的电平决定。
当触发器的时钟信号上升沿到来时,D触发器会将输入端D的电平状态锁存到输出端Q,从而实现数据的存储和传递。
8. 什么是二进制计数器,它的功能是什么?答案:二进制计数器是一种数字逻辑电路,它能够按照二进制数的顺序进行计数。
中国石油大学(北京)远程教育学院《数字逻辑》期末复习题一、单项选择题1. TTL 门电路输入端悬空时,应视为( A )A. 高电平B. 低电平C. 不定D. 高阻2. 最小项D C B A 的逻辑相邻项是( D )A .ABCDB .D BC A C .CD AB D .BCD A3. 全加器中向高位的进位1+i C 为( D )A. i i i C B A ⊕⊕B.i i i i i C B A B A )(⊕+C.i i i C B A ++D.i i i B C A )(⊕4. 一片十六选一数据选择器,它应有( A )位地址输入变量A. 4B. 5C. 10D. 165. 欲对78个信息以二进制代码表示,则最少需要( B )位二进制码A. 4B. 7C. 78D. 106. 十进制数25用8421BCD 码表示为(B )101 01017. 常用的BCD码有(C )A:奇偶校验码B:格雷码C:8421码 D:ASCII码8. 已知Y A AB AB=++,下列结果中正确的是(C)A:Y=A B:Y=B C:Y=A+B D: Y A B=+9. 下列说法不正确的是( D)A:同一个逻辑函数的不同描述方法之间可相互转换B:任何一个逻辑函数都可以化成最小项之和的标准形式C:具有逻辑相邻性的两个最小项都可以合并为一项D:任一逻辑函数的最简与或式形式是唯一的10. 逻辑函数的真值表如下表所示,其最简与或式是(C )A: ABC ABC ABC++B: ABC ABC ABC ++C: BC AB + D: BC AC + 11.以下不是逻辑代数重要规则的是( D ) 。
A. 代入规则B. 反演规则C. 对偶规则D. 加法规则12.已知函数E)D (C B A F +⋅+=的反函数应该是( A ) 。
A. [])E (D C B A F +⋅+⋅= B. [])E D (C B A F +⋅+⋅= C. [])E (D C B A F +⋅+⋅= D. [])E D (C B A F +⋅+⋅=13.组合逻辑电路一般由( A )组合而成。
数字逻辑期末考试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑中的基本逻辑门?A. 与门B. 或门C. 非门D. 所有选项都是答案:D2. 一个三输入的与门,当输入全为1时,输出为:A. 0B. 1C. 随机D. 无法确定答案:B3. 一个异或门的真值表中,当输入相同时,输出为:A. 1B. 0C. 随机D. 无法确定答案:B4. 下列哪个不是触发器的类型?A. SR触发器B. JK触发器C. D触发器D. AND触发器答案:D5. 在数字电路中,同步计数器和异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 计数精度D. 计数方式答案:B6. 一个4位二进制计数器,其最大计数值为:A. 15B. 16C. 32D. 64答案:A7. 以下哪个不是数字逻辑设计中常用的简化方法?A. 布尔代数简化B. 卡诺图简化C. 逻辑门替换D. 逻辑表简化答案:C8. 在数字电路中,一个信号的上升沿指的是:A. 信号从0变为1的瞬间B. 信号从1变为0的瞬间C. 信号保持不变D. 信号在变化答案:A9. 一个D触发器的Q输出端在时钟信号上升沿时:A. 保持不变B. 翻转状态C. 跟随D输入端D. 随机变化答案:C10. 以下哪个不是数字逻辑中的状态机?A. Moore机B. Mealy机C. 有限状态机D. 无限状态机答案:D二、填空题(每空2分,共20分)11. 在布尔代数中,逻辑与操作用符号______表示。
答案:∧12. 一个布尔函数F(A,B,C)=A∨B∧C的最小项为______。
答案:(1,1,1)13. 在数字电路设计中,卡诺图是一种用于______的工具。
答案:布尔函数简化14. 一个4位二进制加法器的输出端最多有______位。
答案:515. 一个同步计数器在计数时,所有的触发器都______时钟信号。
答案:接收16. 一个JK触发器在J=K=1时,其状态会发生______。
数字逻辑试题1答案一、填空:(每空1分,共20分)1、(20.57)8=(10.BC)162、(63.25)10=(111111.01)23、(FF)16=(255)104、[X]原=1.1101,真值X=-0.1101,[X]补=1.0011。
5、[X]反=0.1111,[X]补=0.1111。
6、-9/16的补码为1.0111,反码为1.0110。
7、已知葛莱码1000,其二进制码为1111,已知十进制数为92,余三码为110001018、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态。
9、逻辑代数的基本运算有三种,它们是_与_、_或__、_非_。
10、FAB1,其最小项之和形式为_。
FA B AB11、RS触发器的状态方程为_Q n1SRQ n_,约束条件为SR0。
12、已知F1AB、F2ABAB,则两式之间的逻辑关系相等。
13、将触发器的CP时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路。
二、简答题(20分)1、列出设计同步时序逻辑电路的步骤。
(5分)答:(1)、由实际问题列状态图(2)、状态化简、编码(3)、状态转换真值表、驱动表求驱动方程、输出方程(4)、画逻辑图(5)、检查自起动2、化简FABABCA(BAB)(5分)答:F03、分析以下电路,其中RCO为进位输出。
(5分)答:7进制计数器。
4、下图为PLD电路,在正确的位置添*,设计出FAB函数。
(5分)15分注:答案之一。
三、分析题(30分)1、分析以下电路,说明电路功能。
(10分)解:XY m(3,5,6,7)m(1,2,4,7)2分ABCiXY0000000101010010111010001101101101011111该组合逻辑电路是全加器。
以上8分2、分析以下电路,其中X为控制端,说明电路功能。
(10分)解:FXA B C XABCXABCXABCXABCXABC4分FX(ABC)X(A B C ABC)4分所以:X=0完成判奇功能。
数字逻辑试题1答案一、填空:(每空1分,共20分) 1、(20.57)8 =( 10.BC )16 2、(63.25) 10= ( 111111.01 )2 3、(FF )16= ( 255 )104、[X]原=1.1101,真值X= -0.1101,[X]补 = 1.0011。
5、[X]反=0.1111,[X]补= 0.1111。
6、-9/16的补码为1.0111,反码为1.0110 。
7、已知葛莱码1000,其二进制码为1111, 已知十进制数为92,余三码为1100 01018、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态 。
9、逻辑代数的基本运算有三种,它们是_与_ 、_或__、_非_ 。
10、1⊕⊕=B A F ,其最小项之和形式为_ 。
AB B A F += 11、RS 触发器的状态方程为_n n Q R S Q +=+1_,约束条件为0=SR 。
12、已知B A F ⊕=1、B A B A F +=2,则两式之间的逻辑关系相等。
13、将触发器的CP 时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路 。
二、简答题(20分)1、列出设计同步时序逻辑电路的步骤。
(5分) 答:(1)、由实际问题列状态图 (2)、状态化简、编码 (3)、状态转换真值表、驱动表求驱动方程、输出方程 (4)、画逻辑图 (5)、检查自起动2、化简)(B A B A ABC B A F +++=(5分) 答:0=F3、分析以下电路,其中RCO 为进位输出。
(5分) 答:7进制计数器。
4、下图为PLD 电路,在正确的位置添 * , 设计出B A F ⊕=函数。
(5分)5分 注:答案之一。
三、分析题(30分)1、分析以下电路,说明电路功能。
(10分)解: ∑∑==)7,4,2,1()7,6,5,3(m Y m X 2分A B Ci X Y 0 0 0 0 0 0110 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1该组合逻辑电路是全加器。
数字逻辑试题及答案# 数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字逻辑中,逻辑“与”操作的特点是:- A. 只要有一个输入为0,输出就为0- B. 所有输入为1时,输出才为1- C. 至少有一个输入为1,输出就为1- D. 所有选项都不正确答案:A2. 下列哪个不是组合逻辑电路的特点?- A. 输出只依赖于当前的输入- B. 输出可以延迟- C. 没有记忆功能- D. 具有固定的输出响应时间答案:B3. 触发器的主要用途是:- A. 存储一位二进制信息- B. 作为逻辑门使用- C. 进行算术运算- D. 以上都不是答案:A4. 以下哪个不是数字逻辑中的布尔代数基本运算?- A. 与(AND)- B. 或(OR)- C. 非(NOT)- D. 加(ADD)答案:D5. 一个4位二进制计数器在计数到15后,下一个状态是:- A. 0- B. 1- C. 16- D. 不确定答案:A...(此处省略其他选择题,以保持总字数约1000字)二、简答题(每题10分,共30分)1. 解释什么是“异或”(XOR)逻辑门,并给出其真值表。
答案:“异或”(XOR)逻辑门是一种二输入逻辑门,其输出仅当输入不相等时为1。
如果两个输入相同,输出为0。
其真值表如下:```A |B | Y--0 | 0 | 00 | 1 | 11 | 0 | 11 | 1 | 02. 什么是同步时序逻辑电路,与异步时序逻辑电路有何不同?答案:同步时序逻辑电路是指电路中的所有触发器都由同一个时钟信号控制,状态转换是同步进行的。
而异步时序逻辑电路中,触发器的状态转换不是由统一的时钟信号控制,可能存在不同的延迟,导致状态转换可能不同步。
3. 描述一个简单的数字逻辑电路设计,实现2位二进制加法器的功能。
答案:一个2位二进制加法器可以由两个全加器和一个进位逻辑构成。
每个全加器接收两个输入位和一个进位输入,产生一个和位和一个进位输出。
数字逻辑试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,逻辑“与”运算的符号是:A. ∨B. ∧C. ⊕D. ⊗答案:B2. 下列哪个不是布尔代数的基本运算?A. 与B. 或C. 非D. 模答案:D3. 一个逻辑门的输出为高电平,当且仅当:A. 所有输入都是高电平B. 至少有一个输入是高电平C. 所有输入都是低电平D. 至少有一个输入是低电平答案:A4. 一个异或门的输出为高电平时,输入的状态是:A. 两个输入相同B. 两个输入不同C. 只有一个输入为高电平D. 只有一个输入为低电平答案:B5. 一个D触发器的输出在时钟信号的上升沿时:A. 保持不变B. 翻转C. 变为高电平D. 变为低电平答案:A6. 逻辑函数Y = A + B'C 的最小项表达式是:A. m(0,1,2,3,4,7)B. m(1,2,3,5,6,7)C. m(0,1,2,3,5,6)D. m(0,1,2,3,4,5,6,7)答案:A7. 一个4位二进制计数器在计数过程中,从0000到1111的计数顺序是:A. 0000, 0001, 0010, ..., 1111B. 1111, 1101, 1100, ..., 0000C. 1111, 1110, 1101, ..., 0000D. 0000, 1111, 1110, ..., 0001答案:A8. 在数字电路中,一个三态门的输出状态可以是:A. 只有高电平B. 只有低电平C. 高电平、低电平或高阻态D. 高电平或低电平答案:C9. 一个寄存器可以存储的二进制数的最大位数是:A. 8位B. 16位C. 32位D. 64位答案:C10. 下列哪个不是数字电路中的触发器类型?A. SR触发器B. JK触发器C. D触发器D. T触发器答案:A二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“或”运算的符号是______。
答案:∨2. 一个逻辑门的输出为低电平,当且仅当所有输入都是______电平。
数字逻辑试题及答案一、单项选择题(每题2分,共10分)1. 以下哪个是数字逻辑中的逻辑运算?A. 加法B. 减法C. 与运算D. 乘法答案:C2. 在数字逻辑中,一个逻辑门的输出是:A. 0B. 1C. 0或1D. 任意数字答案:C3. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 无记忆功能C. 可以进行算术运算D. 可以进行逻辑运算答案:B4. 触发器的主要用途是:A. 逻辑运算B. 存储信息C. 放大信号D. 转换信号答案:B5. 一个4位二进制计数器可以计数到:A. 8B. 16C. 32D. 64答案:B二、多项选择题(每题3分,共15分)1. 下列哪些是数字逻辑中常用的逻辑门?A. 与门B. 或门C. 非门D. 异或门E. 与非门答案:ABCDE2. 在数字逻辑中,以下哪些可以作为信号的表示?A. 电压B. 电流C. 电阻D. 电容E. 电感答案:AB3. 以下哪些是数字电路的基本组成元素?A. 逻辑门B. 电阻C. 电容D. 触发器E. 运算放大器答案:ABD4. 在数字逻辑中,以下哪些是常见的电路类型?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合信号电路E. 微处理器答案:ABD5. 以下哪些是数字电路设计时需要考虑的因素?A. 电路的复杂性B. 电路的功耗C. 电路的可靠性D. 电路的成本E. 电路的尺寸答案:ABCDE三、填空题(每题2分,共10分)1. 在数字逻辑中,一个逻辑门的输出状态取决于其_________。
答案:输入状态2. 一个D触发器的输出在时钟信号的_________沿触发。
答案:上升沿3. 一个4位二进制计数器的计数范围是从_________到_________。
答案:0000到11114. 一个逻辑电路的输出是其输入的_________。
答案:逻辑函数5. 在数字逻辑中,使用_________可以表示一个逻辑函数的真值表。
答案:卡诺图四、简答题(每题5分,共15分)1. 描述一个典型的组合逻辑电路的工作原理。
数字逻辑试题及答案一、选择题(每题2分,共20分)1. 以下哪个是数字逻辑电路中的基本逻辑运算?A. 加法B. 减法C. 乘法D. 与运算2. 一个3输入的与门,当所有输入都为高电平时,输出为:A. 低电平B. 高电平C. 浮空D. 不确定3. 一个D触发器的Q端在时钟信号上升沿触发时,其状态变化为:A. 保持不变B. 从0变到1C. 从1变到0D. 从D输入端状态变化4. 在数字电路中,以下哪个不是布尔代数的基本定理?A. 幂等律B. 交换律C. 反演律D. 分配律5. 一个4位二进制计数器在计数到31后,下一个状态是:A. 00000B. 00001C. 11111D. 不能确定6. 以下哪个不是数字逻辑电路设计中的优化方法?A. 布尔代数简化B. 逻辑门替换C. 增加冗余D. 逻辑划分7. 一个异或门的真值表中,当输入相同,输出为:A. 0B. 1C. 无法确定D. 无输出8. 在数字电路中,同步计数器与异步计数器的主要区别在于:A. 计数范围B. 计数速度C. 电路复杂度D. 计数精度9. 以下哪个不是数字逻辑电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 逻辑门10. 一个简单的数字逻辑电路设计中,如果需要实现一个2输入的或门,至少需要几个与门?A. 1B. 2C. 3D. 4答案:1. D2. B3. D4. C5. B6. C7. A8. B9. D10. A二、填空题(每空2分,共20分)1. 数字逻辑电路中最基本的逻辑运算包括______、或运算、非运算。
2. 一个2输入的与门,当输入都为高电平时,输出为______。
3. 布尔代数的基本定理包括______、结合律、分配律等。
4. 一个D触发器的Q端在时钟信号上升沿触发时,Q端状态与______相同。
5. 4位二进制计数器的计数范围是从______到1111。
6. 数字逻辑电路设计中的优化方法包括布尔代数简化、逻辑门替换、______等。
数字逻辑总复习题答案一、选择题1. 以下哪个选项是数字逻辑中的基本逻辑运算?A. 与运算B. 或运算C. 非运算D. 所有以上选项答案:D2. 在数字逻辑中,一个变量的真值表可以有多少行?A. 1B. 2C. 4D. 8答案:C3. 逻辑门电路中的输出状态取决于输入状态,以下哪个描述是正确的?A. 输出状态与输入状态相同B. 输出状态与输入状态相反C. 输出状态由输入状态的组合决定D. 输出状态与输入状态无关答案:C二、填空题1. 在数字逻辑中,逻辑或运算的符号通常表示为______。
答案:∨2. 一个三变量的逻辑函数,其真值表最多可以有______种不同的输出组合。
答案:83. 逻辑门电路中的与非门(NAND)可以看作是______和______的组合。
答案:与门,非门三、简答题1. 请简述数字逻辑中的布尔代数基本定理。
答案:布尔代数的基本定理包括交换律、结合律、分配律、幂等律、补余律等,这些定理是构建和简化逻辑表达式的基础。
2. 描述逻辑门电路中的异或(XOR)门的功能。
答案:异或门的输出仅在输入状态中奇数个为真时为真,其余情况下输出为假。
四、计算题1. 给定逻辑函数F(A, B, C) = Σ(0, 1, 2, 7),请写出其对应的真值表。
答案:| A | B | C | F ||||||| 0 | 0 | 0 | 0 || 0 | 0 | 1 | 1 || 0 | 1 | 0 | 1 || 0 | 1 | 1 | 0 || 1 | 0 | 0 | 1 || 1 | 0 | 1 | 0 || 1 | 1 | 0 | 0 || 1 | 1 | 1 | 1 |2. 利用卡诺图化简逻辑函数F(A, B, C, D) = Σ(0, 1, 2, 3, 8, 9,10, 11, 12, 13, 14, 15)。
答案:F(A, B, C, D) = A'C + BD请注意,以上内容仅为示例,实际的试题和答案应根据具体的课程内容和教学要求来制定。
中国石油大学(北京)远程教育学院《数字逻辑》期末复习题一、单项选择题1. TTL 门电路输入端悬空时,应视为( A )A. 高电平B. 低电平C. 不定D. 高阻 2. 最小项D C B A 的逻辑相邻项是( D )A .ABCDB .D BC A C .CD AB D .BCD A 3. 全加器中向高位的进位1+i C 为( D )A. i i i C B A ⊕⊕B.i i i i i C B A B A )(⊕+C.i i i C B A ++D.i i i B C A )(⊕4. 一片十六选一数据选择器,它应有( A )位地址输入变量 A. 4 B. 5 C. 10 D. 165. 欲对78个信息以二进制代码表示,则最少需要( B )位二进制码 A. 4 B. 7 C. 78 D. 106. 十进制数25用8421BCD 码表示为(B )A.10 101B.0010 0101C.100101D.10101 7. 常用的BCD 码有(C )A:奇偶校验码 B:格雷码 C:8421码 D:ASCII 码 8. 已知Y A AB AB =++,下列结果中正确的是(C )A:Y=A B:Y=B C:Y=A+B D: Y A B =+ 9. 下列说法不正确的是( D )A:同一个逻辑函数的不同描述方法之间可相互转换 B:任何一个逻辑函数都可以化成最小项之和的标准形式 C:具有逻辑相邻性的两个最小项都可以合并为一项 D:任一逻辑函数的最简与或式形式是唯一的10. 逻辑函数的真值表如下表所示,其最简与或式是(C )A: ABC ABC ABC ++ B: ABC ABC ABC ++ C: BC AB + D: BC AC +11.以下不是逻辑代数重要规则的是( D ) 。
A. 代入规则B. 反演规则C. 对偶规则D. 加法规则 12.已知函数E)D (C B A F +⋅+=的反函数应该是( A ) 。
A. [])E (D C B A F +⋅+⋅=B. [])E D (C B A F +⋅+⋅=C. [])E (D C B A F +⋅+⋅=D.[])E D (C B A F +⋅+⋅=13.组合逻辑电路一般由( A )组合而成。
A 、门电路B 、触发器C 、计数器D 、寄存器 14.求一个逻辑函数F 的对偶式,可将F 中的( A )。
A 、“·”换成“+”,“+”换成“·”,常数中的“0”“1”互换 B 、原变量换成反变量,反变量换成原变量 C 、变量不变D 、常数中的“0”换成“1”,“1”换成“0”15.逻辑函数()()()()=++++=E A D A C A B A F ( A ) 。
A. AB+AC+AD+AE B. A+BCED C. (A+BC)(A+DE) D. A+B+C+D+E 16.下列逻辑电路中,不是组合逻辑电路的有( D ) A 、译码器 B 、编码器 C 、全加器 D 、寄存器 17.逻辑表达式A+BC=( C )A 、AB B 、A+C C 、(A+B)(A+C)D 、B+C18.在( A )输入情况下,“或非”运算的结果是逻辑“1”。
A.全部输入为“0” B.全部输入为“1”C.任一输入为“0”,其他输入为“1”D.任一输入为“1”19.逻辑函数()6,5,4,2m F 1∑=同 C B B A F 2+=之间关系为( A ) A.21F F = B. 21F F = C. 21F F = D.无关 20.时序逻辑电路一定包含( A )A 、触发器B 、组合逻辑电路C 、移位寄存器D 、译码器 21.时序逻辑电路中必须有( A )A 、输入逻辑变量B 、时钟信号C 、计数器D 、编码器22.逻辑函数()()=++++++++=C B A C B A C)B C)(A B (A F ( A ) 。
A.)5,4,1,0(m ∏ B. m(0,1,4,5)∑C.()5,4m ∑D. A(B+C)23.已知函数--+=D C B A F ,根据反演规则得到的反函数是( A ) A .D)C ()B A (+⋅+-- B .(A+B )(C+D ) C .B A -D .CD B A -24.最小项D C B A 的逻辑相邻项是( D )A .ABCDB .D BC A C .CD AB D .BCD A 25.Mealy 型时序逻辑电路的输出( C )。
A.只与当前外部输入有关B. 只与电路内部状态有关C.与外部输入和内部状态都有关D. 与外部输入和内部状态都无关 26.逻辑函数()()()=++++++=C B A C B A C B A F ( A ) 。
A.)7,6,3(M ∏ B. ()5,6,7m ∑C.()7,6,3m ∑D. A(B+C) 27.JK 触发器在CP 脉冲作用下,欲实现n1n Q Q =+,则输入信号不能为( D )A .J=K=0B .J=Q ,K=QC .J=Q ,K=QD .J=Q,K=0 28.逻辑函数ABC C AB BC A C B A C B A C)B,F(A,++++==( A ) A .∑m(0,1,3,6,7) B .∏m(0,1,3,6,7) C .∑m(6,7) D .AB+C 29.下列触发器中没有约束条件的是( D ) A 、基本RS 触发器 B 、主从RS 触发器C 、维持阻塞RS 触发器D 、边沿D 触发器30.欲得到D 触发器的功能,以下诸图中唯有图( A )是正确的A. B.C. D.31. 以下四个系列的 TTL 集成电路,其中功耗最小的为( D )A. CT74B. CT74HC. CT74SD. CT74LS 32. 下列门电路,不属于基本逻辑门的是( A )A. 异或门B. 与门C. 或门D. 非门 33.n 个变量函数的最小项是 ( C ) 。
A. n 个变量的积项,它包含全部n 个变量 B. n 个变量的和项,它包含n 个变量C.每个变量都以原、反变量的形式出现,且仅出现一次D. n 个变量的和项,它不包含全部变量34. 下图示触发器电路的特征方程Q n+1 =( A )A. B. C. D. T 35. 图示ROM 阵列逻辑图,当地址为A1A0=10时,该字单元的内容为( C )A. 1l10B. 111C. 1010D. 100 36. 译码器的逻辑功能是将(D )A:输入的二进制代码译成对应输出的二进制代码 B:输入的高、低电平译成对应输出的二进制代码 C:输入的高、低电平译成对应输出的高、低电平 D:输入的二进制代码译成对应输出的高、低电平 37. =+++AB B A B A B A ________ ( A )A. AB. BC. 1D.038. 由与非门构成的基本RS 触发器两个输入端1,0____==R S 时,触发器的状态为( C ) A.0,1__==Q Q B.Q=1,=__Q 1 C. Q=0,=__Q 1 D. Q=0,=__Q 0nnQ T Q T +n TQ +Q TnQ27. 下图所示逻辑图输出为“1”时,输入变量ABCD取值组合为(C )A. 0B. 101C. 1110D. 111132. 集电极开路门(OC 门)在使用时须在( C )之间接一电阻.A. 输出与地B. 输出与输入C. 输出与电源D. 输入与电源二、填空题1.组合电路中的险象可根据竞争冒险的原因不同分为静态险象和动态险象。
2.数字逻辑电路一般分为组合逻辑电路和时序逻辑电路。
3.组合逻辑电路的特点是在任何时刻电路产生的稳定输出信号仅与该时刻电路的___输入信号有关。
4.组合逻辑电路的分析和设计所用到的主要工具是真值表,而时序逻辑电路的分析和设计所要用到的工具主要是状态表和状态图。
5.如果决定某一事件发生的多个条件中,只要有一个或一个以上条件成立,事件便可发生,则这种因果关系称之为或逻辑。
6.将逻辑函数表达式F中所有的“·”变成“+”,“+”变成“·”,“0”变成“1”,“1”变成“0”,原变量变成反变量,反变量变成原变量,则所得到的新的函数为原函数F 的反函数,这一规则称为反演规则。
7.时序电路一般由组合逻辑、存储器件和反馈回路三部分组成。
8.同步时序电路常用的方法有表格法和代数法。
9.判断一个电路是否可能产生险象的方法有代数法和卡诺图法。
2.两个带符号的二进制的真值N1=-01010,N2=+10011,则[N1]原= 101010,[N1]补= 110110,[N1]反=-110101,[N2]补= 010011。
3.十进制正数N=5493,它的对10的补数为[N10]补= 05493。
4.逻辑代数是一种二值代数系统,即任何逻辑变量的取值只有两种可能性,取值0或取值1。
5.描述逻辑函数的方法常用的方法有:逻辑表达式、真值表和卡诺图三种。
6.常用的触发器有D触发器、JK触发器、RS触发器和T触发器。
7.计数器按工作方式可分同步计数器和异步计数器 ;按其进位制可分为二进制计数器、十进制计数器和任意进制计数器 ;按其功能可分为:加法计数器,减法计数器和加/减可逆计数器等。
8.已知a=110,b=101,则a与b相或的结果为111 。
三、判断题1.判断两个逻辑函数是否相等,通常有两种方法,一种是列出输入变量所有可能的取值的组合;另一种是逻辑代数的公理,定理和规则证明(对)2.描述逻辑函数常用方法有逻辑表达式、真值表、卡诺图(错)3.如果一个具有n个变量的函数和项包含全部n个变量,每个变量都以原变量或反变量形式出现,且仅出现一次,则这个和项称为最小项(错)4.2421码的1011,其权展开式为3(错)5. 加法器是克服了空翻的寄存器( 错)6. 单向移位寄存器电路中没有组合逻辑电路( 对)7. 触发器的输出是现态函数. ( 对)8. 逻辑函数化简后的结果是唯一的. ( 错)3.如果一个具有n个变量的函数和项包含全部n个变量,每个变量都以原变量或反变量形式出现,且仅出现一次,则这个和项称为最大项(对)4.已知F=(A+B)(A+C·1),则F’=AB+A(C+0)(错)5.(30.7)8421码=(9.5)10(对)7. 锁存器是克服了空翻的寄存器( 对)8. 双向移位寄存器电路中没有组合逻辑电路( 错)11. 一个集成的二—十进制优先编码器有1个基本的输出端. ( 错)四、分析题1. 分析如图1给定的组合逻辑电路,写出输出P1,P2,P3,P4的逻辑表达式,并写出输出F的逻辑表达式。
根据图可知,P1,P2,P3,P4的逻辑函数表达式如下所以输出F的逻辑表达式为:2.输入变量中无反变量时,用与非门实现下列逻辑函数F(A,B,C,D)=∑m(2,3,5,6)F(A,B,C,D)=∑m(2,3,5,6)通过卡诺图化简,得到给定函数的最简“与或”表达式:合并上式中头部相同的“与”项,得到表达式:选择替代尾部因子,得到表达式:用与非门实现该函数表达式的逻辑电路图如下:3.设计一个序列检测器,用来检测串行二进制序列,要求每当连续输入3个(或3个以上)1时,检测器输出为1,否则输出为0,典典型输入序列如下: 输入X :0 1 1 1 0 1 1 1 1 0 输出Z :0 0 0 1 0 0 0 1 1 0 作出原始状态图。