数字电子技术复习资料
- 格式:doc
- 大小:49.00 KB
- 文档页数:2
数字电⼦技术基础复习资料数字电⼦技术基础⼀、单项选择题1、下列⼏种A/D 转换器中,转换速度最快的是A 、并⾏A/D 转换器B 、计数型A/D 转换器C 、逐次渐进型A/D 转换器 D 、双积分A/D 转换器2、 L=AB+C 的对偶式为:A 、 A+BCB 、( A+B )C C 、 A+B+CD 、 ABC 3、为了将三⾓波换为同频率的矩形波,应选⽤A 、施密特触发器B 、单稳态触发器C 、多谐振器D 、计数器4、⼗⼆进制加法计数器需要多少个触发器构成。
A 、8B 、16C 、4D 、35、全加器与半加器的区别为A 、不包含异或运算B 、加数中包含来⾃低位的进位C 、⽆进位D 、有进位6、电源电压为+12V 的555定时器、组成施密特触发器,控制端开路,则该触发器的回差电压△VT 为A 、4VB 、6VC 、8VD 、12V7、将代码(10000011)8421转换为⼆进制数C 、(10000011)2D 、(000100110001)28、异或门电路的表达式为A 、B A ⊕ B 、B A AB +C 、B A B A +D 、B A B A + 9、逻辑函数F=AB+BC 的最⼩项表达式为 A 、F=m2+m3+m6 B 、F=m2+m3+m7C 、F=m3+m6+m7D 、F=m3+m4+m710、下列描述不正确的是A 、时序逻辑电路某⼀时刻的电路状态取决于电路进⼊该时刻前所处的状态。
B 、寄存器只能存储⼩量数据,存储器可存储⼤量数据。
C 、主从JK 触发器主触发器具有⼀次翻转性D 、上⾯描述⾄少有⼀个不正确11、⼀个数据选择器的地址输⼊端有3个时,数据信号输出最多可以有⼏个。
A 、4B 、6C 、8D 、1612、⼆进制数(11111011)2转换成⼗六进制数A、FB B、FC C、251 D、37313、以下式⼦中不正确的是 A 、1?A =A B 、A +A=A C 、B A BA +=+ D 、1+A =114、在四变量卡诺图中,逻辑上不相邻的⼀组最⼩项为:A 、m 1 与m 3B 、m 4 与m 6C 、m 5 与m 13D 、m 2 与m 815、有⼋个触发器的⼆进制计数器,它们的计数状态最多有⼏种。
《数字电子技术》课期末考试复习题复习课程一、填空题(每小题△△分,共△△分)(1)逻辑代数中的三种基本的逻辑运就是(与)运算、(或)运算和(非)运算。
(2)逻辑变量和逻辑函数的取值惟独(0)和(1)两种取值。
它们表示两种相反的逻辑状态。
(3)与逻辑运算规则能够归纳为有0出(0),全1出(1)。
(4)或逻辑运算规则能够归纳为有1出(1),全0出(0)。
(5)与非逻辑运算规则能够归纳为有(0)出1,全(1)出0。
(6)或非逻辑运算规则能够归纳为有(1)出0,全(0)出1。
(7)二极管从导通到截止所需时刻称为(开通)时刻。
(8)OC门是集电极(开路)门,使用时必须在电源VCC与输出端之间外接(电阻)。
(9)在数字电路中,三极管工作在(饱和)状态和(截止)状态。
(10)三态输出门输出的三个状态分不为(低电平)、(高电平)、(高阻态)。
(11)逻辑代数中三条重要的规则是(代入)规则、(对偶)规则和(反演)规则。
(12)化简逻辑函数的要紧办法有(代数)化简法和(卡诺图)化简法。
(13)逻辑函数的表示办法要紧有(函数表达式)、(真值表)、(逻辑)、卡诺图和波形图。
(31)编码器按功能别同分为(二进制)编码器、(二-十进制)编码器和优先编码器。
(32)译码器按功能别同分为(二进制)译码器、(二-十进制)译码器和显示译码器。
(33)8选1数据挑选器在所有输入数据都为1时,其输出标准与或表达式共有( 8 )个最小项。
(34)输入3位二进制代码的二进制译码器应有( 8 )个输出端,共输出( 8 )个最小项。
(35)共阳极LED数码管应由输出(低)电平的七段显示译码器来驱动点亮。
而共阴极LED数码管应由输出(高)电平的七段显示译码器来驱动点亮。
(41)二进制数是以( 2 )为基数的计数体制,十进制数是以( 10 )为基数的计数体制,十六进制是以( 16 )为计数体制。
(42)十进制数转换为二进制数的办法是:整数部分用(除2取余),小数部分用(乘2取整)法。
数字电子技术期末复习题库及答案第1单元能力训练检测题一、填空题1、由二值变量所构成的因果关系称为逻辑关系。
能够反映和处理逻辑关系的数学工具称为逻辑代数。
2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。
3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。
在逻辑关系中,最基本的关系是与逻辑、或逻辑和非逻辑。
4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的权不同。
十进制计数各位的基数是10,位权是10的幂。
5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。
6、进位计数制是表示数值大小的各种方法的统称。
一般都是按照进位方式来实现计数的,简称为数制。
任意进制数转换为十进制数时,均采用按位权展开求和的方法。
7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用乘2取整法。
8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。
9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和非非律。
10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。
13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。
卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。
14、在化简的过程中,约束项可以根据需要看作1或0。
二、判断正误题1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。
(对)2、异或函数与同或函数在逻辑上互为反函数。
(对)3、8421BCD码、2421BCD码和余3码都属于有权码。
(错)4、二进制计数中各位的基是2,不同数位的权是2的幂。
(对)3、每个最小项都是各变量相“与”构成的,即n个变量的最小项含有n个因子。
(对)4、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。
《数字电子技术》复习题(一)一、填空题1.数制转换:( 143 )10= ( )2 = ( )8。
2.按逻辑功能的不同特点,数字电路可分为 和 两大类。
3.8线-3线编码器是由 位二进制数表示 个信号的编码电路。
4.同步D 触发器的特性方程为 。
5.时序逻辑电路的逻辑功能可以用 、 和 等方程式表示。
二、单项选择题1.(33)10转化为二进制是( )2。
(A) 100001 ; (B ) 10001 ; (C ) 100010 ; (D) 1000001 2.下列各式中,为四变量A 、B 、C 、D 最小项的是: .(A ) ABCD ; (B ) AB (C+D) ; (C) A +B+C+D ; (D) A+B+C+D 3.8421 BCD 码译码器的数据输入线与译码输出线的组合是 。
(A ) 4﹕6 ; (B) 1﹕10 ; (C) 4﹕10 ; (D ) 2﹕4 4.四个逻辑变量的取值组合共有 。
(A ) 8 ; (B) 16 ; (C ) 4 ; (D) 155.已知逻辑函数B A B A Y +=,函数值为1的A ,B 取值组合是: 。
(A ) 00,11 ; (B) 01,00 ; (C) 01,10 ; (D) 01,11 6.组合逻辑电路通常由 组合而成.(A) 门电路 ; (B ) 触发器 ; (C ) 计数器 ; (D ) 存储电路 7.若在编码器中有50个编码对象,则其输出二进制代码位数应为 位. (A ) 5 ; (B ) 6 ; (C ) 10 ; (D ) 508.8线—3线优先编码器的输入为70I I -,当优先级别最高的7I 有效时,其输出012Y Y Y 的值是 。
(A) 111 ; (B ) 010 ; (C ) 000 ; (D) 101 9.十六路数据选择器的地址输入(选择控制)端有 个. (A) 16 ; (B ) 2 ; (C ) 4 ; (D) 8 10.JK 触发器在CP 作用下,若状态必须发生翻转,则应使 。
数字电子技术典型题选一、填空题〔根底型〕1.在数字电路中,逻辑变量的值只有2个。
2.在逻辑函数的化简中,合并最小项的个数必须是2^n 个。
3.化简逻辑函数的方法,常用的有公式和卡诺图。
4.逻辑函数A 、B 的同或表达式为A ⊙B= /A/B+AB 。
T 触发器的特性方程Q n+1= T/Qn+/TQn 。
5.函数C A B A Y +=,反函数Y = 〔A+/B 〕*/〔/A+C 〕,对偶式Y ’= 〔/A+B 〕*/〔A+/C 〕 。
6.4线—10线译码器又叫做2-10进制译码器,它有4个输入端和个输出端, 6个不用的状态。
7.组合逻辑电路的输出仅取决于该电路当前的输入信号,与电路原来的状态有关。
8.TTL 三态门的输出有三种状态:高电平、低电平和高阻态状态。
9.组成计数器的各个触发器的状态,能在时钟信号到达时同时翻转,它属于同步 计数器。
10.四位双向移位存放器74LS194A 的功能表如表所示。
由功能表可知,要实现保持功能,应使,当 RD=1;S1=1,S0=0时 ,电路 实现功能。
74LS194A 的功能表如下:S 1 S 0工作状态11.假设要构成七进制计数器,最少用个触发器,它有个无效状态。
12.根据触发器构造的不同,边沿型触发器状态的变化发生在CP 边沿时,其它时刻触发器保持原态不变。
13.用中规模集成计数器构成任意进制计数器的方法通常有三种,它们是级连法,和。
14.由555定时器构成的单稳态触发器,假设电阻R=500KΩ,电容C=10μF,则该单稳态触发器的脉冲宽度tw≈。
15.在555定时器组成的施密特触发器、单稳态触发器和多谐振荡器三种电路中,电路能自动产生脉冲信号,其脉冲周期T≈。
16. 用555定时器组成的三种应用电路如下图,其中图〔a〕、〔b〕、〔c〕分别对应的电路名称是〔a〕,〔b〕,〔c〕17. A/D转换器的转换过程包括,,,四个步骤。
一、填空题〔综合提高型〕1.施密特触发器有2个稳定状态.,单稳态触发器有1个稳定状态.,多谐振荡器有0个稳定状态。
(一).数字逻辑基础(1).进制与进制之间的转换(2).与逻辑和与门电路(3).或逻辑和或门电路(4).非逻辑和非门电路(5).与非门电路(6).集成门电路(7).逻辑代数定律与逻辑函数化简(二).组合逻辑电路(8).组合逻辑电路的分析与设计(9).编码器(10).译码器(11).加法器(12).数值比较器(13).数据选择器(三).时序逻辑电路(14).RS触发器(15).D触发器与数据寄存器(16).移位寄存器(17).JK触发器与计数器(四).555时基电路与石英晶体多谐振荡器(18).定时器(19).施密特触发器(20).多谐振荡器(五).数模与模数转换(21).数模转换电路DAC(22).模数转换电路ADC(六).半导体存储器(23).只读存储器ROM(24).随机存储器RAM(一).数字逻辑基础(1).进制与进制之间的转换1.在数字电路中,通常用数字来表示高电平,用数字来表示低电平。
2.某二进制数由4位数字组成,其最低位的权是,最高位的权是。
3.完成下列进制的转换:(00011111)2=()10 ;(10)10=()2 ;(1111)2=()8 ;(10)8=()2 ;(011111)2=()16 ;(2A)16=()2 。
(01010101)8421=()10 ;(32)10=()8421 ;4.二进制数只有()数码。
A.0 B.1C.0、1 D.0、1、25.十六进制数只有()数码。
A.0~F B.1~FC.0~16 D.1~166.一位十六进制数可以用()位二进制数来表示。
A.1 B.2C.4 D.16(2).与逻辑和与门电路7.“Y等于A与B”的逻辑函数式为。
8.与门电路是当全部输入为时,输出才为“1”。
9.开关串联的电路可以用“与”逻辑表示。
()10.门电路可以有多个输出端。
()11.门电路可以有多个输入端。
()(3).或逻辑和或门电路12.“Y等于A或B”的逻辑函数式为。
数字电子技术基础知识单选题100道(含答案)一、数字逻辑基础1. 以下不属于数字信号特点的是()。
A. 时间上离散B. 数值上离散C. 抗干扰能力强D. 信号幅度连续答案:D。
数字信号在时间和数值上都是离散的,且抗干扰能力强,而模拟信号幅度是连续的。
2. 十进制数15 对应的二进制数是()。
A. 1111B. 1101C. 1011D. 1001答案:A。
15=8+4+2+1,对应的二进制为1111。
3. 二进制数1010 对应的十进制数是()。
A. 8B. 9C. 10D. 11答案:C。
1010=2³+2¹=8+2=10。
4. 8421BCD 码1001 表示的十进制数是()。
A. 9B. 11C. 13D. 15答案:A。
8421BCD 码中1001 对应9。
5. 逻辑函数的最小项之和表达式是()。
A. 唯一的B. 不唯一的C. 有时唯一有时不唯一D. 不确定答案:A。
逻辑函数的最小项之和表达式是唯一的。
二、逻辑门电路6. 以下不属于基本逻辑门的是()。
A. 与门B. 或门C. 非门D. 与非门答案:D。
与非门是由与门和非门组合而成,不属于基本逻辑门。
7. 三输入端与门的输出为0,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:A。
与门只有当所有输入都为1 时输出才为1,否则输出为0。
8. 三输入端或门的输出为1,当且仅当()。
A. 三个输入全为0B. 三个输入全为1C. 至少一个输入为0D. 至少一个输入为1答案:D。
或门只要有一个输入为1 时输出就为1。
9. 非门的逻辑功能是()。
A. 有0 出1,有1 出0B. 全0 出1,全1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
非门对输入信号取反。
10. 与非门的逻辑功能是()。
A. 有0 出1,全1 出0B. 全0 出1,有1 出0C. 相同出0,不同出1D. 不同出0,相同出1答案:A。
数电期末考试复习题(习题册)(含答案)第一章(选择、判断共20题)一、选择题1.以下代码中为无权码的为。
A. 8421BCD码B. 5421BCD码C.余三码D.格雷码2.以下代码中为恒权码的为。
A.8421BCD码B. 5421BCD码C.余三码D.格雷码3.一位十六进制数可以用位二进制数来表示。
A.1B.2C.4D. 164.十进制数25用8421BCD码表示为。
A.10 101B.0010 0101C.100101D.101015.在一个8位的存储单元中,能够存储的最大无符号整数是。
A.(256)10B.(127)10C.(FF)16D.(255)106.与十进制数(53.5)10等值的数或代码为。
A.(01010011.0101)8421BCDB.(35.8)16C.(110101.1)2D.(65.4)87.矩形脉冲信号的参数有。
A.周期B.占空比C.脉宽D.扫描期8.与八进制数(47.3)8等值的数为:A. (100111.011)2B.(27.6)16C.(27.3 )16D. (100111.11)29.常用的B C D码有。
A.奇偶校验码B.格雷码C.8421码D.余三码10.与模拟电路相比,数字电路主要的优点有。
A.容易设计B.通用性强C.保密性好D.抗干扰能力强二、判断题(正确打√,错误的打×)1. 方波的占空比为0.5。
()2. 8421码1001比0001大。
()3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。
()4.格雷码具有任何相邻码只有一位码元不同的特性。
()5.八进制数(18)8比十进制数(18)10小。
()6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。
()7.在时间和幅度上都断续变化的信号是数字信号,语音信号不是数字信号。
()8.占空比的公式为:q = t w / T,则周期T越大占空比q越小。
()9.十进制数(9)10比十六进制数(9)16小。
数字电子技术基础总复习要点一、填空题第一章1、变化规律在时间上与数量上都就是离散就是信号称为数字信号。
2、变化规律在时间或数值上就是连续的信号称为模拟信号。
3、不同数制间的转换。
4、反码、补码的运算。
5、8421码中每一位的权就是固定不变的,它属于恒权代码。
6、格雷码的最大优点就在于它相邻两个代码之间只有一位发生变化。
第二章1、逻辑代数的基本运算有与、或、非三种。
2、只有决定事物结果的全部条件同时具备时,结果才发生。
这种因果关系称为逻辑与,或称逻辑相乘。
3、在决定事物结果的诸条件中只要有任何一个满足,结果就会发生。
这种因果关系称为逻辑或,也称逻辑相加。
4、只要条件具备了,结果便不会发生;而条件不具备时,结果一定发生。
这种因果关系称为逻辑非,也称逻辑求反。
5、逻辑代数的基本运算有重叠律、互补律、结合律、分配律、反演律、还原律等。
举例说明。
6、对偶表达式的书写。
7、逻辑该函数的表示方法有:真值表、逻辑函数式、逻辑图、波形图、卡诺图、硬件描述语言等。
8、在n变量逻辑函数中,若m为包含n个因子的乘积项,而且这n个变量均以原变量或反变量的形式在m中出现一次,则称m为该组变量的最小项。
9、 n变量的最小项应有2n个。
10、最小项的重要性质有:①在输入变量的任何取值下必有一个最小项,而且仅有一个最小项的值为1;②全体最小项之与为1;③任意两个最小项的乘积为0;④具有相邻性的两个最小项之与可以合并成一项并消去一对因子。
11、若两个最小项只有一个因子不同,则称这两个最小项具有相邻性。
12、逻辑函数形式之间的变换。
(与或式—与非式—或非式--与或非式等)13、化简逻辑函数常用的方法有:公式化简法、卡诺图化简法、Q-M法等。
14、公式化简法经常使用的方法有:并项法、吸收法、消项法、消因子法、配项法等。
15、卡诺图化简法的步骤有:①将函数化为最小项之与的形式;②画出表示该逻辑函数的卡诺图;③找出可以合并的最小项;④选取化简后的乘积项。
第六章 自我检查题
一、填空题
1. 对于时序逻辑电路来说,某时刻的输出状态不仅取决于该时刻的 输入信号 ,而且还取决于电路的 原有状态 ,因此,时序逻辑电路具有 记忆 性。
2. 时序逻辑 存储 电路由 组合逻辑 电路和电路两部分组成, 存储 电路必不可少。
3. 描述同步时序逻辑电路的三组方程分别是 输出方程 、 驱动方程 、 状态方程 。
4. 计数器按计数进制分:有 二 进制计数器、 十 进制计数器和 任意 进制计数器。
5. 集成计数器的清零方式分为 异步置0 和 同步置0 ;置数方式分为异步置数和同步置数。
6. 计数器中各触发器的时钟脉冲是同一个,触发器状态更新时同时的,这种计数器称为 同步计数器 。
7. 一个4位二进制加法计数器的起始计数状态32101010Q Q QQ =,当最低位接收到4个计数脉冲时,输出状态3210Q Q Q Q = 1110 。
8. 求二进制计数器最大计数值:1位计数器1
211-=;2位计数器2213-=;3位计数器3217-=;4位计数器42115-=;5位计数器52132-=。
9. 求二进制计数器的模:1位计数器122=;2位计数器2
24=;3位计数器328=;4位计数器4216=;8位计数器8
2256=。
10.具有移位功能的寄存器称为 移位寄存器 ;它又可分为 左移位寄存器 、 右移位寄存器 和 双向移位寄存器 。
11.4位移位寄存器可寄存 4 个数码,若将这些数码全部从串行输出端输出时,需输入 4 个移位脉冲。
12.按事先规定的脉冲顺序输出的电路称为 顺序脉冲发生器 。
二、判断题
1.由触发器组成的电路是时序逻辑电路。
V
2.时序逻辑电路由触发器和组合逻辑电路组成。
V
3.在同步计数器中,各触发器的时钟脉冲CP 都相同。
V
4.同步时序逻辑电路的分析方法和异步时序逻辑电路的分析方法完全相同。
X
5.十进制计数器由十个触发器组成。
X
6.异步计数器的计数速度最快。
X
7.异步计数器中的各个触发器必须具有翻转功能。
V
8.同步计数器和异步计数器串行级联后为异步计数器。
V
9.4为二进制计数器也是一个十六分频电路。
V
10.4位二进制计数器表示的数值范围为0~15。
V
11.只有十进制计数器才能用反馈归零法或反馈置数法构成任意进制计数器。
XX
12.双向移位寄存器可同时执行左移和右移功能。
三、选择题
1.时序逻辑电路主要组成电路是B
A.与非门和或非门
B.触发器和组合逻辑电路
C.施密特触发器和组合逻辑电路
D.整形电路和多谐振荡器
2.构成计数器的主要电路是C
A.与非门
B.或非门
C.触发器
D.组合逻辑电路
3.一个三进制计数器和一个八进制计数器串接起来后的最大计数值为C
A.7
B.19
C.23 D31
4.十进制计数器的有效状态共有D
A.8个
B.9
C.16
D.10
5.利用集成计数器异步置0功能构成N进制计数器时,写二进制代码的数是A
A.N
B.N-1
C.2N
D.2N
6.利用集成计数器的同步置数功能构成N进制计数器时,写二进制代码的数是B
A.N
B.N-1
C.2N
D.2N
7.加/减计数器的功能是A
A.既能进行加法计数又能进行减法计数
B.加法计数和减法计数同时进行
C.既能进行二进制计数又能进行十进制计数
D.既能进行同步计数又能进行异步计数。