如何将Protel平台的设计数据转化到Cadence平台上去
- 格式:doc
- 大小:25.50 KB
- 文档页数:6
Expedition数据转换⾄CadenceExpedition向Cadence数据转换1. Mentor原理图转换⾄Cadence原理图(EDIF 200格式数据中转)1.1 DesignCapture导⼊DxDesigner(若使⽤DxDesigner 设计原理图,这⼀步即可省略)DxDesigner⽆法打开design capture的设计,需要转换,开始菜单>所有菜单> Mentor Graphics SDD > Translators > DC2DX Translator,可以试⼀下。
1.2 DxDesigner导⼊Cadence Design Entry CIS原理图在DxDesigner环境中,打开原理图之后,执⾏File/Export/EDIF Schematic 命令,将DxDesigner原理图导出EDIF格式原理图数据*.eds。
1.3 Cadence Design Entry CIS环境导⼊EDIF原理图在Cadence Design Entry CIS原理图设计环境中,执⾏File/Import Design 命令,在弹出的Import Design窗⼝中,选择需要切换的原理图数据*.eds⽂件,如下图所⽰:⾄此,DesignCapture原理图即可切换⾄Design Entry CIS原理图环境中。
当然,毫⽆疑问,完成数据切换之后,必须检查完成数据转换的原理图——任何两种格式数据的切换,都必须认真检查,验证其正确性。
2. Mentor Expedition PCB转换⾄Cadence Allegro PCB数据(ASCII格式数据中转)2.1 PADS导⼊WG 2005-Expedition PCB设计数据在PADS环境中执⾏File/import命令,导⼊Expedition PCB设计数据。
2.2 在PADS环境中保存该PCB数据,然后执⾏File/Export命令,输出标准ASCII格式的PCB设计⽂件。
Altium向Cadence数据转换-17.2 Altium数据向Cadence数据转换向导选择合适的PCB设计解决方案从来都不是一件简单的事情。
无论是初创企业还是已经完善的企业,都需要考虑多方面的因素,如工具设计功能、成本、技术服务、技术性与前瞻性、市场占有率等。
当完成了产品75%研发的时候,突然发现现有的PCB设计工具无法满足设计要求,这是任何企业或研发工程师都不想面对的事实。
Cadence设计解决方案是一个可以信赖的研发方案,可以满足您现在以及未来的技术需求。
以下是五个原因供您参考:原因1:扩展性能够满足企业未来的研发技术要求Cadence解决方案提供一整套完善、可扩展的PCB设计方案。
随着企业研发要求的提升,Cadence设计方案可以无缝扩展、升级,随时满足您的技术要求。
这样能够满足现状与未来的设计解决方案,能够让您的企业研发投入更有价值。
原因2:高性价比与灵活的销售模式Cadence PCB设计方案并不是一个标准套件模式。
Cadence灵活的销售模式,研发团队可以根据技术需求与研发预算,合理选择最适合的模块配置。
原因3:功能先进Cadence为工程师提供先进的PCB设计技术。
约束规则驱动PCB设计,结合高速信号布线、自动/交互式布线、DFM分析、动态覆铜等先进技术,帮助工程师高效完成PCB设计,加速产品上市时间,并确保设计的一次成功率。
原因4:完全可定制的企业研发系统Cadence为用户提供很多API应用接口,用户可以以此为基础,定制开发完全符合企业内部研发需求的完整设计环境。
Cadence可以与PDM/ERP等外部数据管理系统互联,可以自动创建企业标准化报告文档,甚至可以定制全新的界面。
原因5:最好的客户技术支持Cadence提供及时的在线技术支持,能够快速解答技术问题。
这样能够让企业在使用过程中更加放心,提高研发团队的能力与产品的可靠性。
XXX产品得到了Cadence技术团队以及国内代理商(CCP)的全方位技术支持。
上海聚锐电子科技有限公司Focus On Excellence & Satisfaction An EDA Comprehensive Services CompanyCADENCE AllegroProtel DDB 正确导入Cadnece Allegro 的方法文件编号:1-TD-08-01-004-01 应用范围:Cadence Allegro 作 者:AW 版 本:A1.0 日 期:2008-6-13F O CTEL TECHNOLOGIESTECHNICAL DOCUMENTSProtel DDB 正确导入Cadence Allegro的方法1.技术背景在PCB设计工作中,常常碰到用Protel设计的原理图却希望用Cadence Allegro设计PCB 的情况,同时还需要进行相应的网表更新,以适应原理图的更改。
其实这一情况可以很方便地实现,虽然过程有一点点麻烦,只要你够细心,还是可以正确地实现的。
我们面临两个问题点,一是Protel DDB的PCB文档正确导入到Cadence Allegro中;二是如果原理图更改了,需要将这个改动Update到Allegro文件中。
下面以Protel 99SE, PADS2005SP2,Cadence Allegro 15.5为例,讲述这些过程的详细步骤。
2. DDB 文件导入Allegro的方法a) Protel要求:各个零件的所有Pin都必须有Pin Number,包括NPTH,可用0代替,即所有无Pin Nmuber的Pin请以0作为Pin Number,否则在PADS到Allegro的过程中会有丢失Net的现象b) 使用ddb2pcb程序,生成.pcb文件,注意,如果protel中存在single pin net,转换时这些single pin net都会被删除,PADS不支持单点net,请注意这一点c) 在PADS2005中打开刚刚得到的.pcb文件,选中一个零件,右键选Edit Decal,进入库编辑界面,右键选择Select Shapes,然后选中丝印,右键Properties,可以看到在Drawing Properties界面内,刚刚选中的丝印其实是在TopOverlay这一层中,把它change到TopLayer中,同理对于Ref Des也change到TopLayer这一层,如下图所示。
Protel99se与AltiumDesigner10数据互导wen6868wen编著一、将Protel99se器件库导入AltiumDesigner10(以下简称AD10)中Protel99se器件库压缩包可从Altium公司的网站()下载。
器件库压缩包解压后得到Protel99se器件库文件x.ddb,例如Texas Instruments.ddb 。
然后,按以下步骤操作:(1)启动AD10(2)鼠标左键单击【File】(3)鼠标左键单击【Import Wizard】(4)鼠标左键单击【Next】(5)在“Select type of files to import”对话框选择“99SE DDB Files”,然后,鼠标左键单击【Next】(6)在“Select files or folders to import”对话框选择要导入的DDB文件,例如Texas Instruments.ddb。
如果要一个文件一个文件地导入,则通过对话框右边的【Add】按钮将DDB文件加入到“Files to Process”列表框;如果要批量导入,则通过对话框左边的【Add】按钮将含有DDB文件的文件夹加入到“Folders to Process”列表框。
然后,鼠标左键单击【Next】(7)在“Set file extraction options”对话框选择存放导入文件的文件夹。
然后,鼠标左键单击【Next】(8)在“Set schematic conversion options”对话框选择原理图转换选项。
然后,鼠标左键单击【Next】(9)在“Set import options”对话框按需进行设置。
然后,鼠标左键单击【Next】(10)在“Select design files to import”对话框选择需要导入的DDBs文件。
然后,鼠标左键单击【Next】(11)在“Review project creation”对话框按照提示操作。
装配图、DRC检查、ERC检查的一些注意事项
1、生成装配图的方法
选File-CAM Manager 按Next>钮出来六个选项,Bom 为元器件清单表,DRC 为设计规则检查报告,Gerber 为光绘文件,NC Drill 为钻孔文件,Pick Place 为自动拾放文件,Test Points 为测试点报告。
选择Gerber 后按提示一步步往下做。
其中有些与生产工艺能力有关的参数需印板生产厂家提供。
直到按下Finish 为止。
在生成的Gerber Output 1 上按鼠标右键,选Insert NC Drill 加入钻孔文件,再按鼠标右键选Generate CAM Files 生成真正的输出文件,光绘文件可导出后用CAM350 打开并校验。
注意电源层是负片输出的。
2、对PCB板进行DRC检查:在PCB板中,DRC检查错误会使用绿色的显示
3、对SCH原理图进行ERC检查:在SCH原理图中,ERC检查会用红色小圆圈在出错的地方标出
4、在Protel99se中的原理图,如何能转换为CAD格式,然后打印标准的绘图文件
回答:PROTEL99SE中,原理图转换成CAD格式叫导出,在文件菜单中执行导出,然后选择CAD格式文件,比如可以导出成DXF文件,然后用CAD打开
- 1 -。
如何将a l t i u m d e s i g n e r的原理图和P C B转入c e n c e里This model paper was revised by the Standardization Office on December 10, 2020说明:1)本教程适用于将altiumdesigner的原理图和PCB转入cadence(分别对应captureCIS和allegro)里。
对于protel99se,可以将其先导入较新版本的AD 里,再转入cadence中。
2)整个过程中使用的软件包括altiumdesignerSummer08,cadence16.6,orCAD10.3-capture(免安装精简版),PADS9.3三合一完美精简版。
其中,后面两个软件较小,便于下载。
3)原理图的转化路线是,从altiumdesigner导出的.dsn文件,用orcad10.3-capture打开后,保存为cadence16.6可以打开的文件。
因为较新版本的cadence不能直接打开AD转换出来的.dsn文件。
如果你不是这些版本的软件,也可以参考本人的方法进行尝试。
4)pcb转化的顺序是,altiumdesigner导出的文件,导入PADS9.3打开,然后导出.asc文件。
随后利用allegro对pads的接口,将pads文件导入。
1.原理图的导入1.1选中原理图的项目文件,即.PRJPCB文件,右键-》saveprojecas,选择.dsn文件,输入要保存的文件名,保存。
注意输入新的文件名的时候要把文件名的后缀手动改掉。
1.2打开orCAD10.3-capture文件夹下面的capture.exe(如果同一台电脑装了新版本的cadence,例如cadence16.6的话,环境变量中的用户变量会有冲突。
具体地来说对于orCAD10.3来说,CDS_LIC_FILE的值必须是安装目录\orCAD10.3-capture\crack\license.dat。
Protel原理图PCB到Cadence的数据转换Date: 2008/ 04 / 25Author:周曙光Version: v16.xKeywords:数据转换AD6(Altium Designer 6)Note: 任何两个EDA工具之间的数据转换都不是百分百的正确,都需要做一定修改。
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB设计者、设计团队选择Cadence的设计平台和工具。
但是,由于没有AD6数据到Cadence数据直接转换工具,长期以来如何将现有的基于AD6平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。
下面结合Cadence和Altium的PCB设计工具,提供一条比较合理的转换途径。
1、环境:转换中使用到的工具a) Altium Designer 6b) Cadence Capture CISc) Cadence Orcad Layoutd) Cadence PCB Editore) Cadence PCB Router(CCT)2、Altium - AD6原理图到Cadence - Capture CIS在Altium Designer 6原理图的转化上我们可以利用Altium Designer 6的Save Preject As来实现。
通过这一功能我们可以直接将AD6的原理图转化到Capture CIS中。
然后直接保存为*.dsn文件。
注意事项:这里,我们仅提出几点通过实践总结出来的注意事项。
a)封装信息AD6在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。
这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。
在添加封装信息时要注意保持与AD6 PCB设计中的封装一致性,以及Cadence在封装命名上的限制。
例如一个电阻,在AD6中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“.”;再比如DB9接插件的封装在AD6中为DB9RA/F,将会被改为DB9RAF。
在进行中等以上规模电路设计的时候,一般都是专人负责原理图原理图,专人负责layout,orCAD因为他的输出网表种类相当丰富,操作方便深受原理设计人员青睐,orCAD可以输出目前市面上大部分PCB设计软件的网表,包括protel、AltiumDesigner、PADS、Alegrro等等,下面介绍一下两者交互设计时候网表导入和更新问题。
1、生成网表。
首先在rocad中选中要生成网表的原理图文件夹,之后执行Tool/Creat Netlist命令,之后弹出下面的对话框:在other页面中Formatter中选择,之后点击确定,便会生成PDAS所使用.asc格式的网表,如下图所示:2、导入网表。
新建一个PADS PCB文件,在此假设名字为.如下图所示:新建文件之后,首先要有自己的PCB封装库,并且设置好自己的PCB封装库路径,设置PCB封装库路径发方法如下:工具/选项之后弹出来如下界面:点击右侧的库列表文件夹,如下图所示,之后选择自己的PCB封装库所在位置:这样自己的封装库路径设置完成了。
之后可以在PADS layout软件中导入网表了。
打开刚才创建的文件,执行"文件/导入"命令,打开刚才用orcad生成的.asc文件。
之后会弹出一个检验文本,提示所有的错误和警告,如下图所示:之后还会弹出一个警告对话框,可以忽略之。
之后所有的原件就导入进来了,如下图所示,此时元件是堆放在一起的:执行命令:“工具/分散元器件”,之后元器件被分散开来,如下图所示:这样,就完成了PCB的导入,之后可以进行布线工作。
3、更新原理图中修改的网表。
在PCB布线的时候可能会修改原理图中的部分器件或者连线,这时候就要进行网表更新。
步骤如下:a、更改好原理图之后,重新生成网表,然后新建一个空的PCB文件,给这个pcb文件起一个名字(名字随便起),这里就叫做.b、打开文件,执行"文件/导入"命令,导入新生成的.asc网表,之后关闭。
从Protel 99SE传递设计到DXP目录摘要 (1)生成项目 (1)元件 (2)库 (2)连接和唯一标识 (2)网络认定范围 (3)PCB导入向导 (3)板外形 (3)分割层 (3)特殊规则转换 (4)规则 (4)仿真模型参数及配置 (4)多通道设计 (5)存储工作 (5)注意 (5)摘要这篇文章简要概述了从Protel 99SE设计转化到DXP中的PCB项目的步骤。
讨论了数据库与项目组间的相互关联,介绍了元件及库的创新,描述了设计继承中潜在的问题以及如何解决这些问题的信息。
生成项目非常简单的在DXP菜单中打开数据库文件,就可以将一个99SE的数据库文件转换为DXP中的项目。
确定这个操作启动一个两步的流程。
首先,所有数据库文件中的内容被放到一个新的Windows文件夹中(有和数据库文件相同的名字且存放在同一路径下)。
其次一些附近的文件在DXP中产生并且打开,也就是一个项目组文件,外径几个独立的项目文件。
当你的99SE数据库包含了多种类型的文档――在第一步所有的都被写到硬盘上――那么在出现第二步的自动项目构建中只考虑PCB,原理图,库及网络表。
会为每一个至少包含这几种文件类型其中之一的文件夹创建一个独立的项目文件。
项目的类型取决于各个文件夹的内容。
如果这个文件夹包含有原理图,网络表或PCB文件,那么将创建一个PCB 项目,所有被承认的设计文档会包含在里面(也就是原理图,PCB和库文件)。
如果这个文件夹中只有原理图库而没有原理图或PCB,一个库包将被创建,这个文件夹中的原理图库文件将被添加到库包中。
(PCB库不会自动的被添加到库包中,你可以指定搜索路径以找到模型。
)DXP通过文件的扩展名识别文档。
当DXP项目生成时,数据库中任何不带有适当扩展名(或根本就没有扩展名)的文档会遗失。
记住,然而这些文档会被写到硬盘上,可以通过以适当的扩展名重命名这些文档,将它们从Windows 浏览器中拖到DXP项目面板来使项目包含它们。
如何将Protel平台的设计数据转化到Cadence平台上去
随着PCB设计的复杂程度和高速PCB设计需求的不断增加,越来越多的PCB 设计者、设计团队选择Cadence的设计平台和工具。
但是,由于没有Protel数据到Cadence 数据直接转换工具,长期以来如何将现有的基于Protel平台的设计数据转化到Cadence平台上来一直是处于平台转化期的设计者所面临的难题。
在长期实际的基础上,结合现有工具的特点,提供一种将Protel原理图、PCB转化到Cadence 平台上的方法。
1.使用的工具
a)Protel DXP SP2
b)Cadence Design Systems,Inc. Capture CIS
c)Cadence Design Systems,Inc. Orcad Layout
d)Cadence Design Systems,Inc. Layout2allegro
e)Cadence Design Systems,Inc. Allegro
f)Cadence Design Systems,Inc. Specctra
2.Protel 原理图到Cadence Design Systems,Inc. Capture CIS
在Protel原理图的转化上我们可以利用Protel DXP SP2的新功能来实现。
通过这一功能我们可以直接将Protel的原理图转化到Capture CIS中。
这里,我们仅提出几点通过实践总结出来的注意事项。
1)Protel DXP在输出Capture DSN文件的时候,没有输出封装信息,在Capture中我们会看到所以元件的PCB Footprint属性都是空的。
这就需要我们手工为元件添加封装信息,这也是整个转化过程中最耗时的工作。
在添加封装信息时要注意保持与Protel PCB设计中的封装一致性,以及Cadence在封装命名上的限制。
例如一个电阻,在Protel中的封装为AXIAL0.4,在后面介绍的封装库的转化中,将被修改为AXIAL04,这是由于Cadence不允许封装名中出现“。
”;再比如DB9接插件的封装在Protel中为DB9RA/F,将会被改为DB9RAF。
因此我们在Capture中给元件添加封装信息时,要考虑到这些命名的改变。