数字电子技术基础试题模拟题及答案 (2)
- 格式:doc
- 大小:116.00 KB
- 文档页数:6
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,下列哪个器件不是基本逻辑门?A. 与门B. 或门C. 非门D. 三极管答案:D2. 二进制数1011转换为十进制数是多少?A. 8B. 9C. 11D. 13答案:C3. 触发器的输出状态由什么决定?A. 输入信号B. 时钟信号C. 触发器的当前状态D. 以上都是答案:D4. 下列哪个不是数字电路的优点?A. 高抗干扰性B. 易于集成C. 功耗大D. 逻辑功能明确答案:C5. 在数字电路中,一个D触发器有几个输入端?A. 1B. 2C. 3D. 4答案:B6. 异步计数器和同步计数器的主要区别是什么?A. 异步计数器的输出端数量不同B. 异步计数器的触发器时钟信号不同C. 异步计数器的触发器时钟信号相同D. 异步计数器的触发器时钟信号不同答案:D7. 下列哪个不是数字电路中的存储元件?A. 触发器B. 寄存器C. 计数器D. 门电路答案:D8. 在数字电路中,一个四位二进制计数器可以产生多少个不同的状态?A. 8B. 16C. 32D. 64答案:B9. 逻辑门电路中的输入信号和输出信号之间的关系是什么?A. 线性关系B. 非线性关系C. 指数关系D. 逻辑关系答案:D10. 一个简单的RS触发器由几个基本逻辑门构成?A. 1B. 2C. 3D. 4答案:B二、填空题(每题2分,共20分)1. 在数字电路中,逻辑“0”通常表示为电压______,逻辑“1”通常表示为电压______。
答案:低电平,高电平2. 一个完整的触发器由两个______门和一个______门构成。
答案:与非,或非3. 在数字电路中,一个______触发器可以存储1位二进制信息。
答案:D4. 一个8位二进制寄存器可以存储的最大十进制数是______。
答案:2555. 在数字电路中,一个计数器的进位输出通常是由______触发器的输出端提供的。
答案:最高位6. 一个简单的二进制计数器,其计数过程是从0开始,计数到______后回到0。
数字电子技术基础考题一、填空题:(每空3分,共15分)1.逻辑函数有四种表示方法,它们分别是(真值表)、(逻辑图)、(逻辑表达式)和(卡诺图)。
2.将2004个“1”异或起来得到的结果是(0 )。
3.由555定时器构成的三种电路中,()和()是脉冲的整形电路。
4.TTL器件输入脚悬空相当于输入(高)电平。
5.基本逻辑运算有: (and )、(not )和(or )运算。
6.采用四位比较器对两个四位数比较时,先比较(最高)位。
7.触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8.如果要把一宽脉冲变换为窄脉冲应采用(积分型单稳态)触发器9.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。
10.施密特触发器有(2)个稳定状态.,多谐振荡器有(0 )个稳定状态。
11.数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12.两二进制数相加时,不考虑低位的进位信号是(半)加器。
13.不仅考虑两个_______本位_____相加,而且还考虑来自___低位进位____相加的运算电路,称为全加器。
14.时序逻辑电路的输出不仅和___该时刻输入变量的取值______有关,而且还与_电路原来的状态_______有关。
15.计数器按CP脉冲的输入方式可分为__同步计数器和____异步计数器_。
16.触发器根据逻辑功能的不同,可分为_____rs______、______jk_____、___t________、___d________、___________等。
17.根据不同需要,在集成计数器芯片的基础上,通过采用__反馈归零法_________、__预置数法_________、__进位输出置最小数法__等方法可以实现任意进制的技术器。
18.4. 一个JK 触发器有 2 个稳态,它可存储 1 位二进制数。
19.若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
数字电子技术基础试题及答案一、单项选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑门是()。
A. 与门B. 或门C. 非门D. 异或门答案:C2. 下列哪个不是TTL逻辑门的类型?()A. 与非门B. 或非门C. 同或门D. 非门答案:C3. 一个D触发器的初始状态为1,当输入D=0时,时钟脉冲上升沿到达后,输出Q的状态为()。
A. 0B. 1C. 不确定D. 无变化答案:A4. 以下哪个逻辑表达式是正确的?()A. A+A=AB. A·A=AC. A+A=0D. A·A=0答案:B5. 一个4位二进制计数器,从0000开始计数,当计数到1111时,下一个状态是()。
A. 0000B. 1000C. 10000D. 0111答案:A6. 在数字电路中,若要实现一个逻辑函数,下列哪种方法最为经济?()A. 使用与非门B. 使用或非门C. 使用与门D. 使用或门答案:A7. 一个三态输出门,当控制端为高电平时,输出状态为()。
A. 高阻态B. 低电平C. 高电平D. 低阻态答案:C8. 以下哪个是BCD码的特点?()A. 每个十进制数字对应一个唯一的二进制代码B. 每个二进制数字对应一个唯一的十进制数字C. 每个二进制数字对应一个唯一的十六进制数字D. 每个十进制数字对应多个二进制代码答案:A9. 在数字电路中,一个反相器的逻辑功能是()。
A. 与B. 或C. 非D. 异或答案:C10. 一个JK触发器在时钟脉冲上升沿到达时,如果J=1,K=0,则触发器的状态()。
A. 保持不变B. 翻转C. 置0D. 置1答案:D二、填空题(每题2分,共20分)1. 一个2输入的与门,当两个输入都为1时,输出为______。
答案:12. 在数字电路中,一个D触发器的D端输入为0,时钟脉冲上升沿到达后,输出Q的状态为______。
答案:03. 一个4位二进制计数器,如果初始状态为0101,下一个状态为______。
数字电子技术考试题及答案一、选择题(每题2分,共20分)1. 以下哪个不是数字电子技术中的基本逻辑门?A. 与门(AND)B. 或门(OR)C. 非门(NOT)D. 异或门(XOR)答案:C2. 在数字电路中,一个触发器的稳定状态是指:A. 触发器输出为高电平B. 触发器输出为低电平C. 触发器输出不随输入变化而变化D. 触发器输出随输入变化而变化答案:C3. 以下哪个不是数字电子技术中的计数器类型?A. 二进制计数器B. 十进制计数器C. 十六进制计数器D. 以上都是答案:D4. 在数字电路设计中,以下哪个不是常用的时序逻辑元件?A. 寄存器B. 计数器C. 译码器D. 触发器答案:C5. 以下哪个不是数字电路的分类?A. 组合逻辑电路B. 时序逻辑电路C. 模拟电路D. 混合电路答案:C6. 一个简单的数字电子系统通常包括哪些基本部分?A. 输入、处理、输出B. 电源、输入、输出C. 输入、存储、输出D. 电源、输入、处理、输出答案:D7. 以下哪个不是数字电子技术中常用的存储元件?A. 触发器B. 寄存器C. 锁存器D. 放大器答案:D8. 在数字电子技术中,一个信号的上升时间是指:A. 信号从0%到90%的最大值所需的时间B. 信号从10%到90%的最大值所需的时间C. 信号从0%到100%的最大值所需的时间D. 信号从10%到100%的最大值所需的时间答案:A9. 以下哪个是数字电子技术中的同步电路的特点?A. 所有触发器的时钟信号是独立的B. 所有触发器的时钟信号是同步的C. 电路中没有时钟信号D. 电路中只有一个触发器答案:B10. 在数字电子技术中,以下哪个不是布尔代数的基本运算?A. 与(AND)B. 或(OR)C. 非(NOT)D. 除(DIV)答案:D二、填空题(每空2分,共20分)11. 在数字电路中,逻辑“1”通常表示电压为______,逻辑“0”通常表示电压为______。
数字电子技术基础试卷试题答案汇总数字电子技术基础试题(二)一、填空题 : (每空1分,共10分)1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ;十进制数 98 的8421BCD 码为(10011000 ) 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入高电平。
3 .下图所示电路中的最简逻辑表达式为。
AB4. 一个 JK 触发器有两个稳态,它可存储一位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1A B F 1 F 2 F 30 0 1 1 00 1 0 1 11 0 0 1 11 1 1 0 1F 1 同或;F 2 与非门;F 3 或门。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )A、m 1与m 3B、m 4与m6C、m 5 与m 13D、m 2 与m 82、 L=AB+C 的对偶式为:(B )A 、 A+BC ;B 、( A+B )C ; C 、 A+B+C ;D 、 ABC ;3、半加器和的输出端与输入端的逻辑关系是(D )A、与非B、或非C、与或非D、异或4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为(B )。
A . 00100000 B. 11011111 C.11110111 D. 000001005、属于组合逻辑电路的部件是(A )。
A、编码器B、寄存器C、触发器D、计数器6.存储容量为8K×8位的ROM存储器,其地址线为(C )条。
A、8B、12C、13D、147、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V。
试卷一一、填空题(每空1分,共20分)1、与非门的逻辑功能为。
2、数字信号的特点是在上和上都是断续变化的,其高电平和低电平常用和来表示。
3、三态门的“三态”指,和。
4、逻辑代数的三个重要规则是、、。
5、为了实现高的频率稳定度,常采用振荡器;单稳态触发器受到外触发时进入态6、同步RS触发器中R、S为电平有效,基本R、S触发器中R、S为电平有效7、在进行A/D转换时,常按下面四个步骤进行,、、、。
二、选择题(每题1分,共10分)1、有八个触发器的二进制计数器,它们最多有()种计数状态。
A、8;B、16;C、256;D、642、下列触发器中上升沿触发的是()。
A、主从RS触发器;B、JK触发器;C、T触发器;D、D触发器3、下式中与非门表达式为(),或门表达式为()。
A 、Y=A+B ;B 、Y=AB ;C 、Y=B A +;D 、Y=AB4、十二进制加法计数器需要( )个触发器构成。
A 、8;B 、16;C 、4;D 、35、逻辑电路如右图,函数式为( )。
A 、F=AB +C ; B 、F=AB +C ;C 、F=C AB +;D 、F=A+BC6、逻辑函数F=AB+BC 的最小项表达式为( )A 、F=m 2+m 3+m 6B 、F=m 2+m 3+m 7C 、F=m 3+m 6+m 7D 、F=m 3+m 4+m 77、74LS138译码器有( ),74LS148编码器有( )A 、三个输入端,三个输出端;B 、八个输入端,八个输出端;C 、三个输入端,八个输出端;D 、八个输入端,三个输出端。
8、单稳态触发器的输出状态有( )A 、一个稳态、一个暂态B 、两个稳态C 、只有一个稳态D 、没有稳态三、判断(每题1分,共10分):1、逻辑变量的取值,1比0大。
( )2、对于MOS 门电路多余端可以悬空。
( )3、计数器的模是指对输入的计数脉冲的个数。
( )4、JK 触发器 的输入端 J 悬空,则相当于 J = 0。
数字电子技术根底试题〔一〕一、填空题 : 〔每空1分,共10分〕1. (30.25) 10 = ( ) 2 = ( ) 16 。
2 . 逻辑函数L = + A+ B+ C +D = 。
3 . 三态门输出的三种状态分别为:、和。
4 . 主从型JK触发器的特性方程= 。
5 . 用4个触发器可以存储位二进制数。
6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。
二、选择题: (选择一个正确的答案填入括号,每题3分,共30分 )1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:〔〕图。
图 12.以下几种TTL电路中,输出端可实现线与功能的电路是〔〕。
A、或非门B、与非门C、异或门D、OC门3.对CMOS与非门电路,其多余输入端正确的处理方法是〔〕。
A、通过大电阻接地〔>1.5KΩ〕B、悬空C、通过小电阻接地〔<1KΩ〕D、通过电阻接V CC4.图2所示电路为由555定时器构成的〔〕。
A、施密特触发器B、多谐振荡器C、单稳态触发器D、T触发器5.请判断以下哪个电路不是时序逻辑电路〔〕。
图2A、计数器B、存放器C、译码器D、触发器6.以下几种A/D转换器中,转换速度最快的是〔〕。
图2A、并行A/D转换器B、计数型A/D转换器C、逐次渐进型A/D转换器D、双积分A/D转换器7.*电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为〔〕。
图3A、施密特触发器B、反相器C、单稳态触发器D、JK触发器8.要将方波脉冲的周期扩展10倍,可采用〔〕。
A、10级施密特触发器B、10位二进制计数器C、十进制计数器D、10位D/A转换器9、逻辑函数与其相等的函数为〔〕。
A、B、C、D、10、一个数据选择器的地址输入端有3个时,最多可以有〔〕个数据信号输出。
A、4B、6C、8D、16三、逻辑函数化简〔每题5分,共10分〕1、用代数法化简为最简与或式Y= A +2、用卡诺图法化简为最简或与式Y= + C +A D,约束条件:A C + A CD+AB=0四、分析以下电路。
数字电子技术基础期末考试试卷 课程名称 数字电子技术基础A 卷 考试形式 闭 卷 考核类型 考试 本试卷共 4 大题,卷面满分100分,答题时间120分钟。
一、填空题:(每小题2分,共10分) 1.二进制数(1011.1001)2转换为八进制数为 (13.41) ,转换为十六进为 B9 。
2.数字电路按照是否具有记忆功能通常可分为两类: 组合逻逻辑电路 、 时序逻辑电路 。
3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为 ,或与非表达式为 。
4.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。
5.555定时器构成的施密特触发器,若电源电压=12V ,电压控制端经0.01µF 电容接地,则上触发电平= V ,下触发电平–= V 。
二、化简题:(每小题10分,共20分) 1.用代数法将下面的函数化为最简与或式:·[ABD BC BD A +++()D] 2. 用卡诺图法将下列函数化简为最简与或式: F(A 、B 、C 、D)=∑m (0,2,4,5,7,13)+∑d(8,9,10,11,14,15)三、分析题:(每小题10分,共40分)得分评卷人1.试分析题1图所示逻辑电路,写出逻辑表达式和真值表,表达式化简后再画出新的逻辑图。
2.74161组成的电路如题 2 图所示,分析电路,并回答以下问题: (1)画出电路的状态转换图(Q3Q2Q1Q0); (2)说出电路的功能。
(74161的功能见表) 题 2 图………………………密……………………封…………………………装…………………订………………………线………………………3.分析如题3图所示由边沿触发器组成的时序逻辑电路,写出电路的驱动方程、状态方程,画出状态转换图。
题3图4. 图4是用555定时器构成的压控振荡器,试分析输入控制电压和振荡频率之间的关系。
当v升高时输出的频率是升高还是降低?I题4图四、设计题:(每小题10分,共30分)得分评卷人1. 请用一片4线-16线译码器74154和适量的与非门设计一个能将8421码转换为2421码的码转换器。
数字电子技术试卷(1)一.填空(16)1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。
2.1是8421BCD 码,其十进制为 861 。
3.逻辑代数的三种基本运算是 与 , 或 和 非 。
4.三态门的工作状态是 0 , 1 , 高阻 。
5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。
6.施密特触发器的主要应用是 波形的整形 。
7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。
8.实现A/D 转换的主要方法有 , , 。
三.化简逻辑函数(14)1.用公式法化简--+++=A D DCE BD B A Y ,化为最简与或表达式。
解;D B A Y +=-2.用卡诺图化简∑∑=mdD C B A Y ),,,,()+,,,,(84210107653),,,(,化为最简与或表达式。
四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。
(15)解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。
五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15) 解;(1)AQ Q Qn +=-+1,(2)、A Qn =+1六.试用触发器和门电路设计一个同步的五进制计数器。
(15)七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。
(15)数字电子技术试卷(2)二.填空(16)1.十进制数35.85的二进制数是 ;十六进制数是 。
2.逻辑代数中逻辑变量得取值为 0、1 。
3.组合逻辑电路的输出状态只与 当前输入 有关而与电路 原状态无关 。
4.三态门的输出有0、1、高阻 ,三种状态,当多个三态门的输出端连在一根总线上使用时,应注意 只能有1个三态门被选通。
《数字电子技术》模拟试题二一、单项选择题(本题共15小题每小题2分,30分)2、下列四个数中,与十进制数(163)D不相等的是( )。
A、(A3)HB、(10100011)BC、(000101100011)8421BCDD、(203)O3、七段显示译码器,当译码器七个输出端状态为abcdefg=0110011时(高电平有效),输入的8421BCD码为( )。
A、 0101B、 0100C、0011D、01104、在逻辑代数中,若A+B=B+C,则:( )。
A、不能确定B、A≠CC、A=CD、B=05、以下电路中常用于总线应用的有( )。
A、OC门B、TSL门C、漏极开路门D、CMOS与非门6、CMOS数字集成电路与TTL数字集成电路相比突出的优点是( )。
A、高抗干扰能力B、高速度C、微功耗D、电源范围宽7、某同步时序电路的状态转换图如右,该时序电路是:( )。
A、同步四进制计数器B、同步六进制计数器C、同步八进制计数器D、同步五进制计数器10、下列逻辑电路中为时序逻辑电路的是( )。
A、变量译码器B、加法器C、数码寄存器D、数据选择器11、有一组代码需暂时存放,应选用( )。
A、计数器B、编码器C、触发器D、寄存器12、一片32M×8存储容量的只读存储器(ROM),答案正确的是( )。
A、有32条地址线和8条数据线B、有28条地址线和1条数据线C、有25条地址线和8条数据线D、都不对13、将正弦波变换为矩形波,需选用( )。
A、施密特触发器B、多谐振荡器C、双稳态触发器D、单稳态触发器14、十进制数25用8421BCD码表示为( )。
A、10 101B、0010 0101C、100101D、1010115、与八进制数(47.3)8等值的数为( )。
A、(100111.011)2B、(27.8)16C、(27.3 )16D、(100111.11)2二、判断题(本题共10小题,每题2分,共20分)( )1、在二进制与8421BCD码的转换中,有下列关系:(FF)H=(11111111)8421BCD( )2、二进制代码1001和1000都可以表示十进制数8。
数字电子技术基础试题及答案一、选择题(每题2分,共20分)1. 在数字电路中,最基本的逻辑关系有哪三种?A. 与、或、非B. 与、异或、同或C. 与、或、异或D. 同或、异或、非2. 一个二进制数1011转换为十进制数是多少?A. 9B. 10C. 11D. 123. 下列哪个不是数字电路的特点?A. 速度快B. 稳定性好C. 可编程D. 体积大4. 逻辑门电路中的“与门”(AND gate)的输出为高电平的条件是什么?A. 所有输入均为高电平B. 至少有一个输入为高电平C. 所有输入均为低电平D. 至少有一个输入为低电平5. 触发器的主要用途是什么?B. 进行算术运算C. 进行逻辑判断D. 放大信号6. 以下哪个是组合逻辑电路的特点?A. 有记忆功能B. 没有记忆功能C. 需要时钟信号D. 可以进行数据存储7. 一个完整的数字系统通常包括哪些部分?A. 微处理器、存储器、输入/输出接口B. 微处理器、电源、输入/输出接口C. 存储器、电源、输入/输出接口D. 微处理器、存储器、显示器8. 以下哪个是数字电路中的计数器的功能?A. 计数B. 分频C. 放大D. 编码9. 一个数字电路设计中,若要实现一个逻辑表达式 A'BC + AB'C',应该使用哪种逻辑门?A. 与门B. 或门C. 非门D. 异或门10. 以下哪个是数字电路中的寄存器的功能?B. 进行算术运算C. 进行逻辑判断D. 放大信号二、填空题(每题2分,共20分)11. 数字电路中最基本的逻辑关系包括________、________和________。
12. 一个二进制数1101转换为十进制数是________。
13. 数字电路与模拟电路相比,具有________、________和________等优点。
14. 在数字电路中,若要实现一个逻辑表达式 A + B,应该使用________门。
15. 触发器是一种________电路,用于存储________。
《数字电子技术基础》试题一一、 填空题(22分 每空2分)1、=⊕0A , =⊕1A 。
2、JK 触发器的特性方程为: 。
3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 输入 有关,而与 电路原先状态 无关。
5、某数/模转换器的输入为8位二进制数字信号(D 7~D 0),输出为0~25.5V 的模拟电压。
若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。
6、一个四选一数据选择器,其地址输入端有 个。
二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺圈1)Y (A,B,C,D )=∑m (0,1,2,3,4,5,6,7,13,15)2)∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L 利用代数法化简逻辑函数,必须写出化简过程3)__________________________________________________)(),,(B A B A ABC B A C B A F +++=三、 画图题(10分 每题5分)据输入波形画输出波形或状态端波形(触发器的初始状态为0). 1、2、四、 分析题(17分)1、分析下图,并写出输出逻辑关系表达式,要有分析过程(6分)2、电路如图所示,分析该电路,画出完全的时序图,并说明电路的逻辑功能,要有分析过程(11分)五、设计题(28分)1、用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。
列出控制电路真值表,要求用74LS138和适当的与非门实现此电路(20分)A B C R Y G0 0 0 0 0 1 0 1 00 1 11 0 0 1 0 1 1 1 0 1 1 1 1 1 0 0 1 00 1 01 0 00 1 01 0 0 1 0 0 0 0 11)根据题意,列出真值表由题意可知,令输入为A 、B 、C 表示三台设备的工作情况,“1”表示正常,“0”表示不正常,令输出为R ,Y ,G 表示红、黄、绿三个批示灯的 状态,“1”表示亮,“0”表示灭。
综合练习题1一、填空题1、在信号处理电路中,当有用信号频率低于10 Hz 时,可选用 滤波器;有用信号频率高于10 kHz 时,可选用 滤波器;希望抑制50 Hz 的交流电源干扰时,可选用 滤波器;有用信号频率为某一固定频率,可选用 滤波器。
2、如果对键盘上108个符号进行二进制编码,则至少要 位二进制数码。
3、有一数码10010011,作为自然二进制数时,它相当于十进制数 ,作为8421BCD 码时,它相当于十进制数 。
4、74HC138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为 。
5、已知某函数)()(D C AB D C A B F +++= ,该函数的反函数=F 。
二、简答题 1、数制转换( 143 )10= ( )16 = ( )2 =( )8421BCD 。
(2008) D = ( )B = ( )H 。
(3EC )H = ( )D 2、用卡诺图化简下列逻辑函数(1)L (A,B,C )=C AB C B A C B A C B A +⋅++⋅⋅ (2)L (A,B,C,D )=Σm (0,2,6,7,8,10,14,15)3、已知A 、B 的波形如图所示。
设B A Y 1⊕=,试画出Y 1对应A 、B 的波形。
(4分)A B Y 1三、已知某时序电路的状态转换表如下所列,试由此画出该电路在所给时钟CP 及输入信号X 作用下的Q 2、Q 1及输出Z 。
Q 2n +1Q 1n +1/Z nQ 2n Q 1n X =0 X =1 0 0 01/011/00 1 10/0 00/1 1 1 00/1 10/0 1 011/001/0Q 1CP X Q 2Z1 2 3 4 5 6 7 8四、试用74HC138和适当门电路实现逻辑函数ABC C AB C B A BC A F +++=。
五、已知某编码变换器功能如下表所示,试用ROM 实现此编码变换器。
试题库及答案试卷一一.基本概念题(一)填空题(共19分,每空1分)1.按逻辑功能的不同特点,数字电路可分为和两大类。
2.在逻辑电路中,三极管通常工作在和状态。
3.(406)10=()8421BCD4.一位数值比较器的逻辑功能是对输入的数据进行比较,它有、、三个输出端。
5.TTL集成JK触发器正常工作时,其d R和d S端应接电平。
6.单稳态触发器有两个工作状态和,其中是暂时的。
7.一般ADC的转换过程由、、和4个步骤来完成。
8.存储器的存储容量是指。
某一存储器的地址线为A14~A0,数据线为D3~D0,其存储容量是。
(二)判断题(共16分,每题2分)1.TTL或非门多余输入端可以接高电平。
()2.寄存器属于组合逻辑电路。
()3.555定时器可以构成多谐振荡器、单稳态触发器、施密特触发器。
()4.石英晶体振荡器的振荡频率取决于石英晶体的固有频率。
( )5.PLA 的与阵列和或阵列均可编程。
( )6.八路数据分配器的地址输入(选择控制)端有8个。
( )7.关门电平U OFF 是允许的最大输入高电平。
( )8.最常见的单片集成DAC 属于倒T 型电阻网络DAC 。
( )(三) 选择题(共16分,每题2分)1.离散的,不连续的信号,称为( )。
A .模拟信号 B.数字信号2.组合逻辑电路通常由( )组合而成。
A .门电路 B.触发器 C.计数器3.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ••的值是( )。
A .111 B.010 C.000 D.1014.十六路数据选择器的地址输入(选择控制)端有( )个。
A .16 B.2 C.4 D.85.一位8421BCD 码译码器的数据输入线与译码输出线的组合是( )。
A .4:6 B.1:10 C.4:10 D.2:46.常用的数字万用表中的A/D 转换器是( )。
A .逐次逼近型ADC B.双积分ADC C.并联比较型ADC7.ROM 属于( )。
数字电子技术基础试题及答案1. 第一题题目:简述数字电子技术的基本概念和应用领域。
答案:数字电子技术是指利用离散的数值来表示和处理信息的技术。
它基于二进制数制,利用逻辑门电路和触发器等组件构成各种数字电路,用于实现逻辑运算、控制电路和数据处理等功能。
数字电子技术广泛应用于计算机、通信、嵌入式系统、数字信号处理等领域。
2. 第二题题目:简述数字电路系统的设计与分析方法。
答案:数字电路系统的设计与分析涉及到多个步骤。
首先,根据系统需求和功能,确定电路的输入输出关系和逻辑功能。
然后,根据逻辑功能,设计电路的逻辑结构,选择适当的逻辑门电路和触发器等组件。
接下来,进行电路的布局与连接设计,确定电路的输入输出接口和信号线的连接方式。
最后,进行电路的仿真与测试,验证电路的功能和性能。
3. 第三题题目:简述数字电子技术中的编码与解码原理及应用。
答案:编码与解码是数字电子技术中常用的方法,用于将不同形式的数据转换为二进制数或将二进制数转换为其他形式的数据。
常见的编码与解码方式包括BCD码、格雷码、ASCII码等。
编码与解码在数字通信、计算机存储与传输、显示器控制等场景中具有重要应用。
4. 第四题题目:简述数字电子技术中的时序电路和控制电路。
答案:时序电路是数字电子技术中用于控制和同步各个组件工作时间序列的电路。
它包括时钟信号发生、计数器、触发器、寄存器等组件。
控制电路是数字电子技术中用于实现逻辑控制和决策的电路。
它通过逻辑门电路、电平转换电路等实现数据的选择与控制。
时序电路和控制电路在数字系统中起着重要的作用,决定了系统的功能和性能。
5. 第五题题目:简述数字电子技术中的记忆器件和处理器。
答案:记忆器件是数字电子技术中用于存储数据和程序的组件。
常见的记忆器件包括随机存储器(RAM)、只读存储器(ROM)、闪存等。
处理器是数字电子技术中用于执行指令和运算的核心组件。
处理器包括算数逻辑单元(ALU)、控制单元(CU)等部分,通过指令和数据交互实现数据处理和运算。
数字电子技术基础试题(二)
一、填空题 : (每空1分,共10分)
1.八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ;十进制数 98 的8421BCD 码为(10011000 ) 8421BCD 。
2 . TTL 与非门的多余输入端悬空时,相当于输入高电平。
3 .下图所示电路中的最简逻辑表达式为。
AB
4. 一个 JK 触发器有两个稳态,它可存储一位二进制数。
5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。
6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。
表 1
A B F 1 F 2 F 3
0 0 1 1 0
0 1 0 1 1
1 0 0 1 1
1 1 1 0 1
F 1 同或;F 2 与非门;F 3 或门。
二、选择题: (选择一个正确答案填入括号内,每题3分,共30分 )
1、在四变量卡诺图中,逻辑上不相邻的一组最小项为:(D )
A、m 1与m 3
B、m 4与m6
C、m 5 与m 13
D、m 2 与m 8
2、 L=AB+C 的对偶式为:(B )
A 、 A+BC ;
B 、( A+B )
C ; C 、 A+B+C ;
D 、 ABC ;
3、半加器和的输出端与输入端的逻辑关系是(D )
A、与非
B、或非
C、与或非
D、异或
4、 TTL 集成电路 74LS138 是3 / 8线译码器,译码器为输出低电平有效,若输入为 A 2 A 1 A 0 =101 时,输出:为(B )。
A . 00100000 B. 11011111 C.11110111 D. 00000100
5、属于组合逻辑电路的部件是(A )。
A、编码器
B、寄存器
C、触发器
D、计数器
6.存储容量为8K×8位的ROM存储器,其地址线为(C )条。
A、8
B、12
C、13
D、14
7、一个八位D/A转换器的最小电压增量为0.01V,当输入代码为10010001时,输出电压为(C )V。
A、1.28
B、1.54
C、1.45
D、1.56
8、T触发器中,当T=1时,触发器实现(C )功能。
A、置1
B、置0
C、计数
D、保持
9、指出下列电路中能够把串行数据变成并行数据的电路应该是(C )。
A、JK触发器
B、3/8线译码器
C、移位寄存器
D、十进制计数器
10、只能按地址读出信息,而不能写入信息的存储器为(B )。
A、 RAM
B、ROM
C、 PROM
D、EPROM
三、将下列函数化简为最简与或表达式(本题 10分)
1. (代数法)
2、F 2 ( A,B,C,D)=∑m (0,1,2,4,5,9)+∑d (7,8,10,11,12,13)(卡诺图法)
四、分析如下图所示电路,写出其真值表和最简表达式。
(10分)
, , ,
五、试设计一个码检验电路,当输入的四位二进制数 A、B、C、D为8421BCD码时,输出Y为1,否则Y为0。
(要求写出设计步骤并画电路图)(10分)
-
-
-
Y
A
+
=C
B
六、分析如图1所示电路的功能,写出驱动方程、状态方程,写出状态表或状态
转换图,说明电路的类型,并判别是同步还是异步电路?(10分)
图1
同步六进制计数器,状态转换图见图4。
图 4
七、试说明如图 2所示的用555 定时器构成的电路功能,求出U T+ 、U T- 和ΔU T ,并画出其输出波形。
(10分)
图2
, , ,波形如图5 所示
图 5
八、如图3所示的十进制集成计数器;的为低电平有效的异步复位端,试将计数器用复位法接成八进制计数器,画出电路的全状态转换图。
( 10分)
图3
八进制计数器电路如图6所示。
图6
数字电子技术基础试题(二)参考答案
一、填空题 :
• 11100.01 , 10011000
•高
• AB
•两,一
•多谐振荡器
•同或,与非门,或门
二、选择题:
1. D 2. B 3. D 4. B 5. A
6. C
7. C
8. C
9. C 10. B
三、 1. 2.
四、 1.
2. , , ,
五、
-
-
-
+
=C
B
A
Y
六、同步六进制计数器,状态转换图见图4。
图 4
七、, , ,波形如图5 所示
图 5 图6 八、八进制计数器电路如图6所示。