安徽大学2016年数字电路与逻辑设计初试试题
- 格式:pdf
- 大小:397.43 KB
- 文档页数:4
《 数字逻辑 》测试题一、填空题1. 设计同步时序逻辑电路时,若有6个状态,至少需要选用( )个触发器2. (189)10=( )23. (391)10=( )8421BCD 码4. 10(67.9)=( )25. 将改写成最大项表达式为( )6.的对偶函数是( )二、判断改错题1. 若(A,B )为等效状态对,(B,C )也为等效状态对,则(A,B,C )构成一个等效类。
( )2. F(A,B,C)=Σm(1,3,4)=ПM(0,2,5,6,7)3. 时序逻辑电路均包含有触发器。
( )4. 触发器是构成各种复杂数字系统的一种基本逻辑单元( )5. 脉冲异步时序逻辑电路与同步时序逻辑电路的主要区别是输入为脉冲信号。
( )6. 若逻辑变量a 和b 满足ab=a+b ,则a=b ( )6. 脉冲异步电路也可以看成是特殊的电平异步电路( )7.判断两个逻辑函数是否相等,通常有两种方法,一种是列出输入变量所有可能的取值的组合;另一种是逻辑代数的公理,定理和规则证明。
( )8.描述逻辑函数常用方法有逻辑表达式、真值表、卡诺图。
( )9.将逻辑函数表达式F 中所有的“·”变成“+”,“+”变成“·”,“0”变成“1”,“1”变成“0”F 的反函数,这一规则称为反演规则。
( )10.2421码的1011,其权展开式为3。
( )三、用公式对下列表达式化简成最简“与或”式 1、))()()((),,,(D C A C B C A B A D C B A F +++++=2、))((),,,(B A C B A C B A D C B A F +++++=3. K=∑m(03,4,5)·∑m(3,5)四、已知函数表达式,试完成下面小题1.用卡诺图求解函数的最简“或与”表达式2.将该函数表达式用PLA阵列加以实现。
2018年安大数电考研资料第一篇:2018年安大数电考研资料安徽大学《813数字电路与逻辑设计》全套考研资料包含:(使用于专业:安徽大学电子信息工程学院——电路与系统、微电子学与固体电子学、电磁场与微波技术、通信与信息系统、信号与信息处理、电子与通信工程(专硕)、集成电路工程(专硕))一、安徽大学《数字电路与逻辑设计》历年考研真题及答案解析2001-2006年安徽大学《数字电路与逻辑设计》考研真题与答案。
近10年考研真题及答案:2007年安徽大学《数字电路与逻辑设计》考研真题(含答案)2008年安徽大学《数字电路与逻辑设计》考研真题(含答案)2009年安徽大学《数字电路与逻辑设计》考研真题(含答案)2010年安徽大学《数字电路与逻辑设计》考研真题(含答案)2011年安徽大学《数字电路与逻辑设计》考研真题(含答案)2012年安徽大学《数字电路与逻辑设计》考研真题(含答案)2013年安徽大学《数字电路与逻辑设计》考研真题(含答案)2014年安徽大学《数字电路与逻辑设计》考研真题(含答案)2015年安徽大学《数字电路与逻辑设计》考研真题(含答案)2015年安徽大学《数字电路与逻辑设计》考研真题(含答案)2016年安徽大学《数字电路与逻辑设计》考研真题(含答案)二、安徽大学《数字电路与逻辑设计》历年期末试题安徽大学2009-2010-1数电期末试题_A 安徽大学2010-2011-2数电期末试题_A 安徽大学2010-2011-2数电期末试题_B 安徽大学2013-2014-2数电期末试题-A 安徽大学2011-2012-2数电期末试题_A(含答案)安徽大学2011-2012-2数电期末试题_B(含答案)安徽大学2012-2013-2数电期末试题_A(含答案)安徽大学2012-2013-2数电期末试题_B(含答案)三、安徽大学《数字电路与逻辑设计》考研复习笔记全书考点总结:共21页,对全书进行了总结概括,思路明确,考点精炼,适合进行知识梳理与考前复习。
大学2009— 2010学年第二学期 《数字电子技术》考试试卷(A 卷)(闭卷 时间120分钟)一、填空题(每空1分,共15分)1、十进制数 73.75的二进制数为 __1001_001 01110101 ___________________2、 当TTL 与非门的输入端悬空时相当于输入为 ______ 电平。
3、 在数字电路中,不论哪一种逻辑门电路,其中的关键器件是 MOS 管或BJT ,它们均可以作为 _________ 件。
4、时序逻辑电路在 CP 脉冲作用下,由无效状态自动回到有效序列称为电路具有5、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了 口增强带负载的能力。
6当七段显示译码器的输出为高电平有效时,应选用共 _________ ■极数码管。
7、 用4个触发器可以存储 _______ 二进制数。
8、 如果对键盘上108个符号进行二进制编码,则至少要 ______ 二进制数码。
9、 时序逻辑电路分为同步时序和 _____________ 大类。
10、 _________________________________________________________________________ 几个集电极开路与非门(OC 门)输出端直接相连,配加负载电阻后实现 __________________ 能。
11、表达式F ABC BC 能否产生竞争冒险 _____________ (可能/不可能) 12、 表达式F AB C ,用与非门实现的表达式是 ____________________ 。
13、 一个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 1kHz ,经过_______ ,8421BCD 码为 _01110011, 装 超 勿 题 答_____ m s可转换为4位并行数据输出。
14、多谐振荡器有—个稳定状态二、单选题(每题1分,计10分)231、 _______ D — 路在任何时刻只能有一个输出端有效。
数字电子技术题型:填空10题10分、单项选择10题20分、计算分析5题40分、设计2题30分第一部分:基本概念与理论1、数制:任意进制数 iii N K R∞=-∞=⨯∑,R 为基,Ki 是第i 次幂的系数如10进制的100表示为3进制的数:432013(100)30323033(10201)D =+⨯+⨯+⨯+= 数制转换:整数部分:除基取余;小数部分:乘基取整16进制:4位2进制是一位16进制 (10111001011.01001)(5.48)B H CB = 8进制:3位2进制是一位8进制 (10111001011.01001)(27B O =2、算数运算:无符号数及带符号数带符号数:最高位为符号位,正数符号位为0,负数符号位为1 补码:正数原码、反码、补码相同;负数补码=反码+1 如(-6)原=1110;(-6)反=1001; (-6)补=10103、二进制代码:BCD 码:8421BCD 码;2421BCD 码、5421BCD 码(有权码) 如:(38.47)D =(0011 1000.0100 0111)BCD8421 格雷码(无权吗,相邻性,避免误码)、ASCII 码4、基本逻辑运算:与、或、非;与非、或非、异或、同或 表示方法:真值表、逻辑表达式、逻辑图、波形图5、逻辑代数基本定律:0-1律、重叠律、互补律、还原律、结合律、交换律、分配律、吸收律、反演律 基本规则:代入规则、反演规则、对偶规则6、逻辑函数的代数化简法:最简与或式、与非-与非、或-与、或非-或非、与-或非(使用反演律)()()L A C C D AC C D = A C C D =++=+⋅7、最小项:n 个变量X1, X2, …, Xn 的最小项是n 个因子的乘积,每个变量都以它的原变量或非变量的形式在乘积项中出现,且仅出现一次。
一般n 个变量的最小项应有2n 个。
逻辑函数的最小项表达式:经过变换,任何一个逻辑函数,都能表示成唯一的最小项表达式。
数字电路与逻辑设计习题及参考答案数字电路与逻辑设计习题及参考答案- 2 -⼀、选择题1. 以下表达式中符合逻辑运算法则的是 D 。
A.C ·C=C 2B.1+1=10C.0<1D.A+1=12. ⼀位⼗六进制数可以⽤ C 位⼆进制数来表⽰。
A. 1B. 2C. 4D. 163. 当逻辑函数有n 个变量时,共有 D 个变量取值组合?A. nB. 2nC. n 2D. 2n4. 逻辑函数的表⽰⽅法中具有唯⼀性的是 A 。
A .真值表 B.表达式 C.逻辑图 D.状态图5. 在⼀个8位的存储单元中,能够存储的最⼤⽆符号整数是 D 。
A.(256)10B.(127)10C.(128)10D.(255)106.逻辑函数F=B A A ⊕⊕)( = A 。
A.BB.AC.B A ⊕D. B A ⊕7.求⼀个逻辑函数F 的对偶式,不可将F 中的 B 。
A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。
B B.A+C C.(A+B)(A+C) D.B+C9.在何种输⼊情况下,“与⾮”运算的结果是逻辑0。
DA.全部输⼊是0 B.任⼀输⼊是0 C.仅⼀输⼊是0 D.全部输⼊是110.在何种输⼊情况下,“或⾮”运算的结果是逻辑1。
AA.全部输⼊是0 B.全部输⼊是1 C.任⼀输⼊为0,其他输⼊为1 D.任⼀输⼊为1 11.⼗进制数25⽤8421BCD码表⽰为 B 。
A.10 101B.0010 0101C.100101D.1010112.不与⼗进制数(53.5)10等值的数或代码为C 。
A.(0101 0011.0101)8421BCDB.(35.8)16C.(110101.11)2D.(65.4)813.以下参数不是矩形脉冲信号的参数D 。
A.周期B.占空⽐C.脉宽D.扫描期14.与⼋进制数(47.3)8等值的数为: B A. (100111.0101)2 B.(27.6)16 C.(27.3 )16D. (100111.101)215. 常⽤的BCD码有 D 。
安徽大学2008—2009学年第二学期《数字电子技术》考试试卷(A 卷)(闭卷 时间120分钟)一、填空题(每空2分,共20分) 1、CMOS 逻辑门电路是目前应用最广泛的逻辑门电路。
其优点是集成度高,_________________,扇出数大,噪声容限亦大,开关速度较高。
2、TTL 反相器的输入级由BJT 构成,输出级采用推拉式结构,其目的是为了________________和增强带负载的能力。
3、在数字电路中,不论哪一种逻辑门电路,其中的关键器件是MOS 管或BJT ,它们均可以作为___________器件。
4、逻辑门电路的主要技术参数有输入和输出高、低电平的最大值或最小值,传输延迟时间,功耗,________________,扇入数和扇出数。
5、锁存器和触发器都是具有存储功能的逻辑电路,是构成时序电路的基本单元,每个锁存器或触发器都能存储_______位二值信息。
6、触发器是对时钟脉冲____________敏感的电路。
7、当一个逻辑门的两个输入端的信号同时向相反方向变化,而变化的时间有差异的现象称为竞争,由竞争而可能产生输出干扰的现象称为___________。
8、在逻辑体制中有正、负逻辑的规定,正负逻辑可以等效变换,对于正逻辑的“与非”功能,变换成负逻辑相当于“______________”功能。
9、时序逻辑电路分为同步时序和_____________两大类。
10、同步时序电路的设计,首先根据逻辑功能的需求,导出原始状态图或原始状态表,有必要时需进行_______________,继而对状态进行编码,然后根据状态表导出激励方程组和输出方程组,最后画出逻辑图完成设计任务。
题 号 一 二 三 四 五 总分 得 分阅卷人院/系 年级 专业 姓名 学号答 题 勿 超 装 订 线 ------------------------------装---------------------------------------------订----------------------------------------线----------------------------------------得分二、单选题(每题1分,计5分)1、十进制数56的8421BCD 码是( )。
安徽大学《数字电子技术》考试试卷(B卷)(闭卷时间120分钟)院/系年级专业姓名学号一、选择题(每题3分,共12分)1、下列逻辑函数表达式中与F=AB’ +A’B功能相同的是()。
A、BA⊕B、A’⊕B C、(A⊕B )’ D、A’⊕B’2、采用8421BCD码表示十进制数20.75,为()。
A、00010100.11B、00101.11C、00100000.01110101D、00010100.001100003、带符号位的101010的补码为()A、110101B、110110C、101010D、0101104、如图所示,当EN=1时,电路处于什么状态()。
A、Y=A’B、Y处于高阻状态C、Y=AD、Y=0图1.4二、填空题(每题4分,共16分)1、为实现将J K触发器转换为T触发器,应使。
2、逻辑函数Y=AB+ A’ C+BC+BCDE 化简结果为。
3、一个8421BCD码计数器至少需要个触发器。
4、右图①和②图分别表示电路图2.4三、简答题(每小题8分,共24分)1、(1)用逻辑代数的基本公式和常用公式将逻辑函数化为最简与或形式Y1=BC ’+ABC ’E+B ’(A ’D ’+AD)’+B(AD ’+A ’D)(2)将逻辑函数化为最简与或形式Y2(A,B,C,D)= ∑m (3,5,6,7,10)+∑d (0,1,2,4,8)2、请分析图题3.2所示CMOS 电路的功能,并说明其工作原理。
1RCG 1G 2+U DDAu 1O u Ou u ≥1图3.2得分3、边沿型D触发器的输入波形如图3.3所示,画出Q 端的波形。
设触发器的初始状态为“0”。
Q Q’CLKDttt Q图3.3四、综合设计题(第1,2题每题14分,第3题20分,共48分)1、某工厂有三个车间和一个电站,站内有两台发电机G1和G2,G1是G2容量的两倍。
如果一个车间开工,只需运行G2;如果两个车间开工,只需运行G1;如果三个车间同时开工,则两台发电机需要同时运行。